具有多功能高速总线的可携式电子系统及其方法

文档序号:6380714阅读:143来源:国知局
专利名称:具有多功能高速总线的可携式电子系统及其方法
技术领域
本发明有关一种多功能高速总线及其方法,且特别是有关一种少针脚数的多功能高速总线及其方法。
(2)背景技术由于科技的进步,使得可携式电子装置发展也逐渐成熟,而使体积愈来愈小,功能愈来愈强大。可携式电子装置例如是手机、个人数字助理(Personal DigitalAssistant,PDA)或PDA手机等等,以提供通讯、数据查询及娱乐等等的功能。现代人的生活繁忙,随身所需的信息也愈来愈多,因此可携式电子装置已经逐渐进入每个人的生活,成为不可或缺的基本配备。
以个人数字助理为例,一般的主电子装置是设计为轻薄短小,以方便随身携带。若需外接其它扩充装置,例如是存储卡、网络卡或数据卡等,则可以通过扩充夹(expanded pack)来达成。电子装置与扩充夹之间的接口例如是PCMCIA/CF接口或VLIO(Variable Latency I/O)接口。由于个人数字助理已被广泛地使用,因此各厂商皆致力于发展各种扩充装置,其是利用PCMCIA/CF接口或VLIO(VariableLatency I/O)接口,以提供使用者更多样化的扩充功能。
然而,VLIO接口及PCMCIA/CF接口所需的连接器都太大,不符合可携式电子装置的轻薄短小的趋势。VLIO接口是为INTEL Xscale处理器所使用的接口,包括8个控制线、32个数据线及26个地址线,所以VLIO接口共需要66条信号线,使得电子装置与扩充夹之间的连接器的体积很大。PCMCIA/CF接口也需要数十条传输线,因此所需的连接器也很大,同样不合轻薄短小的要求。
(3)发明内容有鉴于此,本发明的目的是提供一种具有少针脚数多功能高速总线的可携式电子系统及其方法,而且需兼容于现有的各种扩充装置。
根据本发明一方面提出一种具有多功能总线的可携式电子系统,包括主电子装置,可经由一扩充夹而与一扩充装置耦接。主电子装置包括中央处理器、第一系统总线、主控制器及多功能高速总线。第一系统总线与中央处理器电性连接,具有P个信号线,其中P是为正整数。多功能高速总线具有Q个信号线,其中Q是为正整数且Q<P。主控制器以第一系统总线而与中央处理器沟通,并以多功能高速总线而与扩充夹沟通。主控制器用以桥接第一系统总线上的P个信号在线的信号及多功能高速总线上的Q个信号线的信号,且主控制器是将第一系统总线上的M个时脉的信号以N个时脉分别传送至多功能高速总线,其中N是为正整数且N>M。
根据本发明另一方面提出一种应用上述可携式电子系统的方法。首先,以中央处理器输出第一命令地址周期至第一系统总线。接着,主控制器接收从第一系统总线输出,于M个时脉内传送的第一命令地址周期。然后主控制器转换第一命令地址周期为第二命令地址周期,并于N个时脉内,以多功能高速总线传送第二命令地址周期,N大于M,此时状态信号线被致能。然后,从控制器于状态信号线被致能时,接收第二命令地址周期。然后,从控制器转换第二命令地址周期为第三命令地址周期,并将第三命令地址周期经由于K个时脉内传送至该第二系统总线。然后,以第二系统总线将该第三命令地址周期传送至扩充装置。
为让本发明的上述目的、特点和优点能更明显易懂,下文特举一较佳实施例,并配合附图进行详细说明如下(4)


图1绘示依照本发明一较佳实施例的一种可携式电子系统示意图。
图2A是多功能高速总线Mfhs于命令地址周期所传送的内容。
图2B是多功能高速总线Mfhs的读取数据周期的内容。
图2C是多功能高速总线Mfhs的写入数据周期的内容。
图3是使用多功能高速总线Mfhs的读取周期的流程图。
图4是使用多功能高速总线Mfhs的写入周期的流程图。
图5是使用多功能高速总线Mfhs的爆发式写入周期的流程图。
(5)具体实施方式
由于一般习知的接口,例如是VLIO接口或PCMCIA/CF接口所需的信号线较多,因此其连接器较大,不符合可携式电子装置的轻薄短小的趋势。因此需有一种少针脚数的总线,以减小可携式电子装置的连接器的大小,并且可以兼容于既有的扩充装置。
请参照图1,其是依照本发明一较佳实施例的一种可携式电子系统示意图。可携式电子系统10包括电子装置11、扩充夹15及扩充装置17。电子装置11例如是个人数字助理(Personal Digital Assistant,PDA)。当电子装置11需要扩充其功能时,可以与扩充夹15耦接,扩充夹再与扩充装置17耦接,以使电子装置11得以使用扩充装置17所提供的功能。扩充装置17例如是存储卡、数据卡或网络卡等。当电子装置11不需使用扩充功能时,则可以与扩充夹15脱离,以减小重量与体积而方便携带。
电子装置11与扩充夹15之间的接口是采用本发明的多功能高速总线Mfhs(Multi-function high speed),以减少所需的针脚数,从而减小连接器的体积,以使可携式电子装置10的体积得以缩小。扩充夹15与扩充装置17是以习知的系统总线接口14电性连接,例如是VLIO接口或PCMCIA/CF接口。由于扩充夹15是采用习知的系统总线接口与扩充装置17电性连接,因此可以兼容于原先市面上不同厂商所制造的各种扩充装置。
电子装置11包括中央处理器21、系统总线22及主控制器(hostcontroller)23。中央处理器21是经由系统总线22而与主控制器23电性连接。主控制器23用以桥接系统总线22与多功能高速总线12之间的信号,以使中央处理器21可以与扩充夹15沟通。
扩充夹15包括从控制器(client controller)25。从控制器25用以将多功能高速总线12的信号转换为系统总线14的信号,或将系统总线14的信号转换成多功能高速总线12的信号。中央处理器21藉由主控制器23与从控制器25而能与扩充装置17沟通。在本例中,系统总线14与22是为具有相同规格的总线,例如同时为VLIO总线或PCMCIA/CF总线。
多功能高速总线Mfhs包括11条信号线,分别是时脉信号线CLK、状态信号线BST、就绪信号线BRDY及8条内容信号线CAD[7…0]。内容信号线CAD[7…0]是用以传送控制信号、地址信号及数据信号。
中央处理器21发出读取周期或写入周期而对扩充装置17进行读取或写入的动作。读取周期包括命令地址周期及读取数据周期;写入周期包括命令地址周期及写入数据周期。中央处理器21于写入周期时,主控制器23先发送命令地址周期,接着发送写入数据周期,等到扩充装置17确认将数据写入后才结束写入周期。中央处理器21于读取周期时,主控器23则发送命令地址周期,待接收到扩充装置17依据命令地址周期而送出对应的读取数据周期后才完成读取周期。各总线是用以传送上述的写入周期与读取周期的信号,只是由于信号线数目的不同而有不同的传送方法。
命令地址周期包括控制信号与地址信号。控制信号至少包括存取模式信号、字节致能信号。存取模式信号表示此次操作是为读取或写入。字节致能信号是用以控制此次写入周期或读取周期的数据的字节单位,例如是一个字节(byte)、一个字组(word)、三个字节(tri-byte)或双重字组(double-word)等。读取数据周期包括数据信号,其是响应于命令地址周期而由扩充装置所输出的数据信号。写入数据信号亦是包括数据信号,其是中央处理器所要写入扩充装置的数据信号。
习知的VLIO总线或PCMCIA/CF总线具有的信号线的数目较多,可以同时传送控制信号、地址信号与数据信号。习知的总线中,一个命令地址周期的控制信号及地址信号是以一个时脉的时间传送完毕;而在本发明中,由于总线的针脚数减少,因此一个命令地址周期需有多个时脉的时间来完成。同样的,在习知总线中的读取数据周期及写入数据周期也是以一个时脉周期的时间传送例如是24位的数据信号;而在本发明中,读取数据周期及写入数据周期需有多个时脉周期的时间来完成。
图2A是多功能高速总线Mfhs于命令地址周期所传送的内容。当电子装置23传送多功能高速总线Mfhs的命令地址周期给从控制器25时,是致能状态信号线BST,从控制器25即依据致能的状态信号线BST而得知需接收多功能高速总线Mfhs上的信号。在本实施例中,多功能高速总线Mfhs的命令地址周期是以5个时脉传送控制信号及地址信号。在时脉0时尚未开始传输,因此内容信号线CAD[7…0]是为三态TS(tri-state)。于时脉1时,内容信号线CAD[7…0]是为控制信号中的一般控制信号M[7…0]。于时脉2时,内容信号线CAD[7…0]是为字节致能信号BE[3…0]、保留信号RS[1…0]及地址信号A[25…24]。于时脉3时,内容信号线CAD[7…0]是为地址信号A[23…16]。于时脉4时,内容信号线CAD[7…0]是为地址信号A[15…8]。于时脉5时,内容信号线CAD[7…0]是为地址信号A[7…0]。此命令地址周期是用于写入周期及读取周期。
图2B是多功能高速总线Mfhs的读取数据周期的内容。当主控制器23将读取周期的命令地址周期发出至从控制器25后,便进入等待状态。从控制器25将接收到的命令地址周期经转换后传送给扩充装置17,然后扩充装置17再据以输出数据到从控制器25。从控制器25将接收到的数据以多功能高速总线Mfhs的规格输出读取数据周期。当从控制器输出读取数据周期时,是致能(enable)就绪信号线BRDY,以通知主控制器23传输信号在线的数据即为所要求的数据。主控制器23发出命令地址周期后,到接收到从控制器25所发出的数据,所需等待的时间是依据扩充装置17而不同,在本实施例中是假设等待三个时脉6、7及8。时脉9时,内容信号线CAD[7…0]是为数据信号D[7…0]。时脉10时,内容信号线CAD[7…0]是为数据信号D[15…8]。时脉11时,内容信号线CAD[7…0]是为数据信号D[23…16]。时脉12时,内容信号线CAD[7…0]是为数据信号D[31…24]。时脉13时,数据信号D是已传输完毕,因此内容信号CAD[7…0]是为三态TS,且就绪信号线BRDY是为解能(disabled)。
图2C是多功能高速总线Mfhs的写入数据周期的内容。当主控制器23于时脉1到5时,将写入周期的命令地址周期发出至从控制器25后,便再发出写入数据周期。时脉6时,内容信号线CAD[7…0]是为数据信号D[7…0]。时脉7时,内容信号线CAD[7…0]是为数据信号D[15…8]。时脉8时,内容信号线CAD[7…0]是为数据信号D[23…16]。时脉9时,内容信号线CAD[7…0]是为数据信号D[31…24]。从控制器25将接收到的数据转换后传送给扩充装置17并等待其响应,在此以等待两个时脉为例,也就是于时脉10及11等待。等扩充装置17确实写入完成,即发出响应信号给从控制器25。从控制器25接收到扩充装置17的响应信号后即于时脉12时致能多功能高速总线Mfhs的就绪信号线BRDY,以通知主控制器23 经完成写入数据周期。
图3是使用多功能高速总线Mfhs的读取周期的流程图。首先,主控制器23接收由中央处理器21经由系统总线22发出的命令地址周期CR1(步骤31)。接着,主控制器23将命令地址周期CR1转换为多功能高速总线Mfhs的命令地址周期CR2并输出至从控制器25(步骤33)。然后,从控制器25依据被致能的多功能高速总线Mfhs上的状态信号线BST而开始接收命令地址周期CR2(步骤34)。接着,从控制器25将命令地址周期CR2转换为系统总线14的命令地址周期CR3并使之输出至扩充装置17(步骤36)。然后,从控制器25接收扩充装置17依据命令地址周期CR3而输出的数据(步骤38)。接着,从控制器25将数据以多功能高速总线Mfhs的读取数据周期R2而输出(步骤39),此时就绪信号线BRDY被致能。然后,主控制器23依据被致能的多功能高速总线Mfhs上的就绪信号线BRDY而接收数据(步骤35)。接着,主控制器23再将数据转为系统总线22的读取数据周期R1而输出给中央处理21(步骤37)而完成此读取周期。
主控制器23在执行完步骤33后,是发出暂停命令给中央处理器21,以防止其在读取周期完成前再度发出另一个读取周期或写入周期。等到主控制器23确定数据接收完毕后才解除暂停命令。
图4是使用多功能高速总线Mfhs的写入周期的流程图。首先,主控制器23接收中央处理器21经由系统总线22所传送的写入周期中的命令地址周期CW1及写入数据周期W1(步骤40)。接着,主控制器23检查此命令地址周期CW1是否为爆发式写入(Burst write)(步骤41)若是,则执行节点A,否则执行步骤42。在步骤42中,主控制器23将接收的写入数据周期W1中的数据储存至缓冲区。接着,主控制器23将命令地址周期CW1及写入数据周期W1分别转换为多功能总线Mfhs的命令地址周期CW2及写入数据周期W2并输出(步骤43)。从控制器25依据被致能的多功能高速总线Mfhs的状态信号线BST而接收命令地址周期CW2及写入数据周期W2(步骤44)。然后从控制器25将命令地址周期CW2及写入数据周期W2转换为系统总线14的命令地址周期CW3及写入数据周期W3,并输出至扩充装置17(步骤45)。接着,等待一段时间后,从控制器25接收扩充装置17写入完成后所发出响应信号(步骤46),然后致能多功能高速总线Mfhs的就绪信号线BRDY(步骤47)。主控制器23监测到就绪信号线BRDY被致能后(步骤48),即表示此写入周期已经完成(步骤49)。
当主控制器23完成步骤42后,即发出暂停命令给中央处理器21,以防止其再度发出另一个写入周期或读取周期,直到主控制器23监测到被致能的就绪信号线BRDY才解除暂停命令。
图5是使用多功能高速总线Mfhs的爆发式写入周期的流程图。以VLIO接口而言,爆发式写入是一次写入四笔数据,因此本发明的多功能高速总线Mfhs需分四次将之传送。首先,主控制器23决定写入地址(步骤50)。主控制器23是逐次增加地址,直到爆发式写入完成。接着,将欲写入的数据储存至缓冲区(步骤51)。然后,主控制器23输出多功能高速总线Mfhs的命令地址周期CW2及写入数据周期W2至从控制器25(步骤52)。从控制器25依据被致能的多功能高速总线Mfhs的状态信号线BST而接收命令地址周期CW2及写入数据周期W2(步骤53)。然后从控制器25将命令地址周期CW2及写入数据周期W2转换为系统总线14的命令地址周期CW3及写入数据周期W3,并输出至扩充装置17(步骤54)。接着,等待一段时间后,从控制器25接收扩充装置17写入完成后所发出响应信号(步骤55),然后致能多功能高速总线Mfhs的就绪信号线BRDY(步骤56)。然后,主控制器23接收到被致能的就绪信号线BRDY(步骤57)。主控制器23接着检查是否已经完成爆发式传输,也就是是否已经写入四次至扩充装置17(步骤58)若是,则完成爆发式写入周期(步骤59),若否,则回到步骤50,将地址递增后继续执行写入周期。
当主控制器23完成步骤51后,即发出暂停命令给中央处理器21,以防止其再度发出另一个写入周期或读取周期,直到完成爆发式写入才解除暂停命令。
本发明上述实施例所揭示的可携式电子装置具有以下优点(1)可携式电子装置的多功能高速总线具有较少的针脚数,因此可以减小连接器的体积,使得电子装置及扩充夹可以做得更小,以符合可携式电子装置的轻薄短小的趋势。
(2)可携式电子装置可以使用兼容于既有的扩充装置。
综上所述,虽然本发明已以一较佳实施例揭示如上,然而其并非用以限定本发明,任何熟悉本技术的人员在不脱离本发明的精神和范围内,当可作各种的等效变化或等效替换,因此本发明的保护范围当视后附的权利要求所界定的为准。
权利要求
1.一种可携式电子系统的主电子装置,可与一扩充夹耦接,该装置包括一中央处理器;一第一系统总线,与该中央处理器电性连接,具有P个信号线,其中P是为正整数;一多功能高速总线,具有Q个信号线,其中Q是为正整数,且Q<P;以及一主控制器,以该第一系统总线而与该中央处理器沟通,并以该多功能高速总线而与该扩充夹沟通;其中,该主控制器用以桥接该第一系统总线上的该P个信号在线的信号及该多功能高速总线上的Q个信号线的信号;其中,该主控制器是将该第一系统总线上的M个时脉的信号以N个时脉分别传送至该多功能高速总线,其中N是为正整数且N>M。
2.如权利要求1所述的主电子装置,其特征在于该多功能总线的所述信号线是分别为一时脉信号线、一状态信号线、一就绪信号线及多个内容信号线。
3.如权利要求2所述的主电子装置,其特征在于所述内容信号线的数目是为8个,用以传送一控制信号、一地址信号或一数据信号。
4.如权利要求2所述的主电子装置,其特征在于该扩充夹包括一从控制器,该从控制器是与该多功能高速总线耦接,且该扩充夹耦接一扩充装置以扩充该可携式电子装置的功能。
5.如权利要求4所述的主电子装置,其特征在于当该主控制器欲传送一命令地址周期给该从控制器时,致能该多功能高速总线的该状态信号线,该命令地址周期包括一控制信号及一地址信号,该控制信号至少包括一字节致能模式及一存取模式,该存取模式是为一写入模式或一读取模式。
6.如权利要求5所述的主电子装置,其特征在于当该命令地址周期的该控制信号的该存取模式是为一读取模式时,该从控制器是依据该扩充装置输出的数据而以一读取数据周期传送给该主控制器,此时该就绪信号线被致能。
7.如权利要求5所述的主电子装置,其特征在于当该控制信号的该存取模式是为一写入模式时,该从控制器是依据该扩充装置而致能该就绪信号线,以表示已写入完成。
8.如权利要求4所述的主电子装置,其特征在于该从控制器是以一第二系统总线而与该扩充装置沟通,该第二系统总线具有R个信号线,其中R是为正整数且R>Q,该从控制器用以桥接该第二系统总线上的该R个信号在线的信号及该多功能高速总线上的Q个信号线的信号,该第一系统总线与该第二系统总线是为相同规格的总线。
9.一种可携式电子系统的扩充夹,以一多功能高速总线而与一主电子装置耦接,该扩充夹并可与一扩充装置耦接,以扩充该主电子装置的功能,该扩充夹包括一从控制器,与该多功能高速总线耦接,用以接收该主电子装置的一命令地址周期,并依据该命令地址周期而与该扩充装置沟通;其中,该多功能高速总线包括Q条信号线,分别为一时脉信号线、一状态信号线、一就绪信号线及多条内容信号线,其中,Q是为正整数。
10.如权利要求9所述的扩充夹,其特征在于该内容信号线的数目是为8个,用以传送一控制信号、一地址信号或一数据信号;其中该主电子装置包括一中央处理器;一第一系统总线,与该中央处理器电性连接,具有P条信号线,其中P是为正整数,且P>Q;以及一主控制器,以该系统总线而与该中央处理器沟通,并以该多功能高速总线而与该扩充装置沟通;其中,该主控制器用以桥接该系统总线上的该P个信号在线的信号及该多功能高速总线上的Q个信号线的信号;其中当该主控制器欲传送一命令地址周期给该从控制器时,致能该多功能高速总线的该状态信号线,该命令地址周期用以传送一控制信号及一地址信号,该控制信号至少包括一字节致能模式及一存取模式,该存取模式是为一写入模式或一读取模式。
11.如权利要求10所述的可携式电子装置,其特征在于当该控制信号的该存取模式是为该读取模式时,该从控制器是依据该扩充装置而以一读取数据周期传送给该主控制器,此时该就绪信号线被致能。
12.如权利要求10所述的可携式电子装置,其特征在于当该控制信号的该存取模式是为该写入模式时,该从控制器是依据该扩充装置而致能该就绪信号线,以表示已写入完成。
13.一种读取方法,用于一具有多功能高速总线的可携式电子系统,可携式电子系统包括一主电子装置、一扩充夹及一扩充装置,主电子装置是以该多功能高速总线而与该扩充夹耦接,主电子装置包括一中央处理器及一主控制器,该中央处理器是以一第一系统总线而与该主控制器耦接,该扩充夹包括一从控制器,该主控制器是以该多功能高速总线而与该从控制器耦接,该从控制器是以一第二系统总线而与该扩充装置耦接,该多功能高速总线包括一时脉信号线、一状态线号线、一就绪信号线及多个内容信号线,该方法包括以该中央处理器输出一第一命令地址周期至该第一系统总线;以该主控制器接收从该第一系统总线输出,于M个时脉内传送的该第一命令地址周期;以该主控制器转换该第一命令地址周期为一第二命令地址周期,并于N个时脉内,以该多功能高速总线传送该第二命令地址周期,N大于M,此时该多功能高速总线的该状态信号线被致能;以该从控制器于该状态信号线被致能时,接收该第二命令地址周期;以该从控制器转换该第二命令地址周期为一第三命令地址周期,并将该第三命令周期经由该P条第一从信号线,于K个时脉内传送至该第二系统总线,K是为正整数;以及以该第二系统总线将该第三命令地址周期至该扩充装置。
14.如权利要求13所述的读取方法,其特征在于该第一命令地址周期包括一控制信号及一地址信号,该控制信号的一存取模式是为一读取模式,当该主控制器接收到该第一命令地址周期时,发出一暂停信号给该中央处理器。
15.如权利要求13所述的读取方法,其特征在于包括以该扩充装置依据该第三命令地址周期而输出一数据至该第二系统总线;以该从控制器从该第二系统总线接收该数据,并转换该数据为一第一读取数据周期;以该多功能高速总线传送该第一读取数据周期,其中该多功能高速总线的该就绪信号线被致能;以该主控制器依据被致能的该多功能高速总线的该就绪信号线而接收该第一读取数据周期;以该主控制器转换该第一读取数据周期为一第二读取数据周期;以及以该第一系统总线传送该第二读取数据周期至该中央处理器。
16.如权利要求13所述的读取方法,其特征在于当该主控制器接收到该第一读取数据周期后,即致能该中央处理器。
17.一种写入方法,用于一具有多功能高速总线的可携式电子系统,可携式电子系统包括一主电子装置、一扩充夹及一扩充装置,主电子装置是以该多功能高速总线而与该扩充夹耦接,主电子装置包括一中央处理器及一主控制器,该中央处理器是以一第一系统总线而与该主控制器耦接,该扩充夹包括一从控制器,该主控制器是以该多功能高速总线而与该从控制器耦接,该从控制器是以一第二系统总线而与该扩充装置耦接,该多功能高速总线包括一时脉信号线、一状态线号线、一就绪信号线及多个内容信号线,该方法包括以该中央处理器输出一第一命令地址周期及一第一写入数据周期至该第一系统总线;以该主控制器接收从该第一系统总线输出,于M个时脉内传送的该第一命令地址周期及该第一写入数据周期,M是为正整数;以该主控制器转换该第一命令地址周期为一第二命令地址周期,转换该第一写入数据周期为一第二写入数据周期,并于N个时脉内,以该多功能高速总线传送该第二命令地址周期及该第二写入数据周期,N是为正整数,且N大于M;以该从控制器于该状态信号线被致能时,接收该第二命令地址周期及该第二写入数据周期;以及以该从控制器转换该第二命令地址周期为一第三命令地址周期,转换该第二写入数据周期为一第三写入数据周期,并于K个时脉内,以该第二系统总线传送该第三命令地址周期及该第三写入数据周期,K是为正整数。
18.如权利要求17所述的写入方法其特征在于还包括该扩充装置依据该第三命令地址周期将该第三写入数据周期的数据写入,并响应一写入完成信号给该从控制器;该从控制器依据该写入完成信号致能该多功能高速总线的该就绪信号线;该主控制器依据被致能的就绪信号线,发出一写入周期完成信号给中央处理器;其中当该主控制器接收到该第一命令地址周期及该第一写入数据周期后,发出一暂停信号给该中央处理器;其中当该主控制器于该就绪信号线被致能后,致能该中央处理器;其中当该主控制器接收到该第一命令地址周期及该第一写入数据周期后,判断是否为一爆发式写入,若是则重复执行该写入方法,以分批将该爆发式写入的数据写入该扩充装置。
19.一种写入方法,用于一具有多功能高速总线的可携式电子系统,可携式电子系统包括一主电子装置、一扩充夹及一扩充装置,主电子装置是以该多功能高速总线而与该扩充夹耦接,主电子装置包括一中央处理器及一主控制器,该中央处理器是以一第一系统总线而与该主控制器耦接,该扩充夹包括一从控制器,该主控制器是以该多功能高速总线而与该从控制器耦接,该从控制器是以一第二系统总线而与该扩充装置耦接,该多功能高速总线包括一时脉信号线、一状态线号线、一就绪信号线及多个内容信号线,该方法包括以该中央处理器输出一第一命令地址周期及一第一写入数据周期至该第一系统总线,其中该第一命令地址周期是属于一爆发式写入周期;以该主控制器接收从该第一系统总线输出,于M个时脉内传送的该第一命令地址周期及该第一写入数据周期,M是为正整数;以该主控制器决定一写入地址;以该主控制器依据该写入地址转换该第一命令地址周期为一第二命令地址周期,转换该第一写入数据周期为一第二写入数据周期,并于N个时脉内,以该多功能高速总线传送该第二命令地址周期及该第二写入数据周期,N是为正整数,且N大于M;以该从控制器于该状态信号线被致能时,接收该第二命令地址周期及该第二写入数据周期;以该从控制器转换该第二命令地址周期为一第三命令地址周期,转换该第二写入数据周期为一第三写入数据周期,并于K个时脉内,以该第二系统总线传送该第三命令地址周期及该第三写入数据周期,K是为正整数。该扩充装置依据该第三命令地址周期将该第三写入数据周期的数据写入,并响应一写入完成信号给该从控制器;该从控制器依据该写入完成信号致能该多功能高速总线的该就绪信号线;以及该主控制器依据被致能的就绪信号线,判断是否该爆发式写入周期已经完成,若否,则回到决定写入地址的步骤,若是,则发出一写入周期完成信号给中央处理器;其中当该主控制器接收到该第一命令地址周期及该第一写入数据周期后,发出一暂停信号给该中央处理器;其中当该主控制器于该爆发式写入周期完成后,致能该中央处理器。
全文摘要
一种具有多功能高速总线的可携式电子系统及其方法。可携式电子系统包括主电子装置,可经由一扩充夹而与一扩充装置耦接。主电子装置的中央处理器是以第一系统总线而与主控制器耦接。主控制器是以多功能高速总线而与扩充夹耦接。第一系统总线与中央处理器电性连接,具有P个信号线;多功能高速总线具有Q个信号线,其中Q<P。主控制器用以桥接第一系统总线上的P个信号在线的信号及多功能高速总线上的Q个信号线的信号,且主控制器是将第一系统总线上的M个时脉的信号以N个时脉分别传送至多功能高速总线,其中N>M。
文档编号G06F13/14GK1595385SQ03159379
公开日2005年3月16日 申请日期2003年9月11日 优先权日2003年9月11日
发明者陈仁鹏, 刘万贤, 许世明, 官宗緥, 李吉丰 申请人:宏达国际电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1