高能效集成电路(ic)操作的按管芯电压设计的制作方法

文档序号:6454991阅读:118来源:国知局
专利名称:高能效集成电路(ic)操作的按管芯电压设计的制作方法
高能效集成电路(IC)操作的按管芯电压设计
背景技术
本公开内容一般涉及到电子领域。更具体地,本发明的一些 实施例涉及可以提供高能效集成电路(IC)操作的按管芯电压设计(pCT die voltage programming)。随着集成电路制造技术的提高,制造商已经能将额外的功能 集成到单块硅衬底上。然而,随着这些功能的增加,单个IC芯片上的元件 数也在增加。额外的元件增加了额外的信号开关,而这又会产生更多热量。 额外的热量可能会由于例如热膨胀而损坏IC芯片。此外,额外的热量可能 会限制包括该芯片的计算设备的使用场所和/或应用。例如,便携式计算设 备可能仅依赖于电池供电。因此,当把额外的功能集成于便携式计算设备 时,降低功耗就变得愈加重要,例如以便延长电池的供电时间。非便携式 计算系统也面临着冷却及发电问题,因为它们的IC元件消耗更多能量并且 产生更多热量。


参考附图提供了详细说明。图中,参考标号最左边的数字标 识出其中首次出现该标号的那幅图。在不同的图中使用相同参考标号表示 相似或相同的项。图1、 5和6示出根据本发明的一些实施例的计算系统的方框图。 图2示出根据一些实施例的热设计功耗(thermal design power, TDP)与频率的关系图。图3示出根据一些实施例的处理器内核的方框图。
图4示出根据一些实施例的方法的流程图。
具体实施方式
在下面的说明中,阐述了许多具体细节以便提供对一些实施 例的透彻理解。然而,可以无需这些具体细节而实现本发明的一些实施例。 在其它情况下,为避免使本发明的具体实施例难以理解,公知的方法、步 骤、元件或电路将不作具体说明。此外,本发明的实施例的各方面可以通 过各种手段来执行,所述手段例如半导体集成电路("硬件,,)、组成一个或 多个程序的计算机可读指令("软件")或者硬件和软件的一些结合。为了便 于对本公开内容进行说明,提及"逻辑"时是指硬件、软件或它们的结合。在这里讨论的一些实施例可以提供有效技术以降低提供给IC 元件的电压,例如以减少功耗或提供高能效。这种技术考虑到了基于预定 的频率边界(例如,划分成多个频段(frequency bin))来对出售或分发的IC元 件进行热最佳化产品分发。此外,这里讨论的一些实施例可以应用于各种 计算系统,如参照图1、 5和6而讨论的计算系统。更具体地说,图l示出 根据一些实施例的计算系统100的方框图。系统100可以包含一个或多个 域102-1至102-M (这里统称为"域102")。域102-1至102-M中的每个 域可以包含各种元件(例如,包含一个或多个晶体管或其它电路元件,如一 个或多个电阻器、电容器或电感器等)。为了清楚,仅针对域102-1与102-2 示出了样本元件。此外,每个域102可以对应于计算系统的一个或多个部 分(例如,参考图5和6讨论的元件)。在一些实施例中,每个域102可以 包括由一个时钟信号定时的各种电路系统(或逻辑),该时钟信号与其它域 中使用的时钟信号可以相同也可以不同。在一些实施例中, 一个或多个时 钟信号可以是中间同步的(mesosynchronous),或者以其它方式相关(例如, 具有的关系为可以/可以不随时间重复自身)。在一些实施例中,域之间可以通过一个或多个缓冲器104交 换数据。在一些实施例中,缓冲器104可以是先进先出(FIFO)缓冲器。每 个域可包括 一个或多个可编程电压源(voltage supply)(例如106-1和106-2, 这里更一般地称为"电压源106"); —个或多个用来存储一个或多个电压 值的存储器件(例如分别针对域102-1与102-2而示出的器件108-1与 108-2);和/或其它功耗或耗能电路系统(例如分别针对域102-1和102-2而 示出的逻辑110-1和110-2,在这里一般称为"逻辑110")。电压源106 可以是任何类型的电压源,例如高频模式(HFM)电压源或者开关模式电源(SMPS)。在一些实施例中,所储存的电压值可能因域不同而不同。正 如将进一步讨论的情况,例如,对于图4,存储在器件108中的电压值可 以用于调节对应的电压源106的输出电压级(voltage level),例如,以便提 供降低的功耗或能耗而同时维持对应的IC元件(如在域102中提供的)工作 在预设的频段之内。在一些实施例中,存储在器件108中的电压值可以是 一个或多个比特。例如,在具有多个功率状态的系统中, 一个或多个比特 可以表示针对每种功率状态,对应的电压源106所要被调到的合适电压 值。此外,在一些实施例中,存储在器件108中的值可以在大规模制造(HVM) 测试期间被确定。此外,在一些实施例中,存储在器件108中的电压值可 以是针对给定的IC元件的最佳(例如,可能的最小)电压值,以便充分落入 给定频段并保持功耗或能耗最小。而且,可以使用任何类型的存储器(如参 照图5和图6所讨论的)来提供存储器件108,包括非易失性存储器件,如 片上熔断器(on-die fUse)。图2是根据一些实施例的热设计功耗(TDP)与频率的关系图 200。在一些实施例中,关系图200表明,可以通过调整供电电压(supply voltage)(诸如参照图1论述的)来提供高能效或高功效的IC元件。更具体地 说,根据有效段频率边界204, IC元件可以被分成一个或多个频段202-1 至202-Z(这里通常称为"段202")。例如,在段202-1中,示出的元件206A 和208A处于其峰值(或最大)性能配置频率和TDP,例如在测试期间所确 定的值。例如,元件206A和208A可以工作在一峰值性能电压级,该电压 级对应于一个能使元件以峰值运行速度成功地工作(例如,没有(或只有有 限的)错误)的电压级。如参考图l所讨论的,可以将元件206A和208A的 供电电压减小到最佳(例如,最小)级别,而同时维持这些元件处于同一段 (202-1)中。或者,可以修改元件206A和208A的供电电压,使得这些元件 移到一个不同的段中。 如图2所示,元件206A和208A可分别沿着TDP轴的方向进 一步下移(例如,导致减少功耗或能耗),如最终得到的206B和208B所示。 类似地,如段202-Z中所示,元件210A可沿着TDP轴的方向下移至元件 210B,例如以使这些元件仍然位于相同的段(202-Z)中而同时具有更少的功耗或能耗。和参考元件206A和208A讨论的情况一样,在一些实施例中, 可以改变元件210A的供电电压,以使这些元件中的一个或多个移到一个 不同的段中。从图2中可以很容易地看出,根据这里讨论的一些实施例, 也可以降低TDP界限212,部分是因为最终得到的元件(例如,元件206B、 208B和/或210B)将会具有更少的功耗或能耗。图3是根据一些实施例的处理器内核300的方框图。在一些 实施例中,内核300可表示一个或多个处理器(例如,参考图5和6讨论的 那些)中存在的各种元件。处理器内核300可包括一个或多个域,如二级高 速缓存域302、前端域304、和一个或多个后端域306。域302、 304以及 306中的每一个内的元件都可由一个不同可编程电压源106来供电。此外, 在一些实施例中,每个域(例如302、 304和306)所包括的元件可能多于或 少于图3所示的那些。 二级(L2)高速缓存域302可以包括L2高速缓存308 (例如, 用于存储包括指令的数据)、器件108和可编程电压源106。在一些实施例 中,L2高速缓存308可以由多核处理器(例如,参考图5和6讨论的)中的 多个内核共享。而且,L2高速缓存308可以并不与处理器内核位于同一个 管芯(die)上。因此,在本发明的一些实施例中,处理器可以包括域304和 306,并且可以或可以不包括L2高速缓存308。如图3所示,前端域304可以包括以下中的一个或多个器 件108、电压源106、重排序缓冲器318、重命名和控制(steer)单元320、 指令高速缓存322、解码单元324、定序器(sequencer)326、和/或分支预测 单元32S。在一些实施例中,前端域304可以包括其它元件,例如取指令 单元。后端域306可以包括以下中的一个或多个一级(L1)高速缓存 域328、以及一个或多个执行域330-1至330-N。 Ll高速缓存域328可以 包括Ll高速缓存332 (例如,用于存储包括指令的数据)、器件108和电 压源106。此外,执行域330-1至330-N可以包括整数执行单元和/或浮点 数执行单元中的一个或多个。执行域330-1至330-N每个都可以包括发 射队列(分别是338-1至338-N)、寄存器文件(分别是340-1至340-N )、器 件108、电压源106、和/或执行单元(分别是346-1至346-N)。
在一些实施例中,域302、 304和306中的每一个都可以包括 一个或多个先进先出(FIFO)缓冲器348,用于使各个域之间(例如,域302、 304和/或306之间)的通信保持同步。此外,处理器内核300(以及,在一些实施例中,如图3所示 的那个内核中的后端域306)可以包括互连或总线350,以使处理器内核300 的各个元件之间的通信更加便捷。例如,在成功执行指令(例如,通过执行 域330-1至330-N)之后,指令提交会被传递给ROB 318 (例如,经由互连 350),以使该指令引退。此外,后端中的域(例如,域328和330-1至330-N) 可经由互连350进行通信。例如,对于类型转换指令,执行单元(330-l至 330-N)之间会进行通信。将参考图4的方法400讨论图1-3的元件的进一 步的操作。此外,尽管图3示出域302、 304以及306中的每一个都可以 包括器件108和电压源106,但各个域可以共享相同的器件108和/或电压 源106。例如, 一组的器件108和电压源106可供处理器内核300的一些 或所有域使用。图4是根据一些实施例的方法400的流程图,该方法根据所 存储的电压值产生供电电压。在一些实施例中,方法400的操作可以由一 个或多个元件来执行,例如参考图1-3以及图5-6讨论的那些元件。而且, 参考图4讨论的其中一些操作可由硬件、软件或者二者的结合来执行。此 外,诸如电路分析仪或测试设备这样的外部设备可以用来执行参考方法 400讨论的各种操作。参照图l-4,在操作402中,在生产后,可在一选定的电压级 上对IC元件进测试。例如,可通过编程使电压源106为参考图1-3和/或 5-6讨论的元件之一提供选定的电压级。在操作404和406中,可以确定 操作402的元件的功率泄露(power leakage)和动态电容(dynamic capacitance),例如,通过电路分析仪或测试设备。在操作408中,该元件 的相应的TDP值可通过以下等式确定
TDP = (C物* PWfage2 * F,we打cj) + Zeafcage在上面的等式中,TDP对应于热设计功耗;对应于,在执行最坏实际情况(高功率)的应用时,硅片(silicon die)的动态开关电容的测 量值;K/ta取对应于操作402 (或者在下面将要讨论的操作412)的电压级; i^e^^wy对应于段频率;而丄e"fe^e对应于所测量的功率泄露。在一些实 施例中,可以使用一个查找表来根据电压、频率、功率泄露和电容等的存 储值来查找TDP值。在操作410中,确定(例如,基于操作408的TDP值)被测元 件是否落入(yield to)—个选定频段。如参考图1-2讨论的,可以降低提供 给元件的电压源(例如,在操作402中用来测试元件)以减少该元件的TDP, 结果,该元件可以成功地工作在一个选定频率(例如,对应于一个频段)。 因此,操作410可以确定被测元件是否适合于预定的频段。如果该元件未 能落入选定频段,则在操作412中,可在下一个电压级(其可以低于或高于 前一次测试(例如,在前一个操作402或412中)的电压级)上测试元件。在操作414中,例如, 一旦操作410确定被测元件落入选定 频段,可以把操作408中确定的TDP与选定的TDP界限进行比较。操作 414的TDP界限可以对应于其中将要使用该元件的各种环境或应用。例如, 在操作414中,与用于桌面或服务器计算环境的元件相比,用于移动设备 的元件可以有一个不同的TDP界限(例如,更低的TDP值)。其它类型的产 品区分标准可用来确定操作410中的频率和/或操作414中的TDP值,所 述标准例如每部分定价、使用的国家、可用的冷却方法、声学规格和外形 因素等。如果在操作414中,元件未能符合TDP界限,则方法400可 在操作412中接着进行。否则,在操作416中,会存储(例如,在器件108 中)与操作410和414的成功执行相对应的电压值。操作416中存储的电压 值可用于操作418中(例如,通过可编程电压源106),以产生在工作期间针
对相应元件的供电电压。在一些实施例中,操作416中存储于器件108中的电压值可 以是一个或多个比特。例如,在具有多个预定功率状态的系统中, 一个或 多个比特可以表示在操作418中,对应的电压源106所应该被调到的合 适的电压值(例如,针对每个功率状态)。此外,在一些实施例中,操作 402-416中的一个或多个可以由计算设备(例如参考图5和6讨论的那些)以软件、硬件或两者结合的方式来实现。图5是根据本发明的一些实施例的计算系统500的方框图。 计算系统500可以包括一个或多个经由互连网络(或总线)504进行通信的 中央处理单元(CPU) 502或处理器。处理器502可以是任何类型的处理器, 如通用处理器、网络处理器(其处理通过计算机网络503传送的数据)、 或其它类型的处理器(包括精简指令集计算机(RISC)处理器或复杂指令集 计算机(CISC)处理器)。而且,处理器502可以是单核或多核设计。具有多 核设计的处理器502可将不同类型的处理器内核集成到同一块集成电路 (IC)管芯上。而且,具有多核设计的处理器502可以被实现为对称式或非 对称式多处理器。在一些实施例中, 一个或多个处理器502可以利用参照 图l-4讨论的实施例。例如, 一个或多个处理器502可包括一个或多个处 理器内核(300)。而且,参照图l-4讨论的操作可通过系统500的一个或多 个组件来实现。 芯片组506也可以与互连网络504通信。芯片组506可以包 括存储器控制中心(MCH) 508。 MCH 508可以包括与存储器512通信的存 储器控制器510。存储器512可以存储数据和由CPU 502或包含在计算系 统500中的任何其它设备执行的指令序列。在本发明的一些实施例中,存 储器512可以包括一个或多个易失性存储装置(或存储器),如随机存取 存储器(RAM)、动态随机存取存储器(DRAM)、同步动态随机存取存储器 (SDRAM)、静态随机存取存储器(SRAM)等。也可以使用诸如硬盘这样的 非易失性存储器。附加的设备可以通过互连网络504进行通信,如多个CPU 和/或多个系统存储器。 MCH508也可以包括与图形加速器516通信的图形接口 514。 在本发明的一些实施例中,图形接口 514可以通过加速图形端口(AGP)与 图形加速器516通信。在本发明的一些实施例中,显示器(如平板显示器) 可通过例如信号变换器来与图形接口 514通信,该信号变换器将存储在存 储装置中的图像的数字表示转换为能被显示器解释和显示的显示信号。显 示设备生成的显示信号在被显示器进行解释并随后显示之前会经过各种控 制设备。
中心接口 518可使MCH 508与输入/输出控制中心(ICH) 520通信。ICH 520可以为与计算系统500的组件进行通信的I/O设备提供接 口 。 ICH 520可以通过外设桥(或控制器)524与总线522通信,所述外设桥 (或控制器)例如外围部件互连(PCI)桥、通用串行总线(USB)控制器等。外设 桥524可以提供CPU 502和外围设备之间的数据通道。也可使用其它类型 的拓扑结构。而且,多条总线可以与ICH 520通信,例如,通过多个外设 桥或控制器。此外,在本发明的一些实施例中,与ICH520通信的其它外 设可以包括电子集成驱动器(IDE)或小型计算机系统接口(SCSI)硬盘驱动 器、USB端口、键盘、鼠标、并行端口、串行端口、软盘驱动器、数字输 出支持模块(如数字视频接口 (DVI))等。总线522可与音频设备526、 一个或多个磁盘驱动器528以及 网络接口设备530 (其与计算机网络503通信)进行通信。其它设备也可与 总线522通信。而且,在本发明的一些实施例中,各种组件(如网络接口设 备530)可与MCH508通信。此外,可以将处理器502和MCH 508结合在 一起形成单芯片。此外,在本发明的其它实施例中,MCH508中可以包括 图形加速器516。此外,计算系统500可以包括易失性和/或非易失性存储器(或 存储装置)。例如,非易失性存储器可以包括以下中的一个或多个只读存 储器(ROM)、可编程只读存储器(PROM)、可擦可编程只读存储器 (EPROM)、电可擦可编程只读存储器(EEPROM)、硬盘驱动器(如528)、软 盘、光盘只读存储器(CD-ROM)、数字通用光盘(DVD)、闪速存储器、磁光 盘、或其它类型的能够存储电子指令和/或数据的非易失性机器可读介质。图6是根据本发明的一些实施例的以点对点(PtP)结构布置的 计算系统600。具体地说,图6示出一个系统,其中通过许多点对点接口 将处理器、存储器和输入/输出设备互连起来。参照图l-5讨论的操作可以 由系统600的一个或多个组件来实现。如图6所示,系统600可以包括几个处理器,为了清楚,图 中仅示出其中两个处理器602和604。处理器602和604可以分别包括 局部存储器控制中心(MCH) 606和608,以允许与存储器610和612进行 通信。存储器610和/或612可以存储各种数据,如参照存储器512论述的 那些数据。
处理器602和604可以是任何类型的处理器,如参照图5的 处理器502论述的那些处理器。处理器602和604可以分别使用点对点(PtP) 接口电路616和618通过PtP接口 614来交换数据。处理器602和604可 以与芯片组620分别使用点对点接口电路626、 628、 630和632通过单独 的PtP接口 622和624来交换数据。芯片组620也可使用PtP接口电路637 通过高性能图形接口 636来与高性能图形电路634进行数据交换。本发明的至少一些实施例可以在处理器602和604中实现。 例如,参照图1论述的一个或多个域102和/或处理器内核300可以位于处 理器602和604中。然而,本发明的其它实施例可以存在于图6所示的系 统600内的其它电路、逻辑单元或设备中。此外,本发明的其它实施例可 以分布于图6中的多个电路、逻辑单元或设备中。芯片组620可以利用PtP接口电路641与总线640进行通信。 总线640可以有一个或多个与其通信的设备,例如,总线桥642和I/0设 备643。通过总线644,总线桥642可以与其它设备进行通信,例如键盘 /鼠标645、通信设备646(例如调制解调器、网络接口设备等,它们可以与 计算机网络503进行通信)、音频I/O设备和/或数据存储装置648。数据存 储装置648可以存储可由处理器602和/或604执行的代码649。在本发明的一些实施例中,这里讨论的操作(如参照图1-6论 述的)可由硬件(如电路)、软件、固件、微码或它们的结合来实现,可以被 提供为计算机程序产品,例如,包括其上存储有指令(或软件程序)的机器 可读或计算机可读介质,其中所述指令(或软件程序)用于对计算机进行编 程以执行这里所述的处理。而且,术语"逻辑"可以包括例如软件、硬件 或二者的结合。机器可读介质可以包括存储装置,例如参照图1-6讨论的 那些。此外,这种计算机可读介质可以被下载下来作为计算机程序产品, 其中,通过通信链路(如总线、调制解调器或网络连接),该程序可以被以 包含在载波中的数据信号的方式从远程计算机(如服务器)传送到请求方计 算机(如客户机)。因此,这里应该把载波也看成是一种机器可读介质。说明书中提及"一些实施例"是指,结合这些实施例所描述 的特定特征、结构或特性可以被包含在至少一种实现中。在说明书不同位 置中出现的短语"在一些实施例中"可以或可以不全都指代同一个实施例。
14
此外,在说明书和权利要求书中,可能会用到术语"耦合" 和"连接"以及其派生词。在本发明的一些实施例中,"连接"可用来表示 两个或更多元件彼此之间有直接的物理或电接触。"耦合"可表示两个或更 多元件有直接的物理或电接触。然而,"耦合"也可表示两个或更多元件彼 此之间可以并无直接接触,但依然可以相互协作或交互。因此,虽然已经用特定于结构特征和/或方法动作的语言对本 发明的实施例进行了说明,但是应该理解,所要求保护的主题并不局限于 所述的特定特征或动作。相反,这些特定特征或动作是被公开作为实现所 要求保护的主题的示例形式。
权利要求
1. 一种装置,包括存储器件,用于存储与一个或多个电压值相对应的一个或多个比特,所述一个或多个电压值使得一个逻辑工作在与峰值性能电压级相比的较低电压级上,以降低功耗;以及电压源,用于根据所存储的一个或多个电压值在所述较低电压级上产生电压。
2. 如权利要求l所述的装置,其中,所述逻辑可工作在对应于所述较 低电压级的第一频率上,并且可工作在对应于所述峰值性能电压级的第二 频率上。
3. 如权利要求2所述的装置,其中,所述第一频率和所述第二频率对 应于同一个预定的频段。
4. 如权利要求l所述的装置,其中,所述存储器件、所述电压源或所 述逻辑中的一个或多个都在同一个集成电路管芯上。
5. 如权利要求l所述的装置,其中,所述一个或多个电压值对应于一个或多个预定的功率状态。
6. 如权利要求l所述的装置,其中,所述存储器件包括非易失性存储器件。
7. 如权利要求l所述的装置,其中,所述峰值性能电压级对应于使得 所述逻辑能够成功地工作在峰值运行速度上的电压级。
8. 如权利要求l所述的装置,还包括一个或多个处理器内核,其中, 所述一个或多个处理器内核中的至少一个包含所述存储器件和所述电压源。
9. 如权利要求l所述的装置,还包括一个或多个处理器内核,其中, 所述一个或多个处理器内核中的至少一个、所述存储器件和所述电压源在 同一个集成电路管芯上。
10. —种方法,包括-确定第一电压级;以及在存储器件中存储与所述第一电压级相对应的一个或多个数据比特, 以使一个逻辑在第一频率和所述第一电压级上的操作与所述逻辑在第二频 率和第二电压级上工作时相比功耗更少,其中,所述第一频率和所述第二频率在同一个预定的频段内,并且与 所述第二电压级相比,所述第一电压级具有较低值。
11. 如权利要求10所述的方法,还包括确定所述逻辑在所述第一电 压级上工作期间产生的功率泄露的值。
12. 如权利要求10所述的方法,还包括确定所述逻辑在所述第一电压级上工作期间该逻辑的动态电容的值。
13. 如权利要求10所述的方法,还包括确定所述逻辑在所述第一电压级上工作期间该逻辑的热设计功耗(TDP)。
14. 如权利要求10所述的方法,还包括基于与所述逻辑的功率泄露 和动态电容相对应的存储值,确定该逻辑的热设计功耗(TDP)。
15. 如权利要求10所述的方法,其中,所述第二频率和所述第二电压 级对应于所述逻辑的峰值性能配置。
16. —种系统,包括显示设备,用于显示一个或多个图像;非易失性存储器,用于存储与电压值相对应的一个或多个比特,所述 电压值使得计算器件的一部分工作在与峰值性能电压级相比的较低电压级 上,以减少所述计算器件的该部分的功耗;以及可编程电压源,其耦合到所述显示设备,并且用于根据所存储的电压 值在所述较低电压级上产生电压。
17. 如权利要求16所述的系统,其中,所述计算器件的该部分可工作 在对应于所述较低电压级的第一频率上,并且可工作在对应于所述峰值性 能电压级的第二频率上。
18. 如权利要求16所述的系统,其中,所述第一频率和所述第二频率 对应于同一个预定的频段。
19. 如权利要求16所述的系统,其中,所述非易失性存储器存储与多 个电压值中的每一个相对应的一个或多个比特,所述电压值使所述计算器 件的该部分以降低的功耗工作。
20. 如权利要求16所述的系统,其中,所述显示设备包括液晶显示 (LCD)设备。
21. 如权利要求20所述的系统,其中,所述计算器件包括多个处理器 内核,以产生与所述一个或多个图像相对应的数据。
22. —种计算机可读介质,包含一条或多条指令,所述指令当在处理 器上执行时使该处理器进行以下操作确定第一电压级;以及在存储器件中存储与所述第一电压级相对应的一个或多个数据比特;以及使一个逻辑在第一频率和所述第一电压级上的操作与所述逻辑在第二频率和第二电压级上工作时相比功耗更少,其中,所述第一频率和所述第二频率在同一个预定的频段内,并且与 所述第二电压级相比,所述第一电压级具有较低值。
23. 如权利要求22所述的计算机可读介质,还包含使所述处理器进行 以下操作的一条或多条指令基于与所述逻辑的功率泄露和动态电容相对 应的存储值,确定该逻辑的热设计功耗(TDP)。
24. 如权利要求22所述的计算机可读介质,还包含使所述处理器进行 以下操作的一条或多条指令确定工作在所述第一电压级上的所述逻辑是 否落入预定的频段。
全文摘要
描述了用于提供针对高能效集成电路(IC)操作的按管芯电压设计的方法及装置。在一些实施例中,提供给IC元件的电压被降低到低于峰值性能电压级,例如以减少该元件的功耗。还描述了其它实施例。
文档编号G06F1/28GK101454740SQ200780019992
公开日2009年6月10日 申请日期2007年6月27日 优先权日2006年6月29日
发明者A·穆赫塔罗格鲁, M·比坦, T·拉阿尔-阿拉比 申请人:英特尔公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1