多用途输入的制作方法

文档序号:6360766阅读:122来源:国知局
专利名称:多用途输入的制作方法
技术领域
本文的主题总体上涉及多用途输入,特别是用于电子装置的多用途输入。
背景技术
近年来,消费者越来越多地使用利用可再充电电池的便携式装置。虽然这样的组件是便利的,但是这些电池必须定期充电。一般而言,包含可再充电电池的便携式装置包括耦接到电池并且耦接到用于从外部源接收电力的输入端的充电控制器。充电控制器通常根据来自电池的信号控制到电池的电流的流动。为了适应该方案,电池和充电控制器之间一般存在多个触点。例如,其中一个触点可以是输入,而另一个可以是一个接地连接。其他触点可以用于从电池到充电控制器传输信息,比如电压状况和操作数据。随着便携式装置变得越来越复杂,所需要的触点的数量也在增加。然而,这种触点数量的增加导致制造这些系统的成本以及出现故障的可能性的增加。

发明内容
本发明的实施例涉及具有多用途输入的电子装置。在本发明的第一实施例中,提供了一种接口,用于将电子装置耦接到该电子装置的电源控制部件。该接口包括单个节点,被配置为从电子装置接收状态信号和串行通信信号。该接口还包括开关电路,被配置为基于所述状态信号为电源控制部件提供控制信号,其中所述开关电路能够被单个节点处状态信号或串行通信信号的接收所影响。此外,所述接口包括开关缓冲电路,该开关缓冲电路将所述单个节点耦接到所述开关电路并且包括具有阻止串行通信信号激活所述开关电路的充电/放电时间常数的阻抗网络。在本发明的第二实施例中提供了一种系统。该系统包括电子装置,耦接到所述电子装置的电源,以及用于控制电源的电源控制部件。该系统还包括耦接到电源控制部件的电源接口。所述电源接口包含单个节点,被耦接到所述电子装置并从所述电子装置接收至少两个信号,其中,信号之一是状态信号,且另一个信号是串行通信信号。所述电源接口还包括开关电路,基于所述状态信号生成用于电源控制部件的控制信号,其中,开关的操作能够被所述状态信号和串行通信信号两者所影响。所述电源接口还包括开关缓冲电路,该开关缓冲电路将单个节点耦接到开关电路,其中,开关缓冲电路包括具有允许所述状态信号影响所述开关电路且阻止串行通信信号影响所述开关电路的充电/放电时间常数的阻抗网络。在本发明的第三实施例中,提供了一种通过信号通知电源控制部件的方法。该方法包括在单个节点处接收来自电子装置的状态信号或串行通信信号。该方法还包括选择性地允许激活开关电路,以在所述单个节点处接收到状态信号时允许控制信号传递到电源控制部件。该方法还包括通过使用具有大于串行通信信号的周期并小于状态信号的周期的充电/放电时间常数的阻抗网络,在单个节点处接收到串行通信信号时将所述开关电路保持在非激活状态,来选择性地阻止所述串行通信信号激活所述开关电路。


现在,将参照附图仅作为示例来描述本申请的实施例,其中图I是根据本发明的各个实施例的用于控制到电子装置的电力的示例性系统的框图;图2是图I中的电源接口的框图;图3是示例性输入信号的示意图;图4是图2的电源接口的第一示例性配置的详细框图;以及图5是图2的电源接口的第二示例性配置的详细框图。
具体实施例方式参照附图来描述本发明,其中,在所有附图中使用相同的附图标记来表示相似或等同的元件。附图不是按比例绘制的,其仅用于举例说明本发明。下面参照示例性应用描述本发明的几个方面以用于举例说明。应当理解,阐述许多具体细节、关系和方法以提供对本发明的全面理解。然而,本领域的普通技术人员将容易地认识到,本发明可以在没有一个或更多个具体细节、或使用其他方法的情况下实施。在其他实例中,公知的结构或操作没有被详细示出,以避免模糊本发明。本发明并不限于所示出的动作或事件的顺序,这是因为一些动作可以以不同的顺序发生和/或与其他动作或事件同时发生。此外,并非所有示出的动作或事件都需要用来实现根据本发明的方法。现在给出贯穿本文档应用的几个定义。词语“耦接”被定义为连接或集成在一起,无论是直接还是间接地通过中间部件,并且不必限于物理连接。术语“节点”被定义为端子、连接点或者一个或更多个信号路径的交点,而不管信号路径是输入还是输出。“状态信号”被定义为提供对于连接到节点的电子装置的状态的指示的信号。“串行通信信号”被定义为包括至少在高电平和低电平之间的某一变化的信号,用于承载连接到所述节点的电子装置的操作信息。单词“开关”表示被置于两个或更多个状态中以控制某个其他部件的操作或激活的部件或部件组。术语“时变的”是指相对于时间变化或改变。“电源”被定义为向其他部件或部件组提供电力的部件或部件组。术语“激活(activate)”,“激活(activating)”或“激活(activation)”是指启动或从一个状态转移到另一个状态。“唤醒信号”是如下信号该信号意在向部件或部件组通知关于其他部件或部件组的状态或状况的变化,或意在传递关于部件或部件组的信息。术语“接口 ”或“电源接口 ”被定义为如下部件或部件组其被配置为方便两个或更多个不同的装置或装置组之间的信号的传输。“非激活状态”被定义为非操作状态或部件或部件组被关闭或阻止其对其他部件或部件组进行操作的状态。术语“转换(toggle)”或“正在转换(toggl ing) ”是指在两个或更多个不同的状态或状况之间转移。术语“高电平”被定义为如下阈值在该阈值处或高于该阈值时,激活部件(或部件组)或其状态响应于信号的某个参数的增加而改变。相反地,术语“低电平”被定义为如下阈值在该阈值处或低于该阈值时,去激活部件(或部件组)或其状态响应于信号的某个参数的减小而改变。如前所述,在电池和从电池接收电力的装置之间存在多个触点。此外,这些触点的数量在逐年增加。虽然有必要,但额外的触点导致制造成本的上升,并增加了故障发生的几率。本发明的各个实施例提供了一种克服这些缺点的接口。在本发明的各个实施例中,该接口可以包括单个节点,该单个节点可以被配置为接收状态信号和串行通信信号。该接口还可以包括开关电路和开关控制电路,其中所述开关控制电路能够被所述单个节点处状态信号或串行通信信号的接收所影响,并且可以基于状态信号的接收设置所述开关电路的状态。此外,开关缓冲电路耦接在开关和开关控制电路之间,其中,开关缓冲电路被配置为阻止所述串行通信信号激活所述开关电路。同样,状态信号和串行通信信号两者可以在不对现存的部件的操作产生不利影响的情况下,通过所述单个节点传输。参照图1,示出了根据本发明的各个实施例的用于控制到电子装置的电力的示例性系统100的框图。如图I所示,系统100包括电源控制部件105和电源接口 110。系统100还可以包括电源115和电子装置120。电源115可以被配置为向电子装置120、电源接口 110和电源控制部件105供电。例如,如图I所示,电源115可以向系统100的各个部件提供电源和参考电压,VCC和VSS。电子装置120可以通信地耦接到电源接口 110,且电源接口 110可以通信地耦接到电源控制部件105。另外,电源控制部件105可以通信地耦接到电源115。在本发明的一个实施例中,当电子装置120被激活或其他进入需要电力的状态时,电子装置120能够通过信号通知电源接口 110。作为响应,电源接口 110可以通过信号通知能够控制电源115的电源控制部件105,以允许电源115向电子装置120供电。电子装置120和电源接口 110之间的连接也可以承载包括电子装置120的操作信息的串行通信数据流。在一些实施例中,该操作信息可以在系统中的一个或更多个节点100处读取。例如,如图I所示,可以在不对系统100的操作产生不利影响的情况下,在电源接口 110和电子装置120之间的节点处读取。然而,本发明的各个实施例并不限于这一点,也可以在系统100中的其它点处存取操作信息而不产生不利影响。例如,访问操作数据的节点可以位于电源控制部件105、电源接口 110内或系统100中的任何其他位置。如上所述,本发明的各个实施例使用电源接口以阻止串行通信对系统100的操作产生不利影响。图2示出了这样的电源接口。图2是根据本发明的实施例的电源接口 110的示例性框图。如图2所示,电源接口 110可以包括通信地耦接到电子装置(比如图I中的装置120)的节点205、开关控制电路210、开关电路215和开关缓冲电路220。第一信号路径225能够将节点205耦接到开关控制电路210,而第二信号路径230可以用来读取节点205处的串行数据。开关控制电路210可以耦接到开关缓冲电路220,该开关缓冲电路220可以耦接到开关电路215。开关电路215、开关缓冲电路220和开关控制电路210还可以耦接到图I中的电源115的电源电压端子(VCC)。开关控制电路210还可以耦接到图I中的电源115的参考电压端子(VSS),为接口 110提供接地或参考电压。在图2所示的示例性实施例中,节点205可以被配置为接收状态信号和串行通信信号。如上关于图I所述,这些信号可以从电子装置120接收。然而,本发明的各种实施例并不限于这一点,节点205还可以被布置为接收来自其他部件的信号。状态信号和串行通信信号可以在不同的时刻接收,尽管作为替选的方式,它们可以被同时接收,并在该实例中可以采取各种步骤来对这两个信号进行识别和彼此区分。在本发明的一个实施例中,状态信号可以识别电子装置120的状态。例如,在本发明的一些实施例中,高状态信号(即,节点205处的非零电压)可以指示电子装置120处于电子装置120耗电很小或不耗电的休眠模式或禁止/关闭状态。在这样的实施例中,如下所述,可以通过在节点205处施加高于VSS的电压或允许节点205悬空来在节点205处提供非零电压。相反,低状态信号可以识别该电子装置120处于需要额外的电力的唤醒模式或激活状态。在这样的实施例中,如下所述,可以通过在节点205处施加零或参考电压来在节点205处提供低状态信号电压。然而,本发明的各种实施例并不限于这一点,这些信号可以被反转,以使得高状态信号表示需要增加电力,而低状态信号表示需要很少或不需要电力。串行通信信号可以用来将数据从电子装置120传递到其它部件,比如电源控制部件105。尽管意在沿第二信号路径230行进至电源控制部件105,但是节点205处的串行通信信号也可以通过第一信号路径225到达开关控制电路210。在本发明的一些实施例中,串行通信信号可以是具有高电平和低电平的时变信号,并且所得到的信号的周期性可以用来将关于电子装置120的数据发送到控制部件105。在一种特定配置中,串行通信信号可以具有第一状态和第二状态。在第一状态中,串行通信信号比如当没有数据发送时保持在高电平。在第二状态中,串行通信信号比如当传递数据时可以在高低电平间转换。然而,可以理解,可以采用其它的调制方案从电子装置120向电源控制部件105传输数据。在本发明的各个实施例中,开关控制电路210被配置为基于节点205处的信号生成用于激活开关电路215的信号,比如图3中所示。图3是开关控制电路210的示例性输入信号300的示意图。如图3所示,输入信号300包括低频率状态信号302 (如实线所示)。当状态信号是低状态信号时,开关控制电路210被配置为允许状态信号302激活或设置开关电路215。或者,当状态信号302是高状态信号时,状态信号可以去激活开关电路215。因此,当开关电路215被激活时,开关电路215可以通过信号通知比如图I中的电源控制部件105等装置,以指示电子装置120已进入激活或唤醒状态并且需要电力。作为响应,控制部件105可以控制电源115以允许电力的增加。如果开关电路215被去激活,比如当状态信号302是高状态信号时,开关电路215再次通过信号通知控制部件105,并且控制部件105可以相应地调整电源115来减少或停止提供电力。然而,在任何时间处,节点205处的信号都可以包括状态信号或串行通信信号。例如,输入信号300还可以包括串行通信信号304,如图所示(虚线),该串行通信信号304在高低电平之间以高于状态信号302的频率变化。在传统配置中,这样的变化(即信号304中的低电平306)可导致开关控制电路210生成用于激活开关电路215的信号。因此,在本发明的各个实施例中,开关控制电路210和开关电路215经由开关缓冲电路220耦接。开关缓冲电路220被配置为响应于状态信号302而不响应于串行通信信号304来选择性地激活开关电路215。具体地,由于串行通信信号304包含与状态信号302相比具有更高的频率的时变信号,所述开关缓冲电路220可以被配置为允许只有开关控制电路210的以低频率发生的变化才影响开关电路215。在本发明的各个实施例中,电源接口 110可以以多种方式配置来提供上述功能。具体地,开关缓冲电路220可以包括具有大于串行通信信号的频率的充电/放电时间常数的阻抗网络。因此,这样的网络的较慢的充电和放电速率阻止高频信号比如节点205处的串行通信信号影响开关电路215的控制信号。下面参照图4对此进行更详细的描述。图4中示出了电源接口 110的优选结构。图4是图2中的电源接口 110的优选配置的详细框图。如图4所示,接口 110包括开关控制电路210、开关电路215和它们之间的开关缓冲电路220,如上参照图2所述。如上所述,开关控制电路210被配置为经由信号路径225接收来自节点205的信号,并生成用于开关电路215的信号。在如图4所示的示例性实施例中,开关控制电路210实质上包括两级双极结型晶体管(BJT)级联放大器。该级联放大器包括第一和第二 NPN双极结型晶体管(BJT)Ql和Q2,其中,Ql的集电极节点耦接到Q2的基极节点。另外,Ql和Q2的发射极节点连接在一起,并耦接到VSS。图4的电路210中提供了电阻器R1、R2、RB以及RC来偏置Ql。RC将Ql的集电极节点耦接到VCC。RB将Ql的基极节点通过信号路径225耦接到节点205。另外,信号路径225通过偏置电阻器Rl耦接到VCC,通过偏置电阻器R2耦接到VSS。图4中的开关控制电路210的输出设置在Q2的集电极节点处,其耦接到开关缓冲电路220。图4中的电路210进行如下操作以生成用于开关电路215的信号。当节点205处的信号为高或悬空时(即,节点205开路),形成Ql的基极节点和发射极节点之间的电压差。在节点205处的信号为高时,Ql的基极节点处的电压形成,包括RB和Ql的输入电阻的分压。结果,Ql的基极节点和发射极节点之间的电压形成,Ql导通。类似地,在节点205悬空的情况下,Ql的基极节点处的电压形成,包括VCC的基于Rl、R2、RB和Ql的输入电阻的分压。同样,Ql的基极节点和发射极节点之间的电压形成,Ql导通。当Ql导通时,Q2的基极被短路到VSS。结果,Q2的发射极节点和基极节点都处于VSS。因此,由于Q2的发射极节点和基极节点间不存在任何电压差,所以Q2被关断并且图4中电路210的输出(即Q2的集电极节点)悬空。当Ql关断时,Q2的基极节点处的电压形成,包括VCC的基于RC以及Q2的输入电阻的分压。结果,Q2的基极节点处形成的电压高于VSS。因此,所得到的Q2的发射极节点和基极节点之间的电压差使Q2导通,将Q2的集电极节点短路到VSS。如上所述,Q2的集电极节点提供了图4中的电路210的输出。然而,开关控制电路210响应于节点205处的任何变化。因此,即使当状态信号保持在低或高电平时,串行通信信号在低电平和高电平间的更高频率的交替也会导致Q2的集电极节点的状态错误地转换。结果,如果开关控制电路210直接连接到开关电路215,则串行通信信号将错误地转换开关电路215并使电源控制部件接收错误信号。因此,开关缓冲电路220被设置以为响应状态信号的低频变化而忽略串行通信信号的高频变化。如图4所示,开关缓冲电路220包括耦接于VCC、VSS、Q2的集电极节点以及开关电路215的输入节点405之间的电阻器-电容器网络。该电阻器-电容器网络包括耦接Q2的集电极节点与输入节点405的第一电阻器Rbuff2、将VCC耦接到输入节点405的第二电阻器RBUFF1、以及将VSS耦接到输入节点405的电容器CBUFF。在操作中,图4中电路220操作如下。当Q2关断时,Q2的集电极节点悬空。结果,VCC和VSS之间通过图4的电路220的电路路径通过Rbuffi和CBUFF。因此,在Q2处于关断状态时,VCC为电容器Cbuff充电。一旦Cbuff完全充电后,它呈现为开路电路,从而在输入节点405处产生非零电压。当Q2导通时,Q2的集电极节点被有效地短路到VSS。因此,输入节点405处的电压将正常下降到基于Rbuffi和Rbuff2之间的分压的电压。然而,根据电路220的电阻器-电容器网络的时间常数,Cbuff初始将输入节点405维持在非零电压并且至少在初始时限制输入节点405处电压下降的速率。结果,如果Q2没有保持足够的导通时间,则对Cbuff显著放电的时间是不足的,从而输入节点405处的电压没有显著改变。因此,在节点405处用于开关电路215的信号将不会受到影响,并且开关电路215将不转换。在本发明的各个实施例中,可以选择Rbuffi、RBUFF2和Cbuff的值以在切换Q2的导通和关断的频率范围(即,与不同的串行通信信号相关联的频率范围)内将输入节点405维持在VCC0例如,在本发明的一个实施例中,RBUFF1、Rbuff2和Cbuff分别为400kQ、100kQ和2. 7nF的值足以阻止30kHz或更高频率的串行通信信号影响输入节点405处的电压。然而,本发明的各种实施例并不限于这一点,而是可以使用任何其他值来阻止其他频率的串行通信信号影响输入节点405处的信号。如上所述,图4中的开关电路215被配置为响应于输入节点405处的电压操作,以便输出高或低的信号。在图4所示出的实施例中,电路215包括增强型PMOS晶体管M1(SP,源极和自身触点连接在一起),其栅极节点耦接到输入节点405,源极节点耦接到VCC,以及漏极节点通过滤波电路410耦接到输出节点420。滤波电路410包括耦接于Ml的漏极节点和输出节点420之间的电阻器Rfi,输出接点420耦接到图I中的电源控制部件105。滤波电路还包括并联地耦接在节点420和接地或参考电压比如VSS之间的电阻器Rf2和电容器CF。在操作中,图4中的开关电路215操作如下。当Q2导通时,分压VCCXRbuff2/(RBUFF1+RBUFF2)导致在节点405处产生低于VCC的电压。因此,在输入节点405处的信号为低并且因为Ml的栅极-源极电压(Ves)大于零(Ves古O),所以Ml导通。因此,VCC通过滤波电路410耦接到输出节点420,并且非零电压提供在节点420处和其上的电源控制电路,其中,节点420处的电压基于由滤波电路410提供的分压。在本发明的各个实施例中,滤波电路410可以被配置为提供对应于电源控制部件的适当电压水平的电压信号420。这样的配置为本领域的普通技术人员所公知的,这里将不进行描述。当Q2处于关断状态时,如上所述,Rbuff2和Cbuff实际呈现为开路电路,Rbuffi将Ml的源极和栅极连接在一起并具有相同的电压。因此,由于通过Rbuffi使得Ves=O,所以Ml关断。结果,节点420实际上通过电阻器RF2与接地短路,为图I中的电源控制部件105提供低信号。虽然图4中的示例被配置为利用节点205处的低电平信号来激活或设置开关电路215,但是本发明的各个实施例不限于这一点。例如,电源接口 110也可以被配置成开关电路215的激活反而由节点205处的高电平状态信号引起。这样的电源接口 115的配置在图5中示出。如图5所示,提供了与图4中所示的电源接口 115基本上类似的电源接口 115。具体地,开关电路215和开关缓冲电路的配置也基本上是类似的。因此,上述对于图4的描述足以用于描述图5中的这些电路的结构和操作。然而,为了运用高电平信号来指示电子装置处于唤醒模式或激活状态,如图5所示,提供了一些对电路210的修改。如上所述,开关控制电路210被配置为通过信号路径225从节点205接收信号,并且生成用来切换开关电路215的信号。在图5的示例性实施例中,开关控制电路210还包括两级双极结型晶体管(BJT)级联放大器。图5中的级联放大器包括第一和第二 PNP BJT,Ql和Q2,其中Ql的集电极节点耦接到Q2的基极节点。此外,Ql和Q2的发射极节点连接在一起并耦接到VCC。在图5的电路210中设置了电阻器R2、RB和RCl用来偏置Ql。RCl将Ql的集电极节点耦接到VSS。RB将Ql的基极节点通过信号路径225耦接到节点205。图5中的开关控制电路210的输出由增强型NMOS晶体管M2 (即,源极和自身触点连接在一起)提供,晶体管M2的栅极节点耦接到Q2的集电极节点,并通过电阻器RC2耦接到VSS。M2的源极节点耦接到VSS,漏极节点耦接到开关缓冲电路220。图5中的电路210按如下的方式进行操作以生成用于开关缓冲电路220和开关电路215的信号。当节点205处的信号为低时,指示非激活状态,Ql的发射极节点和基极节点之间形成电压差,Ql导通。因此,Ql的集电极节点和Q2的基极节点实际上被短路到VCC。随着Q2的基极节点靠近VCC,Q2关断。因而,Q2的集电极节点实际上耦接到VSS,并且在M2的栅极节点处提供低信号,关断M2。结果,M2的漏极节点悬空,并且VCC对电路220中的Cbuff充电,如上参照图4所述。对Cbuff的充电在节点405处提供了大于VSS的电压,其将Ml关断并将节点420设为低电平,如之前参照图4所述。当节点205处的信号为高时,指示激活状态,Ql的基极节点和发射极节点之间只有很小或没有电压差。结果,Ql关断。随着Ql关断,Q2的基极节点被短路到VSS。结果,Q2的发射极节点和基极节点之间形成电压差,Q2导通。因而,M2的栅极节点实际上被短路到VCC,并且M2导通。由于M2的漏极节点被短路到VSS,这允许电路220中的Cbuff被放电,其转而导通Ml并将节点420设置为高电平,如之前参照图4所述。在图5的示例性配置中,开关缓冲电路220继续阻止开关电路215响应于开关控制电路210由于串行通信信号的改变。当M2被较高频率的串行通信信号开和关时,Ml没有被随意的导通。即,如上所述,由于Cbuff根据开关缓冲电路220的时间常数进行放电,节点405处的电压不会响应开关控制电路210响应于高频串行通信信号的改变。因此,电源控制部件能够在节点205处的状态信号为低时继续接收低信号,而不管串行通信信号的变化。系统100的各部分以及支持部件的形式可以是硬件元件、软件元件或包含硬件和软件两方面的元件。在一个实施例中,软件部分可以包括但不限于固件、常驻软件、微码等。此外,这些软件部分可以采取计算机程序产品的形式,该计算机程序产品能够从提供由计算机或任何指令执行系统使用或与其结合使用的程序代码的计算机可用或计算机可读介质存取。为了描述的目的,计算机可用或计算机可读介质可以是任何能够包含、存储、通信、传播、或传送由指令执行系统、设备或装置使用或与其结合使用的程序的设备。该介质可以是电、磁、光学、电磁、红外或半导体系统(或装置或设备)或传播介质(虽然作为信号载体的传播介质自身不包括在物理的计算机可读介质的定义中)。物理的计算机可读介质的示例包括半导体或固态存储器、磁带、可拆卸计算机软盘、随机存取存储器(RAM)、只读存储器(ROM)、硬磁盘和光盘。当前光盘的示例包括致密盘只读存储器(⑶-ROM)、致密盘读/写(CD-R/W)和DVD。本领域技术人员知道,用于实现本系统的各个方面的处理器和程序代码两者可以是集中式或分布式(或它们的组合)的。可以在本文所描述的上述任何装置中实现的适合于存储程序代码以及执行程序代码的数据处理系统可以包括通过系统总线直接或间接耦接到存储元件的至少一个处理器。所述存储元件可以包括在程序代码的实际执行中使用的本地存储器、大容量存储器、以及为至少一些程序代码提供临时存储以减少在执行中必须从大容量存储器中得到代码的次数的缓存。I/o装置(包括但不限于键盘、显示器、定点装置等)可以直接地或通过中间I/O控制器耦接到系统。申请人:以上给出了某些被认为是准确的理论方面,这些理论方面看起来主要基于固态装置理论解释关于本发明的实施例所做的陈述。然而,本发明的实施例可以在没有这些理论方面的情况下实施。此外,应该理解,虽然给出了这些理论方面,但是申请人并不意在由所给出的理论约束。虽然上面已经描述了本发明的各个实施例,但是应当理解,其仅作为示例而非限制给出。根据本公开,在不脱离本发明的精神或范围的情况下,可以对公开的实施例进行了多种改变。其他的配置也是可以的。因此,本发明的宽度和范围不应该限于上述任何实施 例。相反,本发明的范围应根据下面的权利要求及其等同内容来定义。虽然本发明已针对一个或更多个实施方式进行了说明和描述,但是在阅读和理解本说明书和附图后,本领域技术人员将想到等效的改变和修改。此外,尽管本发明的具体特征仅仅关于几个实施方式中的一个被公开,但是在任何给定或特定的应用需要或对其有利时,这样的特征可以与其他实施方式的一个或更多个其他特征相结合。本文中所使用的术语仅用于描述特定实施例,而并非意在限制本发明。如本文所用的,除非上下文清楚地指示别的方式,否则单数形式的“一个(a)”、“一个(an)”、“这个(the)”意在也包括复数形式。此外,术语“包括(including)”^包含(includes)”^具有(having)”、“具有(has)”、“有(with)”或其变体用在具体实施方式
和/或权利要求中,这样的术语意在与术语“包括(comprising)”类似的方式为包括性的。除非另有定义,否则本文所用的所有术语(包括技术和科学术语)具有与本发明所属技术领域的普通技术人员通常理解的相同的含义。将进一步理解,比如在常用字典中定义的那些术语应解释为具有与它们在相关领域的上下文中的含义一致的含义,并且除非本文中明确定义,否则不以理想化或过度刻板的意义对其进行解释。
权利要求
1.一种将电子装置耦接到电源控制部件的接口,包括 单个节点,被配置为从所述电子装置接收状态信号以及串行通信信号; 开关电路,被配置为提供用于所述电源控制部件的控制信号,所述开关电路能够被所述单个节点处所述状态信号以及所述串行通信信号的接收所影响;以及 开关缓冲电路,将所述单个节点耦接到所述开关电路,所述开关缓冲电路包括具有被配置为阻止所述串行通信信号影响所述开关电路的输出的充电/放电时间常数的阻抗网络。
2.如权利要求I所述的接口,其中,所述串行通信信号是具有高电平和低电平的时变信号,其中,所述开关缓冲电路被配置为当所述状态信号去激活所述开关电路时阻止所述串行通信信号激活所述开关电路。
3.如权利要求2所述的接口,其中,所述时变信号的频率充分高于所述状态信号的改变的频率。
4.如权利要求3所述的接口,其中,所述阻抗网络包括具有大于所述时变信号的周期并且小于所述状态信号的变化的周期的时间常数的电阻器-电容器网络。
5.如权利要求I所述的接口,还包括开关控制电路,所述开关控制电路将所述单个节点耦接到所述开关缓冲电路并且由所述状态信号或所述串行通信信号选择性地激活。
6.如权利要求5所述的接口,其中,所述开关控制电路基于由所述状态信号或所述串行通信信号对所述开关控制电路的选择性激活,来选择性地确定所述开关缓冲电路的状况。
7.如权利要求I所述的接口,其中,所述接口耦接到电源,并且所述电源提供对所述开关缓冲电路的充电。
8.如权利要求I所述的接口,还包括耦接到所述单个节点的至少两个信号路径,其中,第一路径将所述单个节点耦接到所述开关控制电路,并且第二路径将所述单个节点耦接到另一个节点。
9.如权利要求8所述的接口,其中,所述串行通信信号具有第一状态和第二状态,其中,在所述第一状态期间,所述串行通信信号处于高电平,并且在所述第二状态期间,所述串行通信信号在所述高电平和低电平之间转换。
10.如权利要求I所述的接口,其中,所述状态信号是唤醒信号,所述唤醒信号通过信号通知电源控制部件电子装置需要电力。
11.一种系统,包括 电子装置; 耦接到所述电子装置的电源; 用于控制所述电源的电源控制部件;以及 将所述电子装置耦接到所述电源控制部件的电源接口,其中,所述电源接口包括 单个节点,耦接到所述电子装置并从所述电子装置接收至少两个信号,其中所述信号之一为状态信号,所述信号中的另一个为串行通信信号; 开关电路,基于所述状态信号生成用于所述电源控制部件的控制信号,其中,所述开关电路的操作能够被所述状态信号以及所述串行通信信号两者所影响;以及 开关缓冲电路,将所述单个节点耦接到所述开关控制,其中,所述开关缓冲电路包括具有允许所述状态信号影响所述开关电路且阻止所述串行通信信号影响所述开关电路的充电/放电时间常数的阻抗网络。
12.如权利要求11所述的系统,还包括电源,其中,所述电源向所述电子装置供电,并且被所述电源控制部件控制。
13.如权利要求11所述的系统,其中,所述串行通信信号具有高电平和低电平,其中,当所述状态信号去激活所述开关电路时,所述开关缓冲电路阻止所述串行通信信号设置所述开关电路。
14.如权利要求13所述的系统,其中,所述串行通信信号的所述低电平被限制于预定时间周期,并且所述阻抗网络的时间常数基于所述预定时间周期配置。
15.如权利要求11所述的系统,其中,所述电源接口还包括开关控制电路,所述开关控制电路被所述状态信号或所述串行通信信号选择性地激活,其中,所述开关控制电路基于所述状态信号激活所述开关电路。
16.如权利要求15所述的系统,其中,所述电源接口包括耦接到所述单个节点的两个信号路径,第一路径从所述单个节点到所述开关控制电路,并且第二路径从所述单个节点到所述电源控制部件。
17.一种通过信号通知电源控制部件的方法,包括 在单个节点处接收来自电子装置的状态信号或串行通信信号; 如果在所述单个节点处接收到所述状态信号,则选择性地允许开关电路被激活以准许控制信号传递到电源控制部件;以及 如果在所述单个节点处接收到所述串行通信信号,则通过使用具有大于所述串行通信信号的周期并小于所述状态信号的周期的充电/放电时间常数的阻抗网络将所述开关电路保持在非激活状态,来选择性地阻止所述串行通信信号激活所述开关电路。
18.如权利要求17所述的方法,还包括允许所述串行通信信号传递到所述电源控制部件。
19.如权利要求17所述的方法,还包括在高电平和低电平之间选择性地转换所述串行通信信号。
20.如权利要求17所述的方法,其中选择性地允许所述开关电路被激活包括当所述电子装置进入激活状态时,响应于在所述单个节点处从所述电子装置接收所述状态信号来选择性地允许所述开关电路被激活。
全文摘要
提供了将电子装置耦接到电源控制部件的接口及其装置。接口包括单个节点,被配置为从电子装置接收状态信号和串行通信信号。接口还包括开关电路,被配置为基于状态信号提供用于电源控制部件的控制信号,开关信号能够被单个节点处状态信号以及串行通信信号的接收所影响。接口还包括将单个节点耦接到开关电路的开关缓冲电路,该开关缓冲电路包括被配置为阻止串行通信信号激活开关电路的阻抗网络。
文档编号G06F1/26GK102985913SQ201180027152
公开日2013年3月20日 申请日期2011年5月27日 优先权日2010年6月1日
发明者大卫·阿尔宾 申请人:埃纳德尔公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1