管线式模拟数字转换器与使用其的模拟前端读取电路的制作方法

文档序号:11627610阅读:226来源:国知局
管线式模拟数字转换器与使用其的模拟前端读取电路的制造方法与工艺

本发明涉及一种模拟前端电路,并且,还涉及一种具可变输入增益的管线式模拟数字转换器与使用其的模拟前端读取电路。



背景技术:

光学鼠标通常需具有光源与光传感器,例如,光源可为激光光源,光传感器可为光电二极管组成的像素阵列,以检测光学鼠标相对于一表面的移动。前端读取电路用以将像素阵列产生的模拟信号转换为数字信号。请参照图1,图1为根据现有技术所绘示的传统模拟前端读取电路的方块图。传统模拟前端读取电路包括像素阵列1、转移放大器2与模拟数字转换器3。一源极随耦器可设置于像素阵列1与转移放大器2之间,但图1中省略未绘示。像素阵列1可为行数与列数相等的正方形像素阵列,如:15行15列共255(15x15)的像素的正方形像素阵列。当接收到外界光源由一成像面4反射回来的反射光,像素阵列1中的每个像素(视为光传感器)便会将光信号转换为电压信号并储存于储存电容器中。每个像素所储存的电压信号会被依序地通过转移放大器2与模拟数字转换器3(为了符合高速数据转换的需求,通常为管线式模拟数字转换器)被读取,例如,由第一行中的第一列至最后一列读取,并从第一行至最后一行读取。每个取像均包含像素阵列中完整的电压信号读取。转移放大器2用以于电压信号传送至模拟数字转换器之前,通过一增益范围(通常为1~3)来放大储存于像素的电压信号。由于像素阵列中所有的像素共享一个转移放大器2以及一个模拟数字转换器3,转移放大器2与模拟数字转换器3的采样率可由下式表示。

于此式中,fs为转移放大器2与模拟数字转换器3的采样率,p为像素阵列1的行数与列数,且fr为取像速率。

举例来说,于高效能的光学游戏用鼠标的应用中,若p=38、fr=12000(frame/s)、texp=30(μs)且tgb=10(μs),则转移放大器2与模拟数字转换器3便需要以超过30(ms/s)的采样率来运作,如此一来转移放大器2与模拟数字转换器3两者均会消耗很大的功率。以同样的像素阵列1来说,若转移放大器2与模拟数字转换器3便需要以50(ms/s)的采样率来运作,则像素阵列1、转移放大器2与模拟数字转换器3的工作电流即分别须为605(μa)、1(ma)与1.3(ma)。



技术实现要素:

本发明实施例公开一种具可变输入增益的管线式模拟数字转换器与使用其的模拟前端读取电路,此种具可变输入增益的管线式模拟数字转换器与使用其的模拟前端读取电路结合了电荷传输放大器与传统模拟前端电路的模拟数字转换功能。

这种具可变输入增益的管线式模拟数字转换器包括n个彼此串联连接的管线式单元和比特对齐与组合电路,其中n为大于1的整数。第一级管线式单元根据模拟输入信号源产生第一数字输出信号与第一数字输出信号的残值信号。第n级管线式单元由第(n-1)级管线式单元取得残值信号,并输出第n数字输出信号与第n数字输出信号的残值信号。比特对齐与组合电路连接于第一级至第n级管线式单元,取得第一级至第n数字输出信号,以产生m位数字输出信号,其中m大于n的整数。第一级管线式单元包括快闪式模拟数字转换器与倍增式数字模拟转换器。快闪式模拟数字转换器根据模拟输入信号源产生快闪式模拟数字输出信号。倍增式数字模拟转换器包括运算放大器、回馈电容器、第一取样电容器与第二取样电容器。回馈电容器的第一端、第一取样电容器的第一端与第二取样电容器的第一端连接于运算放大器的反向输入端,与操作放大器的非反向输入端接地。倍增式数字模拟转换器工作于取样模式与电荷传递模式。于取样模式下,回馈电容器的第二端、第一取样电容器的第二端与第二取样电容器的第二端连接于模拟输入信号源,与操作放大器的输出端连接于运算放大器的反向输入端。于电荷传递模式下,回馈电容器的第二端连接于运算放大器的输出端,第一取样电容器的第二端连接于参考电压源,且参考电压源的电压相关于快闪式模拟数字输出信号。此外,第二取样电容器的第二端接地。其中,第一数字输出信号的残值信号为倍增式数字模拟转换器由运算放大器的输出端所输出的输出信号。

于本发明一实施例的具可变输入增益的管线式模拟数字转换器中,倍增式数字模拟转换器的输出信号表示为下式:

其中cf为回馈电容器的电容值,cs1为第一取样电容器的电容值,cs2为第二取样电容器的电容值,vi为模拟输入信号源,且vdac_ref为相关于快闪式模拟数字输出信号的参考电压源的电压值。

于本发明一实施例的具可变输入增益的管线式模拟数字转换器中,倍增式数字模拟转换器为切换式电容电路。

于本发明一实施例的具可变输入增益的管线式模拟数字转换器中,快闪式模拟数字转换器工作于重置模式与比较模式,快闪式模拟数字转换器包括再生放大器以及第三取样电容器。再生放大器具有反向输入端、非反向输入端与输出端,反向输入端接地。第三取样电容器的第一端连接于再生放大器的非反向输入端。于重置模式下,第三取样电容器的第二端连接于参考电压源,且第三取样电容器的第一端接地。于比较模式下,第三取样电容器的第二端连接于模拟输入信号源。

于本发明一实施例的具可变输入增益的管线式模拟数字转换器中,快闪式模拟数字转换器的输出信号表示为下式:

其中vi为模拟输入信号源的电压值,vadc_ref/k为参考电压源的电压值,且k为模拟输入信号源vi的可变输入增益。

于本发明一实施例的具可变输入增益的管线式模拟数字转换器中,参考电压源由电阻串提供。

于本发明一实施例的具可变输入增益的管线式模拟数字转换器中,像素阵列将由光学鼠标传送来的光信号转换作为模拟输入信号源。

于本发明一实施例的具可变输入增益的管线式模拟数字转换器中,具可变输入增益的管线式模拟数字转换器还包括取样保持电路,连接于第一级管线式单元与一像素阵列之间。

本发明实施例亦公开一种模拟前端读取电路,包括像素阵列与连接此像素阵列的具可变输入增益的管线式模拟数字转换器。具可变输入增益的管线式模拟数字转换器包括n个管线式单元与比特对齐与组合电路。n个管线式单元彼此串联连接,且n为大于1的整数。第一级管线式单元根据模拟输入信号源产生第一数字输出信号与第一数字输出信号的残值信号。第n级管线式单元由第(n-1)级管线式单元取得残值信号并输出第n数字输出信号与第n数字输出信号的残值信号。比特对齐与组合电路连接于第一至第n级管线式单元,取得第一至第n数字输出信号,以产生m位数字输出信号,且m大于n。第一级管线式单元包括与比特对齐与组合电路。快闪式模拟数字转换器根据模拟输入信号源产生快闪式模拟数字输出信号。倍增式数字模拟转换器包括运算放大器、回馈电容器、第一取样电容器与第二取样电容器。回馈电容器的第一端、第一取样电容器的第一端与第二取样电容器的第一端连接于运算放大器的反向输入端,与操作放大器的非反向输入端接地。倍增式数字模拟转换器工作于取样模式与电荷传递模式。于取样模式下,回馈电容器的第二端、第一取样电容器的第二端与第二取样电容器的第二端连接于模拟输入信号源,与操作放大器的输出端连接于运算放大器的反向输入端。于电荷传递模式下,回馈电容器的第二端连接于运算放大器的输出端,第一取样电容器的第二端连接于参考电压源,参考电压源的电压相关于快闪式模拟数字输出信号,且第二取样电容器的第二端接地。第一数字输出信号的残值信号为倍增式数字模拟转换器由运算放大器的输出端所输出的输出信号。

于本发明一实施例的模拟前端读取电路中,模拟前端读取电路还包括缓冲器。缓冲器连接于像素阵列与管线式模拟数字转换器之间。

于本发明一实施例的模拟前端读取电路中,倍增式数字模拟转换器的输出信号表示为下式:

其中cf为回馈电容器的电容值,cs1为第一取样电容器的电容值,cs2为第二取样电容器的电容值,vi为模拟输入信号源,且vdac_ref为相关于快闪式模拟数字输出信号的参考电压源的电压值。

于本发明一实施例的模拟前端读取电路中,倍增式数字模拟转换器为切换式电容电路。

于本发明一实施例的模拟前端读取电路中,快闪式模拟数字转换器工作于重置模式与比较模式。快闪式模拟数字转换器包括再生放大器与第三取样电容器。再生放大器具有反向输入端、非反向输入端与输出端,且反向输入端接地。第三取样电容器的第一端连接于再生放大器的非反向输入端。于重置模式下,第三取样电容器的第二端连接于参考电压源,且第三取样电容器的第一端接地。于比较模式下,第三取样电容器的第二端连接于模拟输入信号源。

于本发明一实施例的模拟前端读取电路中,快闪式模拟数字转换器的输出信号表示为下式:

其中vi为模拟输入信号源的电压值,vadc_ref/k为参考电压源的电压值,且k为模拟输入信号源vi的可变输入增益。

于本发明一实施例的模拟前端读取电路中,参考电压源由电阻串提供。

于本发明一实施例的模拟前端读取电路中,像素阵列将由光学鼠标传送来的光信号转换作为模拟输入信号源。

于本发明一实施例的模拟前端读取电路中,管线式模拟数字转换器还包括取样保持电路,连接于第一级管线式级单与像素阵列之间。

须说明地是,为便于理解,前述的运算放大器视为单端输出电路来描述。也须说明地是,于实际运用上,考虑到对于不同噪声源的敏感度,鲜少以全差动电路作为单端输出电路。

综上所述,通过第一级管线式单元的新设计可以使得管线式模拟数字转换器具有可变输入增益,且使用具可变输入增益的管线式模拟数字转换器的模拟前端读取电路可较佳地取代传统的模拟前端读取电路。原因在于,相较于传统的模拟前端读取电路,此种使用具可变输入增益的管线式模拟数字转换器的模拟前端读取电路的架构可减少硅材与功率的耗费。

为使能更进一步了解本发明的特征及技术内容,请参阅以下有关本发明的详细说明与附图,但是此等说明与说明书附图仅用来说明本发明,而非对本发明的权利范围作任何的限制。

附图说明

图1为根据现有技术所绘示的传统模拟前端读取电路的方块图。

图2为根据本发明一例示性实施例所绘示的模拟前端读取电路的方块图。

图3为根据本发明一例示性实施例所绘示的具可变输入增益的管线式模拟数字转换器的方块图。

图4为图3所绘示的管线式模拟数字转换器中n个管线式单元中的第一级管线式单元的方块图。

图5为根据现有技术所绘示的传统模拟前端读取电路的方块图。

图6a为根据本发明一例示性实施例所绘示的工作于重置模式下的快闪式模拟数字转换器中的比较器的电路图。

图6b为根据本发明一例示性实施例所绘示的工作于比较模式下的快闪式模拟数字转换器中的比较器的电路图。

图7a为根据本发明一例示性实施例所绘示的工作于取样模式下的倍增式数字模拟转换器的电路图。

图7b为根据本发明一例示性实施例所绘示的工作于电荷传递模式下的倍增式数字模拟转换器的电路图。

图8a为根据现有技术所绘示的工作于取样模式下的传统转移放大器的电路图。

图8b为根据现有技术所绘示的工作于电荷传递模式下的传统转移放大器的电路图。

图9a为根据现有技术所绘示的工作于取样模式下的传统倍增式数字模拟转换器的电路图。

图9b为根据现有技术所绘示的工作于电荷传递模式下的传统倍增式数字模拟转换器的电路图。

具体实施方式

请参照图2,图2为根据本发明一例示性实施例所绘示的模拟前端读取电路的方块图。如图2所示,模拟前端读取电路包括像素阵列1、缓冲器5与具可变输入增益的管线式模拟数字转换器6。缓冲器5连接于像素阵列1与管线式模拟数字转换器6之间,以减少管线式模拟数字转换器6的工作电流。于以下叙述中将再对缓冲器5进行说明,简言之,缓冲器5用以降低图2所示的模拟前端读取电路的整体工作电流或耗能。像素阵列1用以产生模拟输入信号源vin。管线式模拟数字转换器6通过缓冲器5连接于像素阵列1。然而,对于模拟前端读取电路来说,缓冲器5为可选择的电路组件。

请参照图3,图3为根据本发明一例示性实施例所绘示的具可变输入增益的管线式模拟数字转换器的方块图。管线式模拟数字转换器6包括取样保持电路63、n个串联连接的管线式单元61…6n-1、6n以及比特对齐与组合电路62,其中n为大于1的整数。

取样保持电路63连接于第一级管线式单元61与像素阵列1之间。像素阵列1将由光学鼠标传送来的光信号作转换以作为模拟输入信号源vin。模拟输入信号源vin提供的模拟输入信号先传送至取样保持电路63,如:取样保持放大器(sampleandholdamplifier;sha)。n个管线式单元中的第一级管线式单元61根据模拟输入信号源vin提供的模拟输入信号产生第一数字输出信号d1与第一数字输出信号d1的残值信号vres1。详细地说,第一级管线式单元61包括粗调模拟数字转换器与数字模拟转换器(将于图4中细述),用以产生最终的数字输出信号dout的最高有效位(mostsignificantbit;msb)电压d1与放大的残值信号电压vres1,以依序于第二级管线式单元至第n级管线式单元6n作信号转换。也就是说,第n级管线式单元6n由第(n-1)级管线式单元6n-1取得残值信号并输出第n数字输出信号与第n数字输出信号的残值信号。举例来说,第(n-1)级管线式单元6n-1由第(n-2)级管线式单元6n-2取得残值信号并输出第n-1数字输出信号与第n-1数字输出信号的残值信号。

比特对齐与组合电路62连接于每一个管线式单元61…6n-1、6n以取得第一数字输出信号至第n数字输出信号,藉此产生m位的数字输出信号dout,其中m为大于n的整数。第一数字输出信号至第n数字输出信号可为n位的数字输出信号。实际上,管线式模拟数字转换器中个别的管线式单元所输出的数字输出信号可能不均为n位的数字输出信号。管线式模拟数字转换器中个别的管线式单元输出的数字输出信号可为位数大于1的数字输出信号,使得最终比特对齐与组合电路62输出的数字输出信号能具有m位的分辨率,其中为m大于n的整数。比特对齐与组合电路62精确地对齐个别的管线式单元所输出的数字输出信号d1、d2…dn,并于一段延迟时间后产生多位的数字输出信号dout,其中数字输出信号dout对应于经取样的模拟输入信号源vin,且此段延迟时间的长短取决于管线式单元的数量。

管线式模拟数字转换器6的架构虽类似于传统管线式模拟数字转换器3的架构,但差异在于管线式模拟数字转换器6的第一级管线式单元61与传统管线式模拟数字转换器3的第一级管线式单元具有不同的电路设计,但本发明于此并不限定管线式模拟数字转换器6的架构,但本发明技术领域中技术人员目前均多偏好采用前述传统管线式模拟数字转换器的电路设计。除此的外,若将图1所绘示的传统模拟前端读取电路中传统管线式模拟数字转换器3以本实施例的管线式模拟数字转换器6取代,图1所示的模拟前端读取电路便不再需要设置转移放大器2。换言的,本实施例的管线式模拟数字转换器6能提供图1中转移放大器2与管线式模拟数字转换器3的功能。关于管线式模拟数字转换器6的第一级管线式单元61的细节将于以下叙述中说明。

图4为图3所绘示的管线式模拟数字转换器中n个管线式单元中的第一级管线式单元的方块图。第一级管线式单元61包括快闪式模拟数字转换器(flashadc)611与倍增式数字模拟转换器(mdac)612。快闪式模拟数字转换器611根据模拟输入信号源vin产生快闪式模拟数字输出信号d1。请参照图5,图5为根据现有技术所绘示的传统模拟前端读取电路的方块图。如图5所示,b位的快闪式模拟数字转换器通过(2b-1)个比较器来比较模拟输入信号源vin与一组参考电压,以产生b位的数字输出信号,其中快闪式模拟数字转换器的所有管线式单元与编码逻辑电路之间的作动应可由所述发明所属技术领域中技术人员所理解,于此便不赘述。接着请同时参照图6a与图6b,图6a为根据本发明一例示性实施例所绘示的工作于重置模式下的快闪式模拟数字转换器中的比较器的电路图,图6b为根据本发明一例示性实施例所绘示的工作于比较模式下的快闪式模拟数字转换器中的比较器的电路图。于图5中,每个比较器皆为单端输出的比较器。图6a所示的快闪式模拟数字转换器则包括再生放大器611a与取样电容器611b。再生放大器611a具有反向输入端、非反向输入端与输出端,其中再生放大器611a的反向输入端接地。取样电容器611b具有第一端与第二端,其中取样电容器611b的第一端连接于再生放大器611a的非反向输入端。于本实施例中,快闪式模拟数字转换器可工作于重置模式与比较模式。请再次参照图6a,于重置模式中,取样电容器611b的第二端连接于一参考电压vdac_ref,且取样电容器611b的第一端接地。当再生放大器611a停止工作时,取样电容器611b的第一端被预先充电至参考电压vdac_ref。请参照图6b,再生放大器611a工作于比较模式,于比较模式中,取样电容器611b的第二端连接于模拟输入信号源vin,且取样电容器611b的第一端连接回再生放大器611a的非反向输入端。如此一来,再生放大器611a便可输出比较结果。图6a所示的快闪式模拟数字转换器的输出信号可以下式表示。

于此式中,vi为模拟输入信号源vin,vadc_ref/k为参考电压,且参数k为模拟输入信号源vin的可变输入增益。于以下的叙述中,亦将相应地以参数k来描述传统转移放大器(transferamplifier;ta)2的增益。参考电压可由电阻串产生,且通过将电阻切分成小段即可将vdac_ref调降,如此一来亦可使硅材面积最小化。

请参照图7a与图7b,图7a为根据本发明一例示性实施例所绘示的工作于取样模式下的倍增式数字模拟转换器的电路图,图7b为根据本发明一例示性实施例所绘示的工作于电荷传递模式下的倍增式数字模拟转换器的电路图。于本实施例中,倍增式数字模拟转换器612可以切换式电容电路来实现,且倍增式数字模拟转换器612可如图7a所示工作于取样模式下,也可如图7b所示工作于电荷传递模式下。倍增式数字模拟转换器612包括运算放大器612a、回馈电容器cf、第一取样电容器cs1与第二取样电容器cs2。回馈电容器cf的第一端、第一取样电容器cs1的第一端与第二取样电容器cs2的第一端连接于运算放大器612a的反向输入端。运算放大器612a的非反向输入端接地。于图7a所示的取样模式中,回馈电容器cf的第二端、第一取样电容器cs1的第二端与第二取样电容器cs2的第二端连接于模拟输入信号源vin。同时,运算放大器612a的输出端与反向输入端相连接。于图7a所示的电荷传递模式中,回馈电容器cf的第二端连接于运算放大器612a的输出端。同时,第一取样电容器cs1的第二端连接于相应于快闪式模拟数字输出信号的参考电压vadc_ref(此参考电压用以最小化倍增式数字模拟转换器612的残值信号),且第二取样电容器cs2的第二端接地。第一级管线式单元61的残值信号vres1为由倍增式数字模拟转换器612的运算放大器612a所输出的数字输出信号。

由于倍增式数字模拟转换器612结合了传统转移放大器与传统倍增式数字模拟转换器的功能,于说明本实施例中倍增式数字模拟转换器612的数字输出信号前,以下叙述将先针对传统转移放大器与传统倍增式数字模拟转换器作说明。请同时参照图8a与图8b,图8a为根据现有技术所绘示的工作于取样模式下的传统转移放大器的电路图,图8b为根据现有技术所绘示的工作于电荷传递模式下的传统转移放大器的电路图。转移放大器可工作于两种模式,即取样模式与电荷传递模式。于取样模式中,当回馈电容器cf完全放电时,取样电容器cs将输入信号作取样。接着于电荷传递模式中,储存于取样电容器cs中的电荷全数地被转移至回馈电容器cf,此时输出信号可表示为(cs/cf)vi。也就是说,取样电容器cs的电容值与回馈电容器cf的电容值的比值决定了转移放大器的增益的范围,此范围通常为2~4(即,取样电容器cs的电容值大于回馈电容器cf的电容值)。

请参照图9a与图9b,图9a为根据现有技术所绘示的工作于取样模式下的传统倍增式数字模拟转换器的电路图,图9b为根据现有技术所绘示的工作于电荷传递模式下的传统倍增式数字模拟转换器的电路图。类似于图8a与图8b所示的传统转移放大器,图9a与图9b所示的传统倍增式数字模拟转换器亦工作于两种模式,即取样模式与电荷传递模式。于取样模式中,并联的电容器ca与cb将输入信号vi作取样。于电荷传递模式中,电容器ca使得运算放大器翻转并以电容器ca作为回馈电容器,而电容器cb连接于可变式参考电压vref,其中可变式参考电压vref的电压值取决于快闪式模拟数字输出信号。

于是,传统倍增式数字模拟转换器的快闪式模拟数字输出信号可以下式表示。

由此式中可以理解,传统倍增式数字模拟转换器的快闪式模拟数字输出信号(即,残值信号)为模拟输入信号源vin与(1+cb/ca)的乘积减去可变式参考电压vref与电容器cb和ca其电容值的比值的乘积的差值。举例来说,若电容器cb和ca的电容值的比例为3:1,则残值信号即为四倍的模拟输入信号源vin减去三倍的可变式参考电压vref的差值。

为了比较传统转移放大器与本实施例的倍增式数字模拟转换器612,请同时参照图7a、7b与图8a、8b,且为了比较传统倍增式数字模拟转换器与本实施例的倍增式数字模拟转换器,请同时参照图7a、7b与图9a、9b。

本实施例的倍增式数字模拟转换器612中的回馈电容器cf与传统转移放大器中的回馈电容器cf具有类似的作动,且本实施例的倍增式数字模拟转换器612中的第二取样电容器cs2与传统的转移放大器中的取样电容器cs亦具有类似的作动。另一方面,本实施例的倍增式数字模拟转换器612的回馈电容器cf与传统倍增式数字模拟转换器的电容器ca具有类似的作动,且本实施例的倍增式数字模拟转换器612的第一取样电容器cs1与传统倍增式数字模拟转换器的电容器cb具有类似的作动。也就是说,相较于传统转移放大器与传统倍增式数字模拟转换器的组合,本实施例的倍增式数字模拟转换器612本身即可提供传统的转移放大器的功能,故本实施例的倍增式数字模拟转换器612可节省一个运算放大器的设置成本。

图7a、7b所示的倍增式数字模拟转换器612的输出信号可以下式表示。

于此式中,cf为回馈电容器的电容值,cs1为第一取样电容器的电容值,cs2为第二取样电容器的电容值,vi为模拟输入信号源的电压值,vdac_ref为相应的参考电压的电压值,其中此参考电压相关于倍增式数字模拟转换器612的输出信号。通过使此式中vi与(cf+cs1+cs2)/cf的乘积与前述传统倍增式数字模拟转换器中(ca+cb)/ca的值和前述传统转移放大器2的增益参数k的乘积相符合,本实施例的倍增式数字模拟转换器612便可达到传统转移放大器2可转换经放大的像素信号的效果。正如前述,于本实施例中,管线式模拟数字转换器6的第一级管线式单元61已将传统转移放大器2的增益(即,参数k)纳入其运作的考虑中,图2中本实施例的模拟前端读取电路便能取代图1中传统模拟前端读取电路。

此外,相较于图1所示的传统模拟前端读取电路,由于管线式模拟数字转换器6的第一级管线式单元61负载电容较大(即,具有高介电常数;high-k),图2所示的本实施例的模拟前端读取电路能够减少整体电路的工作电流。于图2所示模拟前端读取电路中,连接于像素阵列1与管线式模拟数字转换器6之间的缓冲器5的功率消耗少于图1所示的传统的模拟前端读取电路中转移放大器2的功率消耗。换句话说,通过以缓冲器5取代转移放大器2,本实施例的模拟前端读取电路即能降低功率消耗。举例来说,于游戏计算机用的鼠标的应用中,若一个8位的管线式模拟数字转换器以50ms/s的采样率运作,便可降低25%~34%的功率消耗(其中,增益参数k的范围是2~4),且回馈电容器cf的电容值等于图8a、8b中传统转移放大器中的回馈电容器cf的电容值或为其的一半。此外,由于不须设置传统转移放大器,本实施例的模拟前端读取电路的所需使用的硅材面积便可减少,相较于图1中传统模拟前端读取电路,本实施例的模拟前端读取电路可减少超过10%的硅材面积。

于未来高规格的游戏计算机用的鼠标设计里,将需要更高的采样率,于是如何降低模拟前端读取电路的硅材面积与功率耗费更趋重要,使得本实施例所提供的模拟前端读取电路更具有优势。

〔实施例的可能技术效果〕

综上所述,通过第一级管线式单元的新设计可以使得管线式模拟数字转换器具有可变输入增益,且使用具可变输入增益的管线式模拟数字转换器的模拟前端读取电路可较佳地取代传统的模拟前端读取电路。原因在于,相较于传统的模拟前端读取电路,此种使用具可变输入增益的管线式模拟数字转换器的模拟前端读取电路的架构可减少硅材与功率的耗费。

以上所述仅为本发明的实施例,其并非用以局限本发明的专利范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1