一种安全芯片物理防护布线的有效方法与流程

文档序号:12466695阅读:来源:国知局
技术总结
本发明涉及集成电路IC芯片设计中安全相关领域,以及集成电路辅助设计软件工具中布局布线领域。为了防止针对IC芯片的上电物理攻击,芯片设计厂商提出了版图保护电路的概念,即在顶层金属层加入一层防护层金属,该防护层的信号线受到持续的监控,一旦该信号被破坏,芯片会自动开启报警电路,实行电路自我毁坏,防止非法操控数据。本发明提出一种安全芯片物理防护布线的有效方法。在矩形布线区域内,依次生成一组垂直的线,每根线由一段段水平的台阶状布线构成,相邻两根线间的台阶相互形成交叉。台阶的水平长度由参数H和分割点P确定,台阶数由参数V确定。本方法产生的布线从局部看图案的重复性高,不宜被分析。其中多组检测和换层的方案增加了短路攻击难度。本布线适用于多种检测电路的连接方式,例如,单根多组检测、并行多根换层检测、并行多根非换层检测、以及各种混合方式。

技术研发人员:王勇;侯劲松;张萍;李宁
受保护的技术使用者:天津蓝海微科技有限公司
文档号码:201611151922
技术研发日:2016.12.14
技术公布日:2017.05.31

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1