存储器系统及其操作方法与流程

文档序号:17047953发布日期:2019-03-05 19:45阅读:196来源:国知局
存储器系统及其操作方法与流程

本申请要求于2017年9月4日提交的申请号为10-2017-0112740的韩国专利申请的优先权,其全部公开内容通过引用并入本文。

本发明的示例性实施例涉及一种能够针对存储器装置处理数据的存储器系统及其操作方法。



背景技术:

计算机环境范例已经转变至能够随时随地使用计算系统的普适计算。因此,诸如移动电话、数码相机和膝上型计算机的便携式电子装置的使用已经迅速增长。这些便携式电子装置通常使用具有一个或多个存储器装置的存储器系统来存储数据。存储器系统可用作便携式电子装置的主存储器装置或辅助存储器装置。

由于存储器系统没有移动部件,所以它们提供优良的稳定性、耐用性、高的信息存取速度以及低功耗。具有这种优点的存储器系统的示例包括通用串行总线(usb)存储器装置、具有各种接口的存储卡以及固态驱动器(ssd)。



技术实现要素:

各个实施例涉及一种存储器系统及其操作方法,其能够最小化存储器系统的复杂性和性能劣化并最大化存储器装置的使用效率,从而快速且稳定地针对存储器装置处理数据。

根据本发明的一个实施例,一种存储器系统包括:存储器装置,包括多个存储块,多个存储块中的每一个包括存储数据的多个页面;以及控制器,适于对存储块执行与从主机接收的多个命令相对应的命令执行,根据命令执行检查存储块的第一参数,基于第一参数在存储块之中选择第一存储块,对第一存储块执行复制操作,检查存储块之中的第二存储块的第二参数,并且基于第二参数选择候选存储块。

控制器可针对复制操作设置第一阈值,并通过将第一参数与第一阈值进行比较来在存储块之中选择第一存储块。

控制器可基于第一阈值来检测包括在存储块中的有效页面的分布程度。

控制器可基于第一阈值来在存储块之中检测具有局部分布的存储块和具有均匀分布的存储块。

控制器可选择具有均匀分布的存储块作为第一存储块,并选择具有局部分布的存储块作为第二存储块。

第一存储块可以是触发复制操作的存储块,并且第二存储块可以是跳过复制操作的存储块。

控制器可基于存储块之中第三存储块的数量、第一存储块的数量以及包括在第三存储块中的页面的数量来设置第一阈值。

控制器可针对对第二存储块的交换操作、复制操作和坏块管理操作中的至少一个操作设置第二阈值,并且通过将第二参数与第二阈值进行比较来选择候选存储块。

控制器可在候选存储块中选择具有最小第一参数的第四存储块,并且对第四存储块执行复制操作。

第二参数可基于第一参数,根据交换操作、复制操作和坏块管理操作中的至少一个操作来确定。

根据本发明的另一实施例,一种存储器系统的操作方法包括:从主机接收用于存储器装置的多个命令,该存储器装置包括多个存储块,多个存储块中的每一个包括存储数据的多个页面;对存储块执行对应于命令的命令执行;根据命令执行检查存储块的第一参数;基于第一参数在存储块之中选择第一存储块;对第一存储块执行复制操作;检查存储块之中的第二存储块的第二参数;以及基于第二参数选择候选存储块。

基于第一参数在存储块之中选择第一存储块可包括:针对对存储块的复制操作设置第一阈值;以及通过将第一参数与第一阈值进行比较来选择第一存储块。

基于第一参数在存储块之中选择第一存储块可进一步包括:基于第一阈值来检测包括在存储块中的有效页面的分布程度。

在检测有效页面的分布程度时,可基于第一阈值在存储块之中检测具有局部分布的存储块和具有均匀分布的存储块。

基于第一参数在存储块之中选择第一存储块可进一步包括:选择具有均匀分布的存储块作为第一存储块;并且选择具有局部分布的存储块作为第二存储块。

第一存储块可以是触发复制操作的存储块,并且第二存储块可以是跳过复制操作的存储块。

在针对对存储块的复制操作设置第一阈值时,可基于存储块之中第三存储块的数量、第一存储块的数量和包括在第三存储块中的页面的数量来设置第一阈值。

基于第二参数选择候选存储块可包括:针对对第二存储块的交换操作、复制操作和坏块管理操作中的至少一个操作设置第二阈值;并且通过将第二参数与第二阈值进行比较来选择候选存储块。

基于第二参数选择候选存储块可进一步包括:在候选存储块之中选择具有最小第一参数的第四存储块;并且对第四存储块执行复制操作。

可基于第一参数,根据交换操作、复制操作和坏块管理操作中的至少一个操作来确定第二参数。

根据本发明的另一实施例,一种控制器的操作方法包括:对存储块执行与从主机接收的多个命令相对应的命令执行;根据命令执行来检查存储块的第一参数,以在存储块之中选择第一存储块;对第一存储块执行复制操作;以及检查存储块之中的第二存储块的第二参数,以在存储块之中选择候选存储块。

根据本发明的各个实施例,可最小化存储器系统的复杂性和性能劣化,可最大化存储器系统的使用效率,并且可快速且稳定地针对存储器系统的存储器装置处理数据。

附图说明

从下面参照附图的详细描述,本发明的这些和其它特征与优点对于本发明所属领域的技术人员将变得显而易见。

图1是示出根据本发明的实施例的包括存储器系统的数据处理系统的框图。

图2是示出在图1所示的存储器系统中采用的存储器装置的示例性配置的示意图。

图3是示出图2所示的存储器装置中的存储块的存储器单元阵列的示例性配置的电路图。

图4是示出图2所示的存储器装置的示例性三维(3d)结构的框图。

图5至图8是示出根据本发明的实施例的存储器系统中的对应于多个命令的示例性数据处理操作的示意图。

图9是描述根据本发明的实施例的存储器系统中的数据处理操作的示意性流程图。

图10至图18是示意性示出包括根据本发明的实施例的存储器系统的各种数据处理系统的框图。

具体实施方式

以下将参照附图更详细地描述本发明的示意性实施例。然而,本发明可以不同形式实施,并且不应被解释为限于本文阐述的实施例。相反地,提供这些实施例以使本公开彻底且充分,并且将本发明的范围全面地传达给本领域的技术人员。在整个本公开中,相同的附图标记在本发明的各个附图和实施例中表示相同的部件。

附图不一定按比例绘制,并且在一些情况下,为了清楚地说明实施例的特征,比例可能已经被夸大。当第一层被称为在第二层“上”或在衬底“上”时,其不仅指第一层直接形成在第二层或衬底上的情况,而且还指在第一层和第二层或衬底之间存在第三层的情况。

将理解的是,虽然可在本文中使用术语“第一”、“第二”、“第三”等来描述各个元件,但是这些元件不受这些术语的限制。这些术语用于将一个元件与另一个元件区分开。因此,在不脱离本发明的精神和范围的情况下,以下描述的第一元件也可被称为第二元件或第三元件。

将进一步理解的是,当元件被称为“连接至”或“联接到”另一元件时,它可直接在其它元件上、连接至或联接到其它元件,或者可存在一个或多个中间元件。另外,还将理解的是,当元件被称为在两个元件“之间”时,其可以是这两个元件之间的唯一元件,或者也可存在一个或多个中间元件。

本文使用的术语仅是为了描述特定实施例的目的,并不旨在限制本发明。如本文所使用的,除非上下文另有明确说明,否则单数形式也旨在包括复数形式。将进一步理解的是,当在本说明书中使用术语“包括”、“包括有”、“包含”和“包含有”时,其说明所陈述元件的存在,并不排除一个或多个其它元件的存在或添加。如本文所使用的,术语“和/或”包括一个或多个相关所列项目的任何和全部组合。

除非另有定义,否则本文使用的包括技术术语和科学术语的所有术语具有与本发明所属领域的普通技术人员基于本公开所通常理解的含义相同的含义。将进一步理解的是,诸如在常用字典中定义的那些术语的术语应当被解释为具有与其在本公开和相关技术语境中的含义一致的含义,并且将不以理想化或过于正式的意义来解释,除非本文中明确地这样定义。

在下面的描述中,为了提供对本发明的全面理解,描述了大量具体细节。本发明可在没有一些或全部这些具体细节的情况下被实施。在其它情况下,为了避免不必要地模糊本发明,未详细地描述公知的进程结构和/或进程。

还注意的是,在一些情况下,如对于相关领域的技术人员显而易见的是,除非另有明确说明,否则结合一个实施例所描述的特征或元件可单独使用或与另一个实施例的其它特征或元件组合使用。

图1是示出根据本发明的实施例的包括存储器系统110的数据处理系统100的框图。

参照图1,数据处理系统100可包括被可操作地联接至存储器系统110的主机102。

主机102可包括诸如移动电话、mp3播放器和膝上型计算机的便携式电子装置或诸如台式计算机、游戏机、tv和投影仪的非便携式电子装置。

主机102可包括至少一个os(操作系统),并且os可管理和控制主机102的全部功能和操作,并在主机102和使用数据处理系统100或存储器系统110的用户之间提供操作。os可支持对应于用户的使用目的和用途的功能和操作。例如,根据主机102的移动性,os可被划分为通用os和移动os。根据用户的环境,通用os可被分为个人os和企业os。例如,配置为支持向普通用户提供服务的功能的个人os可包括windows和chrome,配置为保护和支持高性能的企业os可包括windows服务器、linux和unix。此外,被配置为支持向用户提供移动服务的功能和系统省电功能的移动os可包括android、ios和windowsmobile。主机102可包括多个os,并且可执行os以对存储器系统110执行对应于用户请求的操作。此处,主机102可将与用户的请求相对应的多个命令提供至存储器系统110,因此,存储器系统110可执行与多个命令相对应的,即与用户的请求相对应的特定操作。

存储器系统110可以响应于主机102的请求来存储用于主机102的数据。存储器系统110的非限制性示例可包括固态驱动器(ssd)、多媒体卡(mmc)、安全数字(sd)卡、通用存储总线(usb)装置、通用闪速存储(ufs)装置、标准闪存(cf)卡、智能媒体卡(smc)、个人计算机存储卡国际协会(pcmcia)卡和记忆棒。mmc可包括嵌入式mmc(emmc)、尺寸减小的mmc(rs-mmc)和微型-mmc。sd卡可以包括迷你-sd卡和微型-sd卡。

存储器系统110可包括各种类型的存储装置。包含在存储器系统110中的存储装置的非限制性示例可包括诸如动态随机存取存储器(dram)和静态ram(sram)的易失性存储器装置和诸如只读存储器(rom)、掩模rom(mrom)、可编程rom(prom)、可擦除可编程rom(eprom)、电可擦除可编程rom(eeprom)、铁电ram(fram)、相变ram(pram)、磁阻式ram(mram)、电阻式ram(rram)和闪速存储器的非易失性存储器装置。

存储器系统110可包括存储器装置150和控制器130。存储器装置150可以存储用于主机102的数据,并且控制器130可以控制将数据存储到存储器装置150中。

控制器130和存储器装置150可被集成到单个半导体装置中,单个半导体装置可被包括在如上所例示的各种类型的存储器系统中。例如,控制器130和存储器装置150可集成为一个半导体装置来构成ssd。当存储器系统110用作ssd时,可提高连接到存储器系统110的主机102的操作速度。在另一示例中,控制器130和存储器装置150可集成为一个半导体装置来构成存储卡。例如,控制器130和存储器装置150可构成诸如以下的存储卡:pcmcia(个人计算机存储卡国际协会)卡,cf卡,smc(智能媒体卡),记忆棒,包括rs-mmc和微型-mmc的mmc,包括迷你-sd、微型-sd和sdhc的sd卡,或ufs装置。

存储器系统110的非限制性应用示例可包括计算机、超级移动pc(umpc)、工作站、上网本、个人数字助理(pda)、便携式计算机、网络平板、平板电脑、无线电话、移动电话、智能电话、电子书、便携式多媒体播放器(pmp)、便携式游戏机、导航系统、黑盒、数字照相机、数字多媒体广播(dmb)播放器、三维电视、智能电视、数字音频记录器、数字音频播放器、数字图片记录器、数字图片播放器、数字视频记录器、数字视频播放器、构成数据中心的存储装置、能够在无线环境下传输/接收信息的装置、构成家庭网络的各种电子装置之一、构成计算机网络的各种电子装置之一、构成远程信息处理网络的各种电子装置之一、无线射频识别(rfid)装置或构成计算系统的各种部件之一。

存储器装置150可以是非易失性存储器装置,并且即使不供应电力,其也可保留其中存储的数据。存储器装置150可通过写入操作来存储从主机102提供的数据,并且通过读取操作将存储在其中的数据提供给主机102。在实施例中,存储器装置150可包括多个存储器管芯(未示出),每个存储器管芯可包括多个平面(未示出),每个平面可包括多个存储块152至156,存储块152至156中的每一个可包括多个页面,并且每个页面可包括联接到字线的多个存储器单元。在实施例中,存储器装置150可以是具有三维(3d)堆叠结构的闪速存储器。

以下将参照图2至图4详细描述存储器装置150的结构和存储器装置150的3d堆叠结构。稍后将参照图6详细描述包括多个存储器管芯的存储器装置150,其中每一个存储器管芯包括多个平面,每一个平面包括多个存储块152至156。因此,本文将省略重复的描述。

控制器130可响应于来自主机102的请求控制存储器装置150。更具体地,控制器可控制存储器装置150的读取操作、写入操作(也称为编程操作)和擦除操作。例如,控制器130可将从存储器装置150读取的数据提供给主机102,并且将从主机102提供的数据存储到存储器装置150中。

控制器130可包括主机接口(i/f)单元132、处理器134、错误校正码(ecc)单元138、电源管理单元(pmu)140、存储器接口单元142以及存储器144,其全部通过内部总线可操作地联接。

主机接口单元132可处理主机102的命令和数据,并可通过诸如以下的各种接口协议中的一种或多种与主机102通信:通用串行总线(usb)、多媒体卡(mmc)、高速外围组件互连(pci-e)、小型计算机系统接口(scsi)、串列scsi(sas)、串行高级技术附件(sata)、并行高级技术附件(pata)、增强型小型磁盘接口(esdi)以及电子集成驱动器(ide)。主机接口单元132可经由固件,即用于与主机102交换数据的主机接口层(hil)来驱动。

此外,ecc单元138可校正待通过存储器装置150处理的数据的错误位,并且可包括ecc编码器和ecc解码器。ecc编码器可对待编程到存储器装置150中的数据执行错误校正编码以生成添加了奇偶校验位的数据。包括奇偶校验位的数据可存储在存储器装置150中。ecc解码器可检测并且校正从存储器装置150读取的数据中包含的错误。换言之,ecc单元138可通过在ecc编码处理期间使用的ecc码来对从存储器装置150读取的数据执行错误校正解码处理。根据错误校正解码处理的结果,ecc单元138可输出信号,例如,错误校正成功/失效信号。当错误位的数量大于可校正错误位的阈值时,ecc单元138可以不校正错误位,并且可输出错误校正失败信号。

ecc单元138可通过诸如以下的编码调制执行错误校正:低密度奇偶校验(ldpc)码、博斯-查德胡里-霍昆格姆(bose-chaudhri-hocquenghem,bch)码、涡轮码、里德-所罗门(reed-solomon)码、卷积码、递归系统码(rsc)、网格编码调制(tcm)以及分组编码调制(bcm)。然而,ecc单元138不限于此。ecc单元138可包括用于错误校正的所有电路、模块、系统或装置。

pmu140可提供和管理控制器130的电力。

存储器接口单元142可用作使控制器130和存储器装置150接口连接的存储器/存储接口,使得控制器130可响应于来自主机102的请求来控制存储器装置150。当存储器装置150是闪速存储器或具体是nand闪速存储器时,存储器接口单元142可以是nand闪速控制器(nfc),并且在处理器134的控制下,存储器接口单元142可生成用于存储器装置150的控制信号并处理待被提供至存储器装置150的数据。存储器接口单元142可用作用于在控制器130和存储器装置150之间处理命令和数据的接口(例如,nand闪存接口)。具体地,存储器接口单元142可支持控制器130和存储器装置150之间的数据传输。存储器接口单元142可经由固件,即用于与存储器装置150交换数据的闪存接口层(fil)来驱动。

存储器144可用作存储器系统110和控制器130的工作存储器,并且存储用于驱动存储器系统110和控制器130的数据。控制器130可响应于来自主机102的请求来控制存储器装置150执行读取操作、编程操作和擦除操作。控制器130可将从存储器装置150读取的数据提供给主机102,可将从主机102提供的数据存储到存储器装置150中。存储器144可存储控制器130和存储器装置150执行这些操作所需的数据。

存储器144可以是易失性存储器。例如,存储器144可以是静态随机存取存储器(sram)或动态随机存取存储器(dram)。存储器144可被设置在控制器130的内部或外部。图1例示了设置在控制器130内的存储器144。在实施例中,存储器144可以是具有在存储器144和控制器130之间传输数据的存储器接口的外部易失性存储器。

如上所述,存储器144可包括程序存储器、数据存储器、写入缓冲器/缓存、读取缓冲器/缓存、数据缓冲器/缓存以及映射缓冲器/缓存,以存储在主机102和存储器装置150之间执行数据写入和读取操作所需的数据以及存储控制器130和存储器装置150执行这些操作所需的数据。

处理器134可控制存储器系统110的全部操作。处理器134可驱动固件以控制存储器系统110的全部操作。固件可被称为闪存转换层(ftl)。

例如,控制器130可通过被实现为微处理器或cpu等的处理器134而在存储器装置150中执行主机102请求的操作。换言之,控制器130可执行与从主机102接收的命令相对应的命令操作。此处,控制器130可执行作为与从主机102接收的命令相对应的命令操作的前台操作。例如,控制器130可执行对应于写入命令的编程操作、对应于读取命令的读取操作、对应于擦除命令的擦除操作以及对应于作为设置命令的设置参数命令或设置特征命令的参数设置操作。

而且,控制器130可通过被实现为微处理器或cpu的处理器134而对存储器装置150执行后台操作。此处,对存储器装置150执行的后台操作可包括:将存储在存储器装置150的存储块152至156之中的一些存储块中的数据复制并处理到其它存储块中的操作,例如垃圾收集(gc)操作;在存储器装置150的存储块152至156之间或存储块152至156的数据之间执行交换的操作,例如损耗均衡(wl)操作;将存储在控制器130中的映射数据存储在存储器装置150的存储块152至156中的操作,例如映射清除(flush)操作;或者管理存储器装置150的坏块的操作,例如检测和处理包括在存储器装置150中的存储块152至156之中的坏块的坏块管理操作。

而且,在根据本发明的实施例的存储器系统110中,控制器130可在存储器装置150中执行与从主机102接收的多个命令相对应的多个命令执行,例如,对应于多个写入命令的多个编程操作、对应于多个读取命令的多个读取操作以及对应于多个擦除命令的多个擦除操作。而且,控制器130可根据命令执行来更新元数据(特别是映射数据)。

特别地,在根据本发明的实施例的存储器系统中,当存储器系统110的控制器130对包括在存储器装置150中的多个存储块执行与从主机102接收的多个命令相对应的多个命令执行,例如编程操作、读取操作和擦除操作时,可能由于多个命令执行而在存储块中发生特性劣化,并使存储器装置150的使用效率降低。因此,考虑到根据命令执行的存储器装置150的参数,可对存储器装置150执行复制操作或交换操作。

例如,在根据本发明的实施例的存储器系统中,当控制器130对包括在存储器装置150中的存储块执行与从主机102接收的多个写入命令相对应的编程操作时,控制器130可对存储器装置150执行复制操作,例如垃圾收集操作的,以提高包括在存储器系统110中的存储器装置150的效率。

而且,在根据本发明的实施例的存储器系统中,当控制器130对包括在存储器装置150中的存储块执行与从主机102接收的多个擦除命令相对应的擦除操作时,包括在存储器装置150中的存储块中的每一个可具有擦除计数限制,并且相应地,控制器130可在擦除计数限制范围内执行对应于擦除命令的擦除操作。例如,当控制器130在超过擦除计数限制的任何特定存储块中执行擦除操作时,特定存储块可被视为不再可用的坏块。此处,存储器装置150的存储块的擦除计数限制可表示可对存储器装置150的存储块执行的擦除操作的最大计数。因此,在根据本发明的实施例的存储器系统中,可在擦除计数限制的范围内对存储器装置150的存储块均匀地执行擦除操作。而且,为确保存储器装置150的存储块的操作可靠性免受擦除操作的影响,可考虑存储器装置150的存储块的参数来执行存储器装置150的存储块的数据处理。例如,可在存储器装置150中执行交换操作,例如损耗均衡操作。

而且,在根据本发明的实施例的存储器系统中,当控制器130对包括在存储器装置150中的存储块执行与从主机102接收的多个读取命令相对应的读取操作时,特别是当控制器130在一些特定存储块中重复执行读取操作时,可能在特定存储块中发生由于重复读取操作所引起的读取干扰。因此,控制器130可对特定存储块执行读取回收操作,以防止特定存储块由于读取干扰而丢失数据。换言之,在根据本发明的实施例的存储器系统中,控制器130可执行作为复制存储在特定存储块中的数据并将复制的数据存储到存储器装置150中的其它存储块中的读取回收操作的复制操作。

此处,在根据本发明的实施例的存储器系统中,考虑例如以下的根据与从主机102接收的命令相对应的命令执行的参数,控制器130不仅可对一些存储块执行交换操作和复制操作,而且可对一些存储块执行坏块管理操作:根据编程操作的存储器装置150的存储块的有效页面计数(vpc)、根据擦除操作的擦除计数、根据编程操作的编程计数以及根据读取操作的读取计数。而且,在根据本发明的实施例的存储器系统中,不仅考虑与对存储器装置150的存储块执行的交换操作和复制操作相对应的参数,而且考虑与对存储器装置150的存储块执行的坏块管理操作相对应的参数,控制器130可对存储器装置150的存储块执行复制操作,例如垃圾收集操作。此处,在根据本发明的实施例的存储器系统中,因为稍后将参照图5至图9详细描述与从主机102接收的多个命令相对应的命令执行以及考虑与命令执行相对应的参数而对存储器装置150执行的交换操作和复制操作,所以将省略重复的描述。

控制器130的处理器134可包括用于执行存储器装置150的坏块管理操作的管理单元(未示出)。管理单元可对包括在存储器装置150中的多个存储块152至156中的且在编程操作期间由于nand闪速存储器的特征而发生编程失败的坏块进行检查的坏块管理操作。管理单元可将坏块的编程失败的数据写入新存储块。在具有3d堆叠结构的存储器装置150中,坏块管理操作可降低存储器装置150的使用效率和存储器系统110的可靠性。因此,需要更可靠地执行坏块管理操作。

图2是示出存储器装置150的示意图。

参照图2,存储器装置150可包括多个存储块block0至blockn-1,并且块block0至blockn-1中的每一个可包括多个页面,例如2m个页面,页面的数量可根据电路设计而变化。

而且,包括在各个存储块block0至blockn-1中的存储器单元可以是存储1位数据的单层单元(slc)存储块或存储2位数据的多层单元(mlc)存储块中的一个或多个。因此,存储器装置150可根据在存储块中的存储器单元的每一个中可以表示或存储的位的数量而包括slc存储块或mlc存储块。slc存储块可包括由每一个存储1位数据的存储器单元实现的多个页面,并且通常可具有高数据计算性能和高耐用性。mlc存储块可包括由每一个存储多位(例如,2位或更多位)数据的存储器单元实现的多个页面,并且通常可具有比slc存储块更大的数据存储空间,即,更高的集成密度。在另一实施例中,存储器装置150可包括多个三层单元(tlc)存储块。在另一实施例中,存储器装置150可包括多个四层单元(qlc)存储块。tlc存储块可包括由每一个都能够存储3位数据的存储器单元实现的多个页面。qlc存储块可包括由每一个都能够存储4位数据的存储器单元实现的多个页面。为便于描述,虽然本发明的实施例示意性地描述了存储器装置150可以是非易失性存储器,但是其可由以下中的任何一种实施:相变随机存取存储器(pcram)、电阻式随机存取存储器(rram(reram))、铁电随机存取存储器(fram)和自旋转移扭矩磁性随机存取存储器(stt-ram(stt-mram))。

图3是示出存储器装置150中的存储块330的存储器单元阵列的示例性配置的电路图。例如,存储块330可对应于包括在存储器系统110的存储器装置150中的多个存储块152到156中的任一个。

参照图3,存储块330可包括联接到多个对应的位线bl0至blm-1的多个单元串340。每个列的单元串340可以包括一个或多个漏极选择晶体管dst和一个或多个源极选择晶体管sst。在漏极选择晶体管dst和源极选择晶体管sst之间,可串联联接多个存储器单元mc0至mcn-1。在实施例中,存储器单元晶体管mc0至mcn-1中的每一个可由能够存储多个位的数据信息的mlc来实施。单元串340中的每一个可电联接到多个位线bl0至blm-1中的对应的位线。例如,如图3所示,第一单元串联接到第一位线bl0,并且最后单元串联接到最后的位线blm-1。

虽然图3示出了nand闪速存储器单元,但本公开不限于此。应注意的是,存储器单元可以是nor闪速存储器单元,或者包括组合在其中的两种或更多种存储器单元的混合闪速存储器单元。并且,应注意的是,存储器装置150可以是包括作为电荷存储层的导电浮栅的闪速存储器装置或包括作为电荷存储层的绝缘层的电荷撷取闪速(ctf)存储器。

存储器装置150可以进一步包括电压供给单元310,其提供包括根据操作模式供给到字线的编程电压、读取电压和通过电压的字线电压。电压供给单元310的电压产生操作可以由控制电路(未示出)来控制。在控制电路的控制下,电压供给单元310可以选择存储器单元阵列的存储块(或扇区)中的一个,选择所选择的存储块的字线中的一个,并且将字线电压提供给所选择的字线和可能需要的未选择的字线。

存储器装置150可以包括由控制电路控制的读取/写入电路320。在验证/正常读取操作期间,读取/写入电路320可用作读出放大器,其用于从存储器单元阵列读取数据。在编程操作期间,读取/写入电路320可用作根据待被存储在存储器单元阵列中的数据驱动位线的写入驱动器。在编程操作期间,读取/写入电路320可从缓冲器(未示出)接收待被存储到存储器单元阵列中的数据,并根据接收的数据驱动位线。读取/写入电路320可包括分别对应于列(或位线)或列对(或位线对)的多个页面缓冲器322至326,并且页面缓冲器322至326中的每一个可包括多个锁存器(未示出)。

图4是示出存储器装置150的示例性3d结构的示意图。

存储器150可以由2d或3d存储器装置来实施。特别地,如图4所示,存储器装置150可通过具有3d堆叠结构的非易失性存储器装置来实施。当存储器装置150具有3d结构时,存储器装置150可包括多个存储块blk0至blkn-1,其每一个具有3d结构(或垂直结构)。

图5至图8是示出根据本发明的实施例的当可在存储器系统中执行与多个命令相对应的多个命令执行时的数据处理操作的示意图。在本公开的实施例中,图1所示的存储器系统110可从主机接收多个命令并执行对应于多个命令的多个命令执行。特别地,存储器系统110可从主机102接收多个写入命令以执行对应于写入命令的多个编程操作,可从主机102接收多个读取命令以执行对应于读取命令的多个读取操作,可从主机102接收多个擦除命令以执行对应于擦除命令的多个擦除操作,或者可从主机102连续地接收多个写入命令和多个读取命令以执行与写入命令相对应的多个编程操作和与读取命令相对应的多个读取操作。

此外,根据本公开的实施例,在将与从主机102接收的多个写入命令相对应的写入数据存储在包括在控制器130的存储器144中的缓冲器/缓存中之后,存储在缓冲器/缓存中的数据可被编程并存储在包括在存储器装置150中的多个存储块中以执行编程操作。在根据对存储器装置150的编程操作而生成并更新映射数据之后,更新后的映射数据可被存储在包括在存储器装置150中的多个存储块中。也就是说,可执行与从主机102接收的多个写入命令相对应的编程操作。

进一步地,在本公开的实施例中,当从主机102接收到针对存储在存储器装置150中的数据的多个读取命令时,可通过检查对应于读取命令的数据的映射数据来从存储器装置150中读取对应于读取命令的数据,并且在将读取数据存储在包括在控制器130的存储器144中的缓冲器/缓存中之后,可将存储在缓冲器/缓存中的数据提供至主机102。也就是说,可执行与从主机102接收的多个读取命令相对应的读取操作。

另外,在本公开的实施例中,当从主机102接收到针对包括在存储器装置150中的存储块的多个擦除命令时,可检查对应于擦除命令的存储块,可擦除存储在检查到的存储块中的数据,可对应于擦除的数据来更新映射数据,并且可将更新的映射数据存储在包括在存储器装置150中的多个存储块中。也就是说,可执行与从主机102接收的多个擦除命令相对应的擦除操作。

当控制器130可在存储器系统110中执行多个命令执行时,应当注意的是,如上所述,包括在控制器130中的处理器134,例如ftl,可通过例如闪存转换层(ftl)来执行数据处理操作。

例如,在本公开的实施例中,控制器130可将与从主机102接收的写入命令相对应的用户数据和元数据编程并存储到从包括在存储器装置150中的多个存储块中选择的特定存储块中,可从包括在存储器装置150中的多个存储块中选择的特定存储块中读取与从主机102接收的读取命令相对应的用户数据和元数据,并且可将读取的数据提供至主机102,或者可从包括在存储器装置150中的多个存储块中选择的特定存储块中擦除与从主机102接收的擦除命令相对应的用户数据和元数据。

元数据可包括关于与编程操作相对应的存储在存储块中的数据的第一映射数据和第二映射数据,第一映射数据包括逻辑/物理(l2p:逻辑到物理)信息(在下文中,被称为“逻辑信息”),第二映射数据包括物理/逻辑(p2l:物理到逻辑)信息(在下文中,被称为“物理信息”)。而且,元数据可以包括:关于与从主机102接收的命令相对应的命令数据的信息;关于与命令相对应的命令执行的信息;关于待执行命令执行的存储器装置150的存储块的信息;以及关于与命令执行相对应的映射数据的信息。换言之,元数据可包括与从主机102接收的命令相对应的、除用户数据以外的所有信息和数据。

也就是说,在本公开的实施例中,控制器130可执行与从主机接收的多个命令相对应的命令执行。例如,当从主机102接收到写入命令时,控制器130可执行对应于多个写入命令的编程操作。此时,对应于写入命令的用户数据可被写入并存储在存储器装置150的存储块,例如,存储块之中的经受擦除操作的空存储块、开放存储块或空闲存储块中。进一步地,可将包括l2p映射表或l2p映射列表的第一映射数据和包括p2l映射表或p2l映射列表的第二映射数据写入并存储在存储器装置150的存储块之中的空存储块、开放存储块或空闲存储块中。表示存储在存储块中的用户数据的逻辑地址和物理地址之间的映射信息的逻辑信息可记录在l2p映射表或l2p映射列表中。表示存储用户数据的存储块的物理地址和逻辑地址之间的映射信息的物理信息可记录在p2l映射表或p2l映射列表中。

此处,当从主机102接收到写入命令时,控制器130可将与写入命令相对应的用户数据写入并存储在存储块中,并且可将包括与存储在存储块中的用户数据有关的第一映射数据和第二映射数据的元数据存储在存储块中。特别地,当用户数据的数据段被存储在存储器装置150的存储块中时,控制器130可生成并更新元数据的元段,其包括第一映射数据的l2p段和第二映射数据的p2l段,作为映射数据的映射段并且可将映射段存储在存储器装置150的存储块中。此时,控制器130可通过将存储在存储器装置150的存储块中的映射段加载到控制器130的存储器144中,来更新存储在存储器装置150的存储块中的映射段。

进一步地,当从主机102接收到多个读取命令时,控制器130可从存储器装置150读取对应于读取命令的读取数据,可将读取数据存储在包括在控制器130的存储器144中的缓冲器/缓存中,然后将存储在缓冲器/缓存中的数据提供至主机102,以执行与多个读取命令相对应的读取操作。

而且,当从主机102接收到多个擦除命令时,控制器130可检查对应于擦除命令的存储器装置150的存储块,然后可对该存储块执行擦除操作。

在下文中,将参照图5至图8详细描述根据实施例的存储器系统中的数据处理操作。

参照图5,控制器130可执行与从主机102接收的多个命令相对应的命令执行,例如,与从主机102接收的多个写入命令相对应的编程操作。此时,控制器130可将由写入命令指出的用户数据编程并存储在存储器装置150的存储块552、554、562、564、572、574、582和584(在下文中,称为“存储块552至584”)中。利用对存储块552至584的编程操作,控制器130可生成并更新与用户数据相关联的元数据,并且可将元数据存储在存储块552至584中。

控制器130可以生成并更新与表示用户数据已被存储在包括在存储块552至584中的多个页面中的信息相对应的第一映射数据和第二映射数据。例如,控制器130可生成并更新表示第一映射数据的逻辑段的l2p段和表示第二映射数据的物理段的p2l段,然后可将l2p段和p2l段存储在存储块552至584中。

例如,控制器130可将与从主机102接收的写入命令相对应的用户数据缓存和缓冲在包括在控制器130的存储器144中的第一缓冲器510中。例如,控制器130可将用户数据的数据段512存储在用于缓冲/缓存数据的第一缓冲器510中。然后,控制器130可将存储在第一缓冲器510中的数据段512存储在包括在存储块552至584中的页面中。当与从主机102接收的写入命令相对应的用户数据的数据段512被编程并存储在包括在存储块552至584中的页面中时,控制器130可生成并更新第一映射数据和第二映射数据,并且可将第一映射数据和第二映射数据存储在包括在存储器144的第二缓冲器520中。简而言之,控制器130可将与用户数据相关联的第一映射数据的l2p段522和与用户数据相关联的第二映射数据的p2l段524存储在用于映射缓冲/缓存的第二缓冲器520中。第一映射数据的l2p段522和第二映射数据的p2l段524或者第一映射数据的l2p段522的映射列表和第二映射数据的p2l段524的映射列表可被存储在存储器144中的第二缓冲器520中。而且,控制器130可将第二缓冲器520中的第一映射数据的l2p段522和第二映射数据的p2l段524存储在包括在存储块552至584中的页面中。

而且,控制器130可执行与从主机102接收的多个命令相对应的命令执行,例如,与从主机102接收的多个读取命令相对应的读取操作。此时,控制器130可将与对应于读取命令的用户数据相关联的映射数据的映射段加载到第二缓冲器520上。例如,控制器130可将第一映射数据的l2p段522和第二映射数据的p2l段524加载到第二缓冲器520上,并且可检查l2p段522和p2l段524。然后,控制器130可从存储块552至584的页面中读取与第一映射数据和第二映射数据相关联的用户数据,可将读取的用户数据的数据段512存储在第一缓冲器510中,并且可将数据段512提供至主机102。

而且,控制器130可执行与从主机102接收的多个命令相对应的命令执行,例如,与从主机102接收的多个擦除命令相对应的擦除操作。此时,控制器130可在存储块552至584之中检查对应于擦除命令的存储块,并且可对检查到的存储块执行擦除操作。

进一步地,当执行复制或交换存储在存储器装置150的多个存储块中的数据的后台操作,例如垃圾收集操作或损耗均衡操作时,控制器130可将用户数据的数据段512存储到第一缓冲器510中,可将与用户数据相关联的映射数据的映射段522和524加载到第二缓冲器520上,并且可对存储器装置150的多个存储块执行垃圾收集操作或损耗均衡操作。

参照图6,存储器装置150可包括多个存储器管芯,例如存储器管芯0610、存储器管芯1630、存储器管芯2650和存储器管芯3670(在下文中,统称为“存储器管芯610至670”)。存储器管芯610至670中的每一个可包括多个平面。例如,存储器管芯0610可包括平面0612、平面1616、平面2620和平面3624。存储器管芯1630可包括平面0632、平面1636、平面2640和平面3644。存储器管芯2650可包括平面0652、平面1656、平面2660和平面3664。存储器管芯3670可包括平面0672、平面1676、平面2680和平面3684。存储器管芯610至670中的各个平面612、616、620、624、632、636、640、644、652、656、660、664、672、676、680和684(在下文中,称为“平面612至684”)可包括多个存储块614、618、622、626、634、638、642、646、654、658、662、666、674、678、682和686(在下文中,称为“存储块614至686”),例如,n个块block0、block1……blockn-1,每一个块包括多个页面,例如,如以上参照图2所述,2m个页面。而且,存储器装置150可包括与各个存储器管芯610至670相对应的多个缓冲器。例如,缓冲器0628可对应于存储器管芯0610,缓冲器1648可对应于存储器管芯1630、缓冲器2668可对应于存储器管芯2650,并且缓冲器3688可对应于存储器管芯3670。

当执行与从主机102接收的多个命令相对应的命令执行时,对应于命令执行的数据可被存储在缓冲器628、648、668和688中(在下文中,称为“缓冲器628至688”)。例如,当执行编程操作时,对应于编程操作的数据可被存储在缓冲器628至688中,然后可被存储在包括在存储器管芯610至670的存储块中的页面中。当执行读取操作时,对应于读取操作的数据可被从包括在存储器管芯610至670的存储块中的页面中读取,可被存储在缓冲器628至688中,然后可通过控制器130被提供至主机102。

在本公开的一个实施例中,缓冲器628至688可与各个相应存储器管芯610至670分离。在本公开的另一实施例中,缓冲器628至688中的每一个可相应地被并入到各个相应存储器管芯610至670中。在本公开的另一实施例中,缓冲器628至688可对应于各个存储器管芯610至670中的各个平面612至684或各个存储块614至686。进一步地,在本公开的实施例中,包括在存储器装置150中的缓冲器628至688可对应于如以上参照图3所述的包括在存储器装置150中的多个页面缓冲器322至326。在本公开的另一实施例中,缓冲器628至688可对应于包括在存储器装置150中的多个缓存或多个寄存器。

而且,存储器装置150的多个存储块可被分组为多个超级存储块,并且可对多个超级存储块执行多个命令执行。此处,多个超级存储块中的每一个可包括多个存储块。例如,多个超级存储块中的每一个可包括被包括在第一组存储块和第二组存储块两者中的多个存储块。当第一组存储块被包括在第一存储器管芯的第一平面中时,第二组存储块可被包括在第一存储器管芯的第一平面中、可被包括在第一存储器管芯的第二平面中、或者可被包括在第二存储器管芯的平面中。

在根据本公开的实施例的存储器系统中,当控制器对包括在存储器装置150中的多个存储块执行与从主机102接收的多个命令相对应的命令执行,例如编程操作、读取操作和擦除操作时,控制器130可考虑根据命令执行的存储器装置150的参数来对存储器装置150执行复制操作或交换操作,并因此提高了存储器装置150的操作可靠性和使用效率。

此处,当控制器130对包括在存储器装置150中的存储块执行与从主机102接收的写入命令相对应的编程操作时,控制器130可将与从主机102接收的写入命令相对应的数据编程并存储到包括在存储器装置150的存储块中的页面中,并且当从主机102接收到用于将数据存储在存储块的页面中的写入命令时,控制器130可将数据编程并存储在存储器装置150的页面中。此处,先前存储在存储块的页面中的用户数据可变成无效数据,并且具有先前存储在存储块中的用户数据的页面可能变成无效页面。因此,控制器130可对存储器装置150的存储块执行复制操作,以最大化包括无效页面的存储器装置150的使用效率。例如,控制器130可执行垃圾收集操作。具体地,控制器130可考虑与编程操作相对应的存储器装置150的存储块的参数,例如存储块的有效页面计数(vpc),来执行复制操作,即垃圾收集操作。

当控制器130对包括在存储器装置150中的存储块执行与从主机102接收的多个擦除命令相对应的擦除操作时,包括在存储器装置150中的存储块中的每一个可具有擦除计数限制,使得可在擦除计数限制内执行对应于擦除命令的擦除操作。此处,当控制器130对特定存储块执行的擦除操作大于擦除计数限制时,特定存储块可被视为不可再被使用的坏块。因此,控制器130可考虑存储器装置150的存储块的参数,对存储器装置150执行交换操作,例如损耗均衡操作,以确保存储器装置150的存储块的操作可靠性免受擦除操作的影响。

而且,当控制器130对包括在存储器装置150中的存储块,例如对特定存储块,重复执行与从主机102接收的多个读取命令相对应的读取操作时,根据读取操作的重复执行,在特定存储块中可能发生读取干扰。因此,控制器130可考虑存储器装置150的存储块的参数,例如存储块的读取计数,来对存储器装置150执行复制操作,即读取回收操作,以防止存储器装置150的存储块由于根据读取操作的读取干扰而丢失数据。

而且,当控制器130对包括在存储器装置150中的存储块执行与从主机102接收的多个命令相对应的多个命令执行时,可能对操作可靠性劣化的存储块执行命令执行。特别地,控制器130可考虑包括在存储器装置150中的存储块的参数,例如存储块中的命令操作的错误计数或失败计数,来执行用于将特定存储块视为坏块的坏块管理操作。

特别地,在根据本公开的实施例的存储器系统中,控制器130可考虑包括在存储器装置150中的存储块的参数来对存储器装置150执行复制操作,即垃圾收集操作。存储块的参数可包括:例如,存储块的vpc;存储器装置150中与交换操作,即损耗均衡操作相对应的存储块的损耗均衡参数;存储器装置150中与复制操作,即读取回收操作相对应的存储块的读取回收参数;以及存储器装置150中与处理坏块的操作,即坏块管理操作相对应的存储块的坏块参数。在下文中参照图7至图8描述以下操作:根据相应命令的执行来检查包括在存储器装置150中的存储块的参数,并且考虑所检查的参数,在存储器系统上对存储器装置150的存储块执行坏块管理操作、交换操作和复制操作。

参照图7,当控制器130从主机102接收到多个命令,例如多个写入命令、多个读取命令和多个擦除命令时,其可对包括在存储器装置150中的多个存储块执行与从主机102接收的命令相对应的命令执行,例如编程操作、读取操作和擦除操作。然后,控制器130可根据对存储器装置150的存储块执行的命令执行来检查存储器装置150的存储块的参数,管理所检查的参数,并且还考虑参数来对存储器装置150的存储块执行诸如损耗均衡操作的交换操作、诸如垃圾收集操作或读取回收操作的复制操作以及坏块管理操作。而且,控制器130可考虑与对存储器装置150的存储块执行的诸如损耗均衡操作的交换操作、诸如读取回收操作的复制操作以及坏块管理操作相对应的参数,来对存储器装置150的存储块执行复制操作,例如垃圾收集操作。

特别地,控制器130可对包括在存储器装置150中的存储块执行与从主机102接收的命令相对应的命令执行。存储块可包括存储块10750、存储块11752、存储块12754、存储块13756、存储块14758、存储块15760、存储块16762、存储块17764、存储块18766、存储块19768、存储块20770以及存储块21772(在下文中,统称为“存储块750至772”)。然后,控制器130可根据对存储块750至772执行的命令操作来检查存储块750至772的参数。控制器130可管理所检查的参数,且特别地,根据其索引705将存储块750至772的参数记录在参数表700中并进行管理。此处,参数表700可变成存储器装置150的元数据,并因此,参数表700可存储在控制器130的存储器144中,特别地,可存储在包括在控制器130的存储器144中的第二缓冲器520中,并且还可存储在存储器装置150中。

例如,当控制器130从主机102接收多个写入命令时,控制器130可将与写入命令相对应的数据存储在包括在存储块750至772中的多个页面中。进一步地,当控制器130从主机102接收到用于将数据存储在存储块750至772的页面中的写入命令时,控制器130可读取存储在存储块750至772的页面中的数据以将读取数据写入至其它页面中。当控制器130将与从主机102接收的写入命令相对应的数据存储在存储块750至772的页面中时,换言之,当控制器130对存储块750至772执行与写入命令相对应的编程操作时,可能由于编程操作而在存储块750至772中产生无效页面。

此处,控制器130可检查存储器装置150的存储块750至772的参数,例如存储块750至772的有效页面计数(vpc)710。然后,控制器130可分别针对存储块750至772中的每一个,将与对存储块750至772执行的编程操作相对应的参数,例如vpc710记录在参数表700中。简而言之,当控制器130对存储块750至772执行与从主机102接收的写入命令相对应的编程操作时,控制器130可检查存储块750至772中的每一个的vpc710,并且根据其索引705将vpc710记录在参数表700中。

而且,控制器130可对存储器装置150的存储块750至772执行与从主机102接收的多个读取命令相对应的读取操作。特别地,因为根据对存储块750至772重复执行读取操作,存储块750至772中可能发生读取干扰,所以控制器130可考虑存储块750至772的参数,例如读取计数而对存储块750至772执行复制操作,即读取回收操作。控制器130可根据对存储器装置150的存储块750至772执行的读取回收操作来检查存储器装置150的存储块750至772的读取回收参数720,例如读取回收计数,并且根据其索引705将读取回收计数记录在参数表700中。

而且,当控制器130从主机102接收到多个擦除命令时,控制器130可擦除存储在与擦除命令相对应的存储块750至772中的数据,即对存储块750至772执行与擦除命令相对应的擦除操作。此处,控制器130可针对存储块750至772中的每一个,检查与对存储块750至772执行的擦除操作相对应的参数,例如擦除计数。当存储块750至772的擦除计数超过阈值擦除计数时,换言之,当存储块750至772的擦除计数超过擦除计数限制时,存储块可被视为坏块。因此,控制器130可考虑存储块750至772的参数,例如存储块750至772的擦除计数,来对存储块750至772执行交换操作,例如损耗均衡操作。而且,控制器130可根据对存储器装置150的存储块750至772执行的损耗均衡操作,来检查存储器装置150的存储块750至772的损耗均衡参数725,例如损耗均衡计数,并且根据其索引705将损耗均衡参数725记录在参数表700中。

而且,如上所述,控制器130可对存储器装置150的存储块750至772执行与从主机102接收的多个命令相对应的命令执行。特别地,因为根据对存储块750至772执行的命令执行,在存储块750至772中的操作可靠性可能劣化,所以控制器130可检查存储块750至772的参数,例如对存储块750至772执行的命令执行的错误计数或失败计数。控制器130可考虑存储块750至772的参数,例如错误计数或失败计数,来执行坏块管理操作以将存储块750至772之中的一些存储块视为坏块。而且,控制器130可响应于对存储器装置150的存储块750至772执行的坏块管理操作,来检查存储器装置150的存储块750至772的坏块参数,例如坏块计数,以根据其索引705将坏块参数715记录在参数表700中。

而且,控制器130可考虑记录在参数表700中的存储块750至772的参数710、715、720和725,来对存储器装置150的存储块750至772执行复制操作,即垃圾收集操作。此处,控制器130可设置用于对存储器装置150的存储块750至772执行垃圾收集操作的触发阈值,并且考虑记录在参数表700中的存储块750至772的参数710、715、720和725与触发阈值之间的关系,特别是存储块750至772的vpc710与触发阈值之间的关系,来执行垃圾收集操作。

例如,控制器130可在存储器装置150的存储块750至772之中选择vpc710小于触发阈值的存储块作为源存储块或牺牲存储块。控制器130可读取存储在源存储块或牺牲存储块的有效页面中的有效数据,以将读取的有效数据存储在目标存储块,例如存储块i-1774、存储块i776和存储块i+1778中。此处,可选择包括在存储器装置150中的存储块之中的空存储块、开放存储块或空闲存储块作为目标存储块。

而且,控制器130可设置用于触发待执行的垃圾收集操作的阈值,即触发阈值,以对存储器装置150的存储块750至772执行复制操作,即垃圾收集操作。例如,控制器130可考虑记录在参数表700中的存储块750至772的参数710、715、720和725而将任意阈值设置为触发阈值,或者设置触发阈值以检测存储块750至772中的每一个中的有效页面的分布程度。

此处,控制器130可基于记录在参数表700中的存储块750至772的参数710、715、720和725来设置触发阈值以检测存储块750至772中的有效页面的分布程度。例如,控制器130可基于存储块750至772的vpc710来设置触发阈值以确定有效页面的分布是局部分布还是均匀分布。局部分布可表示有效页面被加权以有利于特定存储块,并且均匀分布可表示有效页面被均匀分布于存储块。此处,控制器130可设置触发阈值。存储块750至772的vpc710可与触发阈值进行比较。控制器130可对vpc小于触发阈值的存储块,即具有均匀分布的有效页面的存储块触发垃圾收集操作,使得具有均匀分布的存储块可被选择为源存储块或牺牲存储块。而且,控制器130可设置触发阈值以将存储块750至772的vpc710与触发阈值进行比较。控制器130可跳过对vpc大于触发阈值的存储块,即具有局部分布的有效页面的存储块,的垃圾收集操作,使得具有局部分布的存储块可不被选择为源存储块或牺牲存储块。

而且,控制器130可基于记录在参数表700中的存储块750至772的参数710、715、720和725,特别是vpc710,来检测包括在存储器装置150中的存储块的数量以及包括在存储块的每一个中的页面的数量,并且基于包括在存储器装置150中的存储块的数量和包括在存储块的每一个中的页面的数量来确定触发阈值。例如,控制器130可通过对存储器装置150执行的垃圾收集操作,来检测目标存储块的所需数量、未被执行编程操作的目标存储块的数量以及包括在存储块的每一个中的页面的数量,特别是包括在目标存储块中的页面的数量,以基于目标存储块的数量和页面的数量来确定触发阈值。此处,目标存储块的数量可以是对存储器装置150执行编程操作所需的目标存储块的总数。

总而言之,控制器130可设置存储器装置150的存储块750至772的触发阈值,将记录在参数表700中的存储块750至772的参数710、715、720和725,特别是vpc710,与触发阈值进行比较,并且基于比较结果在存储块750至772之中确定触发以执行垃圾收集操作的存储块和跳过垃圾收集操作的存储块。此处,如前所述,控制器130可在存储块750至772之中选择触发以执行垃圾收集操作的存储块作为源存储块或牺牲存储块,并且读取存储在源存储块或牺牲存储块的有效页面中的有效数据以存储在目标存储块,例如存储块i-1774、存储块i776和存储块i+1778中。

而且,控制器130可将记录在参数表700中的存储块750至772的参数710、715、720和725,特别是坏块参数715、读取回收参数720或损耗均衡参数725与状态阈值进行比较,以执行垃圾收集操作。此处,控制器130可设置用于对存储器装置150的存储块750至772执行垃圾收集操作的状态阈值。如前所述,控制器130可考虑根据对存储器装置150执行的命令执行、复制操作、交换操作和坏块管理操作的的存储器装置150的操作可靠性来设置状态阈值。

例如,控制器130可将存储器装置150的存储块750至772的坏块参数715、读取回收参数720或损耗均衡参数725与状态阈值进行比较,并且选择坏块参数715或读取回收参数720小于状态阈值的存储块作为候选存储块。然后,控制器130可检查记录在参数表700中的候选存储块的参数,特别是vpc710,在候选存储块之中选择具有最小vpc的存储块作为源存储块或牺牲存储块,并且读取存储在源存储块或牺牲存储块的有效页面中的有效数据以存储到目标存储块,例如,存储块i-1774、存储块i776和存储块i+1778中。

此处,如上所述,控制器130可基于vpc710和触发阈值从存储器装置150的存储块750至772中检查跳过垃圾收集操作的存储块,并且将跳过垃圾收集操作的存储块的记录在参数表700中的坏块参数715、读取回收参数720或损耗均衡参数725与状态阈值进行比较。控制器130可从跳过垃圾收集操作的存储块中选择候选存储块,还在候选存储块之中选择具有最小vpc的存储块作为源存储块或牺牲存储块,并且读取存储在源存储块或牺牲存储块的有效页面中的有效数据以存储到目标存储块,例如,存储块i-1774、存储块i776和存储块i+1778中。此处,控制器130可尤其对跳过垃圾收集操作的存储块之中的、未被选择为候选存储块的其它存储块跳过垃圾收集操作。

而且,在控制器130读取存储在源存储块或牺牲存储块的有效页面中的有效数据以存储到目标存储块,例如存储块i-1774、存储块i776和存储块i+1778中之后,控制器130可对源存储块或牺牲存储块执行擦除操作。因此,源存储块或牺牲存储块可变成空存储块、开放存储块或空闲存储块。在下文中,将参照图8更详细地描述根据本发明的实施例的存储器系统中控制器130如何考虑记录在参数表700中的存储块750至772的参数,来执行复制操作、交换操作和坏块管理操作。

参照图8,如前所述,控制器130可考虑记录在参数表700中的存储块750至772的参数,来调度控制器130中的存储器144的调度模块810中的队列以执行复制操作、交换操作和坏块管理操作,并且将排队模块820、830、840和850(在下文中,称为“排队模块820至850”)分配给控制器130的存储器144。

此处,调度模块810可使用控制器130的处理器134,特别是ftl来调度队列。而且,当控制器130对存储器装置150的存储块750至772执行复制操作、交换操作和坏块管理操作时,排队模块820至850可以是存储器144的、用于存储与复制操作、交换操作和坏块管理操作相对应的数据的区域。例如,排队模块820至850可以是包括在控制器130的存储器144中的缓冲器或缓存。而且,虽然为便于描述,在本公开的实施例中描述了将四个排队模块820至850分配给控制器130的存储器144,但复制操作、交换操作和坏块管理操作的优先级可基于复制操作、交换操作和坏块管理操作的类型来确定;可针对每种类型的复制操作、交换操作和坏块管理操作来分别调度控制器130的存储器144中的队列;并且可基于每种类型的复制操作、交换操作和坏块管理操作来分配多个排队模块以存储数据。

如前所述,当考虑存储器装置150的存储块750至772的参数,对存储块750至772执行复制操作,例如垃圾收集操作时,第一排队模块820可存储与垃圾收集操作相对应的数据。特别地,如前所述,当控制器130考虑记录在参数表700中的存储块750至772的参数来执行垃圾收集操作时,第一排队模块820可存储与垃圾收集操作相对应的数据。

而且,当考虑存储器装置150的存储块750至772的参数,例如擦除计数,而对存储块750至772执行交换操作,例如损耗均衡操作时,第二排队模块830可存储与损耗均衡操作相对应的数据。此处,当通过第二排队模块830对存储块750至772执行损耗均衡操作时,控制器130可根据损耗均衡操作来检查存储器装置150的存储块750至772的损耗均衡参数725,例如损耗均衡计数,并且根据其索引705将损耗均衡参数725记录在参数表700中。

而且,当考虑存储器装置150的存储块750至772的参数,例如读取计数,而对存储块750至772执行复制操作,例如读取回收操作时,第三排队模块840可存储与读取回收操作相对应的数据。此处,当通过第三排队模块840对存储块750至772执行读取回收操作时,控制器130可根据读取回收操作来检测存储器装置150的存储块750至772的读取回收参数720,例如读取回收计数,并且根据其索引705将读取回收参数720记录在参数表700中。

而且,当考虑存储器装置150的存储块750至772的参数,例如对存储块750至772执行的命令操作的错误计数或失败计数,而对存储块750至772执行坏块管理操作时,第四排队模块850可存储与坏块管理操作相对应的数据。此处,当通过第四排队模块850对存储块750至772执行坏块管理操作时,控制器130可根据坏块管理操作来检查存储器装置150的存储块750至772的坏块参数715,例如坏块计数,并且根据其索引705将坏块参数715记录在参数表700中。

在根据本公开的实施例的存储器系统中,当控制器130执行与从主机102接收的多个命令相对应的命令执行时,控制器130可检查存储器装置150的存储块的参数,并考虑存储块的参数,对存储器装置150的存储块执行复制操作,例如垃圾收集操作或读取回收操作、交换操作,例如损耗均衡操作、以及坏块管理操作,并且考虑与读取回收操作、损耗均衡操作和坏块管理操作相对应的存储块的参数来对存储器装置150的存储块执行复制操作,例如垃圾收集操作。特别地,考虑存储器装置150的存储块的参数,控制器130可通过触发或跳过对存储器装置150的存储块执行的垃圾收集操作来提高存储器装置150的使用效率。在下文中,将参照图9详细描述根据本发明的实施例的存储器系统中的处理数据的操作。

图9是描述根据本发明的实施例的存储器系统110中的数据处理操作的示意性流程图。

参照图9,在步骤s910中,存储器系统110可从主机102接收到多个命令,并且执行与从主机102接收的命令相对应的命令执行。

在步骤s920中,存储器系统110可根据命令执行来检查存储器装置150的存储块的参数。在步骤s930中,存储器系统110可考虑存储块的参数,在存储块之中选择源存储块和目标存储块。

随后,在步骤s940中,存储器系统110可对从存储块中选择的源存储块和目标存储块执行诸如损耗均衡操作的交换操作和诸如垃圾收集操作或读取回收操作的复制操作。此处,如上所述,存储器系统可对存储器装置150的存储块执行命令执行;根据命令执行对存储块执行交换操作、复制操作和坏块管理操作;并且考虑与例如读取回收操作的复制操作相对应的存储块的参数来执行坏块管理操作、例如损耗均衡操作的交换操作以及垃圾收集操作。

此处,因为以上参照图5至图8详细描述了执行与从主机102接收的命令相对应的命令执行;执行复制操作、交换操作和坏块管理操作;并且考虑到与复制操作、交换操作和坏块管理操作相对应的存储块的参数,来执行复制操作,特别是垃圾收集操作,因此此处将省略重复的描述。

在下文中,将参照图10至图18详细描述应用根据本公开的实施例的包括如以上参照图1至图9所述的存储器装置150和控制器130的存储器系统110的各种数据处理系统和电子装置。

图10是示意性示出包括根据本实施例的存储器系统的数据处理系统的另一示例的示图。图10示意性地示出应用了根据本实施例的存储器系统的存储卡系统。

参照图10,存储卡系统6100可包括存储器控制器6120、存储器装置6130和连接器6110。

更具体地,存储器控制器6120可被连接至通过非易失性存储器实施的存储器装置6130,并被配置成访问存储器装置6130。例如,存储器控制器6120可被配置成控制存储器装置6130的读取操作、写入操作、擦除操作和后台操作。存储器控制器6120可被配置成提供存储器装置6130和主机之间的接口并驱动固件以控制存储器装置6130。也就是说,存储器控制器6120可对应于参照图1至图8描述的存储器系统110的控制器130,并且存储器装置6130可对应于参照图1至图8描述的存储器系统110的存储器装置150。

因此,存储器控制器6120可包括ram、处理单元、主机接口、存储器接口和错误校正单元。存储器控制器6120可进一步包括图5、图7或图8所示的元件。

存储器控制器6120可通过连接器6110与例如图1的主机102的外部装置通信。例如,如参照图1所述,存储器控制器6120可被配置成通过诸如以下的各种通信协议中的一种或多种与外部装置通信:通用串行总线(usb)、多媒体卡(mmc)、嵌入式mmc(emmc)、外围组件互连(pci)、高速pci(pcie)、高级技术附件(ata)、串行ata、并行ata、小型计算机系统接口(scsi)、增强型小型磁盘接口(edsi)、电子集成驱动器(ide)、火线、通用闪存(ufs)、wifi以及蓝牙。因此,根据本实施例的存储器系统和数据处理系统可应用于有线/无线电子装置,或者特别是移动电子装置。

存储器装置6130可通过非易失性存储器来实施。例如,存储器装置6130可通过诸如以下的各种非易失性存储器装置来实施:可擦除可编程rom(eprom)、电可擦除可编程rom(eeprom)、nand闪速存储器、nor闪速存储器、相变ram(pram)、电阻式ram(reram)、铁电ram(fram)以及自旋转移力矩磁性ram(stt-mram)。存储器装置6130可包括如图5、图7或图8的存储器装置150中的多个管芯。

存储器控制器6120和存储器装置6130可被集成至单个半导体装置中。例如,存储器控制器6120和存储器装置6130可通过集成至单个半导体装置中构成固态驱动器(ssd)。而且,存储器控制器6120和存储器装置6130可构成存储卡,诸如pc卡(pcmcia:个人计算机存储卡国际协会)、标准闪存(cf)卡、智能媒体卡(例如,sm和smc)、记忆棒、多媒体卡(例如,mmc、rs-mmc、微型mmc和emmc)、sd卡(例如,sd、迷你sd、微型sd和sdhc)以及通用闪速存储(ufs)。

图11是示意性示出包括根据本实施例的存储器系统的数据处理系统的另一示例的示图。

参照图11,数据处理系统6200可包括具有一个或多个非易失性存储器的存储器装置6230和用于控制存储器装置6230的存储器控制器6220。图11所示的数据处理系统6200可作为如参照图1和图5所述的诸如存储卡(cf、sd、微型sd等)或usb装置的存储介质。存储器装置6230可对应于图1和图5所示的存储器系统110中的存储器装置150,并且存储器控制器6220可对应于图1所示的存储器系统110中的控制器130。

存储器控制器6220可响应于主机6210的请求控制对存储器装置6230的读取操作、写入操作或擦除操作,并且存储器控制器6220可包括一个或多个cpu6221、诸如ram6222的缓冲存储器、ecc电路6223、主机接口6224以及诸如nvm接口6225的存储器接口。

cpu6221可控制对存储器装置6230的全部操作,例如读取操作、写入操作、文件系统管理操作和坏页面管理操作。ram6222可根据cpu6221的控制来操作且用作工作存储器、缓冲存储器或缓存。当ram6222用作工作存储器时,通过cpu6221处理的数据可被临时存储在ram6222中。当ram6222用作缓冲存储器时,ram6222可用于缓冲从主机6210传输到存储器装置6230的数据或从存储器装置6230传输到主机6210的数据。当ram6222用作缓存时,ram6222可辅助低速存储器装置6230以高速运行。

ecc电路6223可对应于图1所示的控制器130的ecc单元138。如参照图1所述,ecc电路6223可生成用于校正从存储器装置6230提供的数据的失效位或错误位的ecc(错误校正码)。ecc电路6223可对提供给存储器装置6230的数据执行错误校正编码,从而形成具有奇偶校验位的数据。奇偶校验位可被存储在存储器装置6230中。ecc电路6223可对从存储器装置6230输出的数据执行错误校正解码。此时,ecc电路6223可使用奇偶校验位来校正错误。例如,如参照图1所述,ecc电路6223可使用ldpc码、bch码、turbo码、里德-所罗门码、卷积码、rsc或诸如tcm或bcm的编码调制来校正错误。

存储器控制器6220可通过主机接口6224向主机6210传输数据/接收来自主机6210的数据,并通过nvm接口6225向存储器装置6230传输数据/接收来自存储器装置6230的数据。主机接口6224可通过pata总线、sata总线、scsi、usb、pcie或nand接口连接至主机6210。存储器控制器6220可利用诸如wifi或长期演进(lte)的移动通信协议具有无线通信功能。存储器控制器6220可连接至外部装置,例如主机6210或另一个外部装置,然后向外部装置传输数据/接收来自外部装置的数据。特别地,由于存储器控制器6220被配置成通过各种通信协议中的一种或多种与外部装置通信,因此根据本实施例的存储器系统和数据处理系统可被应用于有线/无线电子装置或特别是移动电子装置。

图12是示意性示出包括根据本实施例的存储器系统的数据处理系统的另一示例的示图。图12示意性示出应用根据本实施例的存储器系统的ssd。

参照图12,ssd6300可包括控制器6320和包括多个非易失性存储器的存储器装置6340。控制器6320可对应于图1至图8的存储器系统110中的控制器130,并且存储器装置6340可对应于图1至图8的存储器系统中的存储器装置150。

更具体地,控制器6320可通过多个通道ch1至chi连接至存储器装置6340。控制器6320可包括一个或多个处理器6321、缓冲存储器6325、ecc电路6322、主机接口6324以及诸如非易失性存储器接口6326的存储器接口。

缓冲存储器6325可临时存储从主机6310提供的数据或从包括在存储器装置6340中的多个闪速存储器nvm提供的数据,或者临时存储多个闪速存储器nvm的元数据,例如,包括映射表的映射数据。缓冲存储器6325可通过诸如dram、sdram、ddrsdram、lpddrsdram和gram的易失性存储器或诸如fram、reram、stt-mram和pram的非易失性存储器来实施。为便于描述,图11说明缓冲存储器6325存在于控制器6320中。然而,缓冲存储器6325可存在于控制器6320的外部。

ecc电路6322可在编程操作期间计算待被编程到存储器装置6340的数据的ecc值,在读取操作期间基于ecc值对从存储器装置6340读取的数据执行错误校正操作,并在失效数据恢复操作期间对从存储器装置6340恢复的数据执行错误校正操作。

主机接口6324可提供与诸如主机6310的外部装置的接口功能,并且非易失性存储器接口6326可提供与通过多个通道连接的存储器装置6340的接口功能。

此外,可提供应用了图1至图8的存储器系统110的多个ssd6300来实施数据处理系统,例如,raid(独立磁盘冗余阵列)系统。此时,raid系统可包括多个ssd6300和用于控制多个ssd6300的raid控制器。当raid控制器响应于从主机6310提供的写入命令执行编程操作时,raid控制器可根据多个raid级别,即,从主机6310提供的写入命令的raid级别信息,在ssd6300中选择一个或多个存储器系统或ssd6300,并将对应于写入命令的数据输出到选择的ssd6300。此外,当raid控制器响应于从主机6310提供的读取命令执行读取操作时,raid控制器可根据多个raid级别,即,从主机6310提供的读取命令的raid级别信息,在ssd6300中选择一个或多个存储器系统或ssd6300,并将从所选择的ssd6300读取的数据提供给主机6310。

图13是示意性示出包括根据本实施例的存储器系统的数据处理系统的另一示例的示图。图13示意性示出应用了根据本实施例的存储器系统的嵌入式多媒体卡(emmc)。

参照图13,emmc6400可包括控制器6430和通过一个或多个nand闪速存储器实施的存储器装置6440。控制器6430可对应于图1至图8的存储器系统110中的控制器130,并且存储器装置6440可对应于图1至图8的存储器系统110中的存储器装置150。

更具体地,控制器6430可通过多个通道连接至存储器装置6440。控制器6430可包括一个或多个内核6432、主机接口6431和诸如nand接口6433的存储器接口。

内核6432可控制emmc6400的全部操作,主机接口6431可提供控制器6430和主机6410之间的接口功能,并且nand接口6433可提供存储器装置6440和控制器6430之间的接口功能。例如,主机接口6431可用作并行接口,例如参照图1所描述的mmc接口。此外,主机接口6431可用作串行接口,例如uhs((超高速)-i/uhs-ii)接口。

图14至图17是示意性示出包括根据本实施例的存储器系统的数据处理系统的其它示例的示图。图14至图17示意性示出应用根据本实施例的存储器系统的ufs(通用闪存)系统。

参照图14至图17,ufs系统6500、6600、6700和6800可分别包括主机6510、6610、6710和6810,ufs装置6520、6620、6720和6820以及ufs卡6530、6630、6730和6830。主机6510、6610、6710和6810可用作有线/无线电子装置或特别是移动电子装置的应用处理器,ufs装置6520、6620、6720和6820可用作嵌入式ufs装置,并且ufs卡6530、6630、6730和6830可用作外部嵌入式ufs装置或可移除ufs卡。

各个ufs系统6500、6600、6700和6800中的主机6510、6610、6710和6810,ufs装置6520、6620、6720和6820以及ufs卡6530、6630、6730和6830可通过ufs协议与诸如有线/无线电子装置或特别是移动电子装置的外部装置通信,并且ufs装置6520、6620、6720和6820以及ufs卡6530、6630、6730和6830可通过图1至图8所示的存储器系统110来实施。例如,在ufs系统6500、6600、6700和6800中,ufs装置6520、6620、6720和6820可以参照图11至图13描述的数据处理系统6200、ssd6300或emmc6400的形式来实施,并且ufs卡6530、6630、6730和6830可以参照图10描述的存储卡系统6100的形式来实施。

此外,在ufs系统6500、6600、6700和6800中,主机6510、6610、6710和6810,ufs装置6520、6620、6720和6820以及ufs卡6530、6630、6730和6830可通过ufs接口,例如,mipi(移动行业处理器接口)中的mipim-phy和mipiunipro(统一协议)彼此通信。此外,ufs装置6520、6620、6720和6820与ufs卡6530、6630、6730和6830可通过除ufs协议以外的各种协议,例如,ufd、mmc、sd、迷你sd和微型sd彼此通信。

在图14所示的ufs系统6500中,主机6510、ufs装置6520以及ufs卡6530中的每一个可包括unipro。主机6510可执行交换操作,以便与ufs装置6520和ufs卡6530通信。特别地,主机6510可通过例如unipro处的l3交换的链路层交换与ufs装置6520或ufs卡6530通信。此时,ufs装置6520和ufs卡6530可通过主机6510的unipro处的链路层交换来彼此通信。在本实施例中,为便于描述,已经例示了其中一个ufs装置6520和一个ufs卡6530连接至主机6510的配置。然而,多个ufs装置和ufs卡可并联或以星型形式连接至主机6510,并且多个ufs卡可并联或以星型形式连接至ufs装置6520,或者串联或以链型形式连接至ufs装置6520。

在图15所示的ufs系统6600中,主机6610、ufs装置6620和ufs卡6630中的每一个可包括unipro,并且主机6610可通过执行交换操作的交换模块6640,例如,通过在unipro处执行链路层交换例如l3交换的交换模块6640,与ufs装置6620或ufs卡6630通信。ufs装置6620和ufs卡6630可通过unipro处的交换模块6640的链路层交换来彼此通信。在本实施例中,为便于描述,已经例示了其中一个ufs装置6620和一个ufs卡6630连接至交换模块6640的配置。然而,多个ufs装置和ufs卡可并联或以星型形式连接至交换模块6640,并且多个ufs卡可串联或以链型形式连接至ufs装置6620。

在图16所示的ufs系统6700中,主机6710、ufs装置6720和ufs卡6730中的每一个可包括unipro,并且主机6710可通过执行交换操作的交换模块6740,例如,通过在unipro处执行链路层交换例如l3交换的交换模块6740,与ufs装置6720或ufs卡6730通信。此时,ufs装置6720和ufs卡6730可通过unipro处的交换模块6740的链路层交换来彼此通信,并且交换模块6740可在ufs装置6720内部或外部与ufs装置6720集成为一个模块。在本实施例中,为便于描述,已经例示了其中一个ufs装置6720和一个ufs卡6730连接至交换模块6740的配置。然而,每个都包括交换模块6740和ufs装置6720的多个模块可并联或以星型形式连接至主机6710,或者串联或以链型形式彼此连接。此外,多个ufs卡可并联或以星型形式连接至ufs装置6720。

在图17所示的ufs系统6800中,主机6810、ufs装置6820和ufs卡6830中的每一个可包括m-phy和unipro。ufs装置6820可执行交换操作,以便与主机6810和ufs卡6830通信。特别地,ufs装置6820可通过用于与主机6810通信的m-phy和unipro模块和用于与ufs卡6830通信的m-phy和unipro模块之间的交换操作,例如通过目标id(标识符)交换操作,来与主机6810或ufs卡6830通信。此时,主机6810和ufs卡6830可通过ufs装置6820的m-phy和unipro模块之间的目标id交换来彼此通信。在本实施例中,为便于描述,已经例示了其中一个ufs装置6820连接至主机6810且一个ufs卡6830连接至ufs装置6820的配置。然而,多个ufs装置可并联或以星型形式连接至主机6810,或串联或以链型形式连接至主机6810,并且多个ufs卡可并联或以星型形式连接至ufs装置6820,或串联或以链型形式连接至ufs装置6820。

图18是示意性示出包括根据本发明的实施例的存储器系统的数据处理系统的另一示例的示图。图18是示意性示出应用了根据本实施例的存储器系统的用户系统的示图。

参照图18,用户系统6900可包括应用处理器6930、存储器模块6920、网络模块6940、存储模块6950和用户接口6910。

更具体地,应用处理器6930可驱动包括在诸如os的用户系统6900中的组件,并且包括控制包括在用户系统6900中的组件的控制器、接口和图形引擎。应用处理器6930可作为片上系统(soc)被提供。

存储器模块6920可用作用户系统6900的主存储器、工作存储器、缓冲存储器或缓存。存储器模块6920可包括诸如dram、sdram、ddrsdram、ddr2sdram、ddr3sdram、lpddrsdarm、lpddr2sdram或lpddr3sdram的易失性ram,或诸如pram、reram、mram或fram的非易失性ram。例如,可基于pop(堆叠式封装)封装和安装应用处理器6930和存储器模块6920。

网络模块6940可与外部装置通信。例如,网络模块6940不仅可支持有线通信,而且支持各种无线通信协议,诸如码分多址(cdma)、全球移动通信系统(gsm)、宽带cdma(wcdma)、cdma-2000、时分多址(tdma)、长期演进(lte)、全球微波接入互操作性(wimax)、无线局域网(wlan)、超宽带(uwb)、蓝牙、无线显示(wi-di),从而与有线/无线电子装置或特别是移动电子装置通信。因此,根据本发明的实施例的存储器系统和数据处理系统可应用于有线/无线电子装置。网络模块6940可被包括在应用处理器6930中。

存储模块6950可存储数据,例如从应用处理器6930接收的数据,然后可将所存储的数据传输到应用处理器6930。存储模块6950可通过诸如相变ram(pram)、磁性ram(mram)、电阻式ram(reram)、nand闪存、nor闪存和3dnand闪存的非易失性半导体存储器装置来实施,并且可被提供为诸如用户系统6900的存储卡或外部驱动器的可移除存储介质。存储模块6950可对应于参照图1至图8所述的存储器系统110。此外,存储模块6950可被实施为如上参照图12至图17所述的ssd、emmc和ufs。

用户接口6910可包括用于向应用处理器6930输入数据或命令或者用于将数据输出到外部装置的接口。例如,用户接口6910可包括诸如键盘、小键盘、按钮、触摸面板、触摸屏、触摸板、触摸球、摄像机、麦克风、陀螺仪传感器、振动传感器和压电元件的用户输入接口,以及诸如液晶显示器(lcd)、有机发光二极管(oled)显示装置、有源矩阵oled(amoled)显示装置、led、扬声器和电动机的用户输出接口。

此外,当图1的存储器系统110应用于用户系统6900的移动电子装置时,应用处理器6930可控制移动电子装置的全部操作,并且网络模块6940可用作用于控制与外部装置的有线/无线通信的通信模块。用户接口6910可在移动电子装置的显示/触摸模块上显示通过处理器6930处理的数据或支持从触摸面板接收数据的功能。

根据实施例的存储器系统及其操作方法可最小化存储器系统的复杂度和性能劣化,并且最大化存储器系统的使用效率,从而快速且稳定地针对存储器装置处理数据。

虽然出于说明的目的描述了各个实施例,但是对于本领域技术人员显而易见的是,在不脱离如所附权利要求所限定的本发明的精神和范围的情况下,可进行各种改变和修改。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1