导电膜、具备该导电膜的触摸屏以及显示装置的制造方法

文档序号:8344578阅读:471来源:国知局
导电膜、具备该导电膜的触摸屏以及显示装置的制造方法
【技术领域】
[0001]本发明涉及一种用于触控传感器(touch sensor)、触摸屏(touch panel)等的导电膜、具备该导电膜的触摸屏以及显示装置,尤其涉及一种不依存于视角(观察角)而减少叠纹(moire)产生的导电膜、具备该导电膜的触摸屏以及显示装置。
【背景技术】
[0002]作为设置于显示装置(以下也称为显示器(display))的显示单元(displayunit)上的导电膜,例如可列举电磁波屏蔽(electromagnetic wave shield)用导电膜及触摸屏用导电膜等(例如参照专利文献I及专利文献2)。
[0003]在专利文献I中,揭示有提供如下配线图案的技术:该配线图案是在生成电磁波屏蔽膜的配线图案时,仅根据显示器的黑色矩阵(black matrix)图案与配线图案的频率信息,控制叠纹频率,且可见性优异。
[0004]在专利文献I中,具体而言,揭示有如下内容:自动选定利用第2图案数据(pattern data)生成的第2图案,该第2图案数据是显示器的像素阵列图案(例如黑色矩阵(以下也称为BM)图案)等第I图案、及例如电磁波屏蔽图案等第2图案的各自图案数据的二维傅立叶频谱(二维高速傅立叶变换频谱(2DFFTSp,Two Dimens1nal Fast FourierTransform Spectrum))的频谱峰值(spectrum peak)间的相对距离超过规定的空间频率、例如8CHT1者。
[0005]再者,在专利文献I中,也揭示有如下内容:当上述相对距离未超过规定的空间频率的情形时,重复进行使第2图案数据的旋转角度、间距(pitch)、图案宽度中的一个以上变化,生成新的第2图案数据的处理,直至上述相对距离超过规定的空间频率为止。
[0006]以此方式,在专利文献I中,可自动地选定可抑制叠纹产生,也可避免表面电阻率增大及透明性劣化的电磁波屏蔽图案。
[0007]专利文献2的触摸屏用导电薄片包括:第I导电部,形成于基体的其中一个主面;及第2导电部,形成于基体的另一个主面。第I导电部是分别在第I方向延伸且排列于与第I方向正交的第2方向,并且包括两个以上的第I透明导电图案。第2导电部是分别在第2方向延伸且排列于第I方向,并且包括两个以上的第2透明导电图案。当自上面观察时,设为将第I透明导电图案与第2透明导电图案交叉地配置的形态,且在与第I方向及第2方向不同的方向上偏移。由此,在专利文献2中,成为多个空间频率结合所得的形态,其结果,与液晶显示装置的像素阵列的干涉得以抑制,有效地减少叠纹产生。
[0008][现有技术文献]
[0009][专利文献]
[0010][专利文献I]日本专利特开2009-117683号公报
[0011][专利文献2]日本专利特开2011-237839号公报

【发明内容】

[0012][发明所要解决的问题]
[0013]专利文献I是将电磁波屏蔽者,且电磁波屏蔽图案仅存在于一层。此处,在电磁波屏蔽图案为两层以上的情形时,必须考虑正面观察时叠纹的减少、及视角变更时叠纹的减少。
[0014]然而,专利文献I是仅一层的叠纹最佳化手法,无法适用于存在多层配线的触摸屏等。
[0015]另外,在专利文献2中,虽对两层结构的透明导电图案的叠纹进行了考量,但对视角变化时的叠纹未进行任何考量。
[0016]如此般,现状如下所述:在存在多层配线图案的触摸屏等中,尚无对因视角变化引起的叠纹的产生、及降低叠纹产生而进行考量者。
[0017]本发明的目的在于提供一种可不依存于视角(观察角)地减少叠纹产生,尤其即便重叠于显示面板等的显示单元也可发挥优异可见性的导电膜、具备该导电膜的触摸屏及显示装置。
[0018][解决问题的技术手段]
[0019]为实现上述目的,本发明的第I实施方式提供一种导电膜,该导电膜是设置于显示装置的显示单元上者,其特征在于包括:一个或两个以上的透明基体;及两层以上的配线层,形成于一个透明基体的两面或两个以上的透明基体各自的其中一个单面,且配置为层状,具有规则性排列;且配线层的配线图案重叠于显示单元的像素阵列图案,将下层配线层的配线图案相对于上层偏移相位而配置,当将利用配线层的配线图案的空间频率特性与显示单元的像素阵列图案的空间频率特性卷积所得的叠纹的空间频率中的最低频率设为第I最低频率fml,且将利用配线层的配线图案的一半的空间频率特性与显示单元的像素阵列图案的空间频率特性卷积所得的叠纹的空间频率中的最低频率设为第2最低频率fm2时,为 fml ^ fm2o
[0020]此处,优选为配线层的配线图案的空间频率特性是相对于透明基体垂直的方向上的空间频率特性,且配线层的配线图案的一半的空间频率特性是相对于透明基体倾斜规定角度的方向上的空间频率特性。
[0021]另外,优选为在透明基体的两面形成有配线层。
[0022]另外,优选为层叠有多层在其中一个面形成有配线层的透明基体。
[0023]另外,优选为配线层具有形成为网状且排列有多个开口部的配线图案。
[0024]另外,优选为像素阵列图案为显示单元的黑色矩阵图案。
[0025]另外,为实现上述目的,本发明的第2实施方式提供一种触摸屏,该触摸屏的特征在于包括:本发明第I实施方式的导电膜;以及检测控制部,在形成有配线层的区域,检测自外部接触于导电膜的位置。
[0026]另外,为实现上述目的,本发明的第3实施方式提供一种显示装置,该显示装置的特征在于包括:显示单元;以及本发明的第I实施方式的导电膜,设置于该显示单元上。
[0027]另外,为实现上述目的,本发明的第4实施方式提供一种显示装置,该显示装置的特征在于包括:显示单元;以及本发明的第I实施方式的导电膜,设置于该显示单元上。
[0028][发明的效果]
[0029]根据本发明,不仅在正面,而且在使视角变化的情形时,也可不依存于视角地减少叠纹。尤其,根据本发明,可提供一种即便重叠于显示面板等的显示单元也可使可见性提升从而发挥优异的可见性的导电膜、触摸屏及显示装置。
[0030]由此,对于具备本发明的导电膜的触摸屏及显示装置,可使画质进一步提升。
【附图说明】
[0031]图1是表示本发明实施形态的显示装置的一例的示意图。
[0032]图2(a)是表示本发明实施形态的导电膜的一例的示意性剖面图,图2(b)是表示本发明实施形态的导电膜的配线图案的一例的示意图。
[0033]图3是表示本发明实施形态的导电膜的另一例的示意性剖面图。
[0034]图4是表示应用本发明的导电膜的液晶显示部的一部分像素阵列图案的一例的示意图。
[0035]图5是表示在图2(a)所示的导电膜中因视角差异而产生的配线图案像的示意图。
[0036]图6是表示叠纹的频率峰值位置的图表。
[0037]图7 (a)是表示视角为0°的配线图案的示意图,图7 (b)是表示图7 (a)所示的配线图案的空间频率特性的图。
[0038]图8 (a)是表不视角不为0°的配线图案的不意图,图8 (b)是表不图8(a)所不的配线图案的空间频率特性的图。
[0039]图9(a)是表示视角为0°的配线图案的示意图,图9(b)是表示图9(a)所示的配线图案的空间频率特性的图。
[0040]图10(a)是表示视角不为O°的配线图案的示意图,图10(b)是表示图10(a)所示的配线图案的空间频率特性的图。
[0041]图11(a)及图11 (b)是分别表示满足本发明的叠纹的空间频率条件即第I最低频率fml <第2最低频率fm2的、本发明例的正面观察图像及斜向观察图像的一例的图。
[0042]图12(a)及图12(b)是表示不满足本发明的叠纹的空间频率条件即第I最低频率fml <第2最低频率fm2的、比较例的正面观察图像及斜向观察图像的一例的图。
[0043]图13是表示本发明实施形态的导电膜配线图案的决定方法的一例的流程图。
[0044]图14(a)是表示本发明实施形态的显示单元的像素阵列图案的一例的示意图,图14(b)是表示重叠于图14(a)的像素阵列图案的导电膜的配线图案的一例的示意图,图14(c)是图14(a)的像素阵列图案的局部放大图。
[0045]图15是表示黑色矩阵的像素阵列图案的透过率图象数据的二维傅立叶频谱的空间频率特性的示意图。
【具体实施方式】
[0046]以下,基于随附图式所示的优选实施形态,对本发明的导电膜、具备该导电膜的触摸屏及显示装置进行详细说明。
[0047]以下,关于本发明的导电膜,以使用液晶显示面板(LCD:Liquid Crystal DisplayPanel)作为显示面板的触摸屏用导电膜为代表例进行说明,但本发明并不限定于此,只要为设置于下述各种显示装置的显示单元上的导电膜,则不限定于触摸屏用导电膜,任意者均可,例如当然也可为电磁波屏蔽用导电膜等。
[0048]图1是表示本发明实施形态的显示装置的示意图。图2(a)是表示本发明实施形态的导电膜的一例的示意性剖面图,图2(b)是表示本发明实施形态的导电膜的配线图案的一例的不意图。
[0049]如图1所示,本实施形态的显示装置10包括面板状的触控传感器12 (触摸屏)、及显示单元14。
[0050]此处,触控传感器12具备依序层叠的第I粘着层16、本实施形态的导电膜18、第2粘着层20、及保护层22、以及经由电缆21电性连接于导电膜18的检测控制部23。此处,触控传感器12宜为介隔第I粘着层16或粘合层贴附于显示单元14上,但也可仅载置于该显示单元14上。
[0051]另外,显示单元14具备:背光(backlight)单元(BLK) 24,射出面状照明光;以及液晶显示胞(LCC) 26,利用背光单元24而自背面受到照明,且构成显示部。
[0052]如图1所示,本实施形态的导电膜18是设置于显示装置10的显示单元14上,且具有如下配线图案的导电膜,该配线图案在对显示单元14的下述液晶显示胞26的像素阵列、及黑色矩阵(以下也称为BM)抑制叠纹产生的方面优异,尤其当重叠于黑色矩阵图案(以下也称为BM图案)时对该BM图案,可不依存于视角地减少叠纹的产生,使可见性提升。
[0053]如图2(a)所示,导电膜18包括:透明基体30 ;配线层34a及配线层34b,形成于透明基体30的表面30a及背面30b的各面,且由多条金属制细线(以下称为金属细线)32形成。
[0054]透明基体30包含具有绝缘性且透光性高的材料,例如可列举树脂、玻璃(glass)及娃(silicon)等材料。作为树脂,例如可列举聚对苯二甲酸
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1