配线基板的制作方法

文档序号:9620808阅读:472来源:国知局
配线基板的制作方法
【技术领域】
[0001] 本发明涉及配线基板,例如涉及能够防止静电放电对电连接的电子电路(集成电 路等)的损伤且适合在例如触摸屏面板等中使用的配线基板。
【背景技术】
[0002] 近来,在液晶显示面板等中,其制造过程中的静电所引起的带电破坏成为问题,为 了解决该问题,提出了日本特开平05-216062号公报以及日本特开平05-198806号公报等 所述的技术。
[0003] 另一方面,提出了在触摸屏面板等的位置输入装置中减小从透明电极到1C电路 的配线部的电阻的结构(参照日本特开2012-043298号公报)、和降低多个配线之间的各 电阻值之差来减小配线之间的RC时间常数之差的结构(参照日本特开2010-140041号公 报)。

【发明内容】

[0004] 另外,触摸屏面板具有:形成有用于检测触摸位置的多个电极的配线基板;和与 配线基板电连接的控制电路(集成电路等的电子部件)。并且,经由在配线基板的周边部形 成的多个端子配线,使多个电极与控制电路电连接。
[0005] 并且,在配线基板的周边部、特别是在多个端子配线部的形成部分的外侧,形成有 被保持为固定电位(例如,接地电位)的屏蔽配线。这是为了抑制静电放电所引起的噪声 电流流入控制电路或电极部,即为了应对静电放电噪声。
[0006] 在触摸屏面板中,作为静电放电噪声对策,在端子配线部的外侧加入屏蔽配线。但 是,随着近年来的画面尺寸的大型化,特别是无法通过屏蔽配线来抑制由在画面中央部产 生的静电放电所引起的噪声电流流入控制电路。
[0007] 因此,考虑通过日本特开平05-216062号公报或日本特开平05-198806号公报所 述的方法来应对触摸屏面板的静电放电噪声。但是,针对液晶显示面板的静电破坏防止对 策是用于防止静电放电从端子配线的外部对形成在面板内的TFT(薄膜晶体管)等造成静 电破坏。因此,无法为了抑制由在画面中央部产生的静电放电所引起的噪声电流流入控制 电路而应用上述方法。
[0008] 并且,在日本特开2012-043298号公报中,记载了使从电极到1C电路的配线图案 的电阻减小这样的结构。在日本特开2010-140041号公报中,记载了降低端子配线之间的 电阻值之差来减小端子配线之间的RC时间常数之差这样的结构。但是,无法将这些结构作 为可抑制由在画面中央部产生的静电放电所引起的噪声电流流入控制电路的结构来应用。
[0009] 本发明是考虑这样的问题而完成的。即,本发明的目的在于提供一种能够实现以 下的⑴和⑵的配线基板。
[0010] (1)能够抑制由在端子配线部和画面中央部产生的静电放电所引起的噪声电流流 入控制电路。
[0011] (2)能够促进例如触摸屏面板的画面尺寸的大型化。
[0012] [1]本发明的配线基板具有绝缘基板和配置在该绝缘基板的正面的导电部,其特 征在于,导电部具有:多个电极部,它们配置在绝缘基板的正面;多个端子部,它们与多个 电极部对应地配置在绝缘基板的正面,与外部电路进行电连接;以及端子配线部,其配置在 绝缘基板的正面,将多个电极部与各个对应的端子部电连接,在各端子配线部中的至少进 入以与对应的端子部的边界部为中心且半径为10mm的圆中的部分,具有线宽为5μπι以上 且100μπι以下的部分,端子配线部的配线电阻值均为100欧姆以上且10k欧姆以下。
[0013] -般,以对伴随静电放电而产生的噪声电流流入外部电路这一情况进行抑制为目 的,期望在外部电路与端子配线部之间插入连接有保护电阻元件。因此,在本发明中,发现 了在配线基板上形成与保护电阻元件同等功能的条件。即,通过满足上述结构,既能够将端 子配线部的电阻值增加限制在最低限度,又能够抑制除了在端子配线部还在画面中央部产 生的静电放电所引起的噪声电流流入外部电路。其结果是,能够促进例如触摸屏面板的画 面尺寸的大型化。
[0014] [2]在本发明中,各端子配线部中的进入以与各个对应的端子部的边界部为中心 且半径为l〇mm的圆中的部分的线宽越窄,则作为应对静电放电噪声的对策就越有效。但 是,另一方面,在配线的线宽过窄时,发生断线的可能性也增加。因此,上述的线宽优选为 " 10μm以上且100μm以下",更优选为" 10μm以上且50μm以下"。端子配线部的线宽可 考虑材料的导电率、制造能力、断线等的害处来决定。
[0015] [3]并且,更优选的是,多个端子配线部的配线电阻值均为200欧姆以上且5k欧姆 以下。
[0016] [4]对于多个端子配线部中的、由于端子配线部的导电率、端子配线部的厚度和端 子配线部的宽度的制约而不满足规定的电阻值的端子配线部,可以将其绕引得比直线距离 长。
[0017] [5]对于多个端子配线部中的、由于端子配线部的导电率、端子配线部的厚度和端 子配线部的配线宽度的制约而不满足规定的电阻值的端子配线部,可以具有至少1个弯折 部。
[0018] [6]在该情况下,更优选的是,进入上述的半径为10mm的圆中的部分具有使弯折 部至少重复1次而成的图案,图案的间隔为构成该图案的配线宽度的2倍以上。
[0019] [7]作为多个端子配线部中的对线宽进行限制的范围,设定了进入以与对应的端 子部的边界部为中心且半径为l〇mm的圆中的部分。但是,在对该范围实施了特别的对策、 例如采用了搭载触摸传感器面板的壳体的静电破坏防止结构等的情况下,有时也将该静电 破坏防止对策部位的边界部视作半径为l〇mm的圆的基点。
[0020] [8]在本发明中,也可以在绝缘基板的背面中的靠近端子部且与多个端子配线部 各自的一部分对置的部分处,形成有被维持为固定电位的电极膜。在该情况下,在端子配线 部中的分别靠近端子部的部分与电极膜之间形成电容器。由此,能够使在端子配线部或画 面中央部产生的静电暂时蓄积于电容器并逐渐放电,从而能够使配线基板具有对抗静电放 电的耐受性。
[0021] [9]并且,优选的是,导电部由单一的导电性材料构成,单一的导电性材料由银、 铜、铝中的1种金属构成,或者由包含这些金属中的至少1种的合金构成,导电部的导电率 为lX106S/m~5X106S/m〇
[0022] [10]端子配线部中的、进入以与对应的端子部的边界部为中心且半径为10mm的 圆中的部分以外的部分的线宽优选为20μπι~200μπι。在该情况下,可以考虑端子配线部 的导电率、端子配线部的厚度、端子配线部的电阻值和所搭载的面板的设计等来决定。
[0023] [11]在本发明中,也可以是,导电部具有:由透明导电层构成的多个电极部,其配 置在绝缘基板的正面;多个端子部,其与多个电极部对应地配置在绝缘基板的正面,与外部 电路进行电连接;以及端子配线部,其配置在绝缘基板的正面,将多个电极部与各个对应的 端子部电连接,各部位的导电部的厚度相同。
[0024] 根据本发明的配线基板,能够防止在画面周边部和画面中央部产生的静电放电所 引起的噪声电流流入控制电路,从而能够促进例如触摸屏面板的画面尺寸的大型化。
[0025] 根据参照【附图说明】的如下实施方式的说明,能够容易理解上述目的、特征和优点。
【附图说明】
[0026] 图1是示出将本实施方式的配线基板应用于触摸屏面板的结构例的分解立体图。
[0027] 图2是示出层叠导电性膜的截面结构的一例和控制系统(自容式)的一例的说明 图。
[0028] 图3是从上方观察第1导电性膜的主要部分(第1电极部、第1连线部、第1端子 配线部和第1端子部)而示出的俯视图。
[0029] 图4是将在第2导电性膜中形成的第2导电部的图案的另一例与第1导电部的图 案一并示出的俯视图。
[0030] 图5是示出层叠导电性膜的截面结构的一例和控制系统(互容式)的一例的说明 图。
[0031] 图6是示出在仿真中使用的触摸屏面板的层结构和各层的厚度的说明图。
[0032] 图7是示出在触摸屏面板的透明基体的正面和背面形成的第1导电部和第2导电 部的结构例的俯视图。
[0033] 图8是示出第1端子部和第1端子配线部的连接部分的详细情况的放大图。
[0034] 图9是示出在以第1端子配线部为完全导体且线宽为500μm的情况为基准(OdB) 的情况下改变第1端子配线部的线宽和导电率时的感应噪声(噪声电压)的变化的特性 图。
[0035] 图10A是从上方观察第1具体例的第1导电性膜的主要部分(第1电极部、第1 连线部、第1端子配线部和第1端子部)而示出的俯视图,图10B是从上方观察第2具体例 的第1导电性膜的主要部分而示出的俯视图,图10C是从上方观察第3具体例的第1导电 性膜的主要部分而示出的俯视图。
[0036] 图11是从上方观察第1导电性膜的主要部分(第1电极部、第1连线部、第1端 子配线部和第1端子部)和在第1透明基体的背面形成的电极膜的例子而示出的俯视图。
[0037] 图12是示出层叠导电性膜的截面结构的另一例的说明图。
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1