运算处理电路单元及盘装置的制作方法

文档序号:6776567阅读:93来源:国知局
专利名称:运算处理电路单元及盘装置的制作方法
技术领域
本发明涉及对以模拟信号形式输入的信号执行加法或减法运算 的运算处理电路单元。更具体地,本发明涉及一种用于在盘装置中执 行伺服处理的运算处理电路单元。
背景技术
通常,诸如视频信息、音频信息和计算机数据的各种信息以射频 信号的形式写入例如光盘或磁光盘的盘存储介质中,在从盘存储介质 中再现数据或将数据记录到盘存储介质的盘装置中,执行伺服控制以 便将光学拾取器保持在所希望的位置。这种伺服控制的一些示例有-用于沿盘存储介质的轨道来移动光学拾取器的跟踪控制,以及用于设 置从光学拾取器向盘存储介质发射的激光束的焦点的聚焦控制。
为了执行上述跟踪控制和聚焦控制,盘装置具有运算处理电路单 元,用于基于光学拾取器所接收的激光束,产生跟踪误差信号和聚焦 误差信号。提供具有运算处理电路单元的这种盘装置,其中运算处理
电路单元可以根据3光束方法和相差检测方法(参见专利文献l)来产 生不同的跟踪误差信号。
在盘装置的传统运算处理电路单元中,例如用于减法运算的电路
如图10所示配置。该配置包括针对两个输入信号中的每一个而一对 一设置的滤波器电路101和102,用于允许预定频率处的信号通过;减
法电路103,用于对通过滤波器电路101和102的两个信号执行减法运 算;以及偏移调节电路104,用于从减法电路103执行的减法所获得的 信号中去除偏移。
在这种情况下,滤波器电路101和102每个均具有放大器A、以及 两端与放大器A的输入和输出相连的电容器Cx和电阻器Rx。减法电路
103具有运算放大器A1,运算放大器A1具有与滤波器电路101和102的 输出相连的非反相输入端子和反相输入端子。偏移调节电路104具有运 算放大器A2,运算放大器A2具有与减法电路103的输出相连的非反相 输入端子以及被输入偏移电压的反相输入端子。 专利文献l: JP-A-2002-00823
发明内容
本发明要解决的问题
如图IO所示,用在盘装置中的传统运算处理电路单元除了运算操 作之外,还需要不同的操作电路,以用于滤波操作和偏移调节操作。 这增加了用于单个运算操作的电路的尺寸,并因此增加了功耗。此外, 用于执行例如跟踪控制和聚焦控制的多种伺服控制的运算处理电路单 元除了用于执行运算操作的上述滤波器电路和偏移调节电路之外,还 需要不同的操作电路以用于这些伺服控制。这进一步增加了电路的尺 寸,并因此增加了功耗。
鉴于上述的传统具有的问题,本发明的目的是提供可通过使用差 分信号来减小电路尺寸并降低功耗的运算处理电路单元。
解决问题的手段
为了实现上述目的,根据本发明的一个方面,接收多个信号、并
对多个信号执行加法/减法运算的运算处理电路单元具有差分信号产 生电路,用于将多个信号转换为多个差分信号;以及运算电路。该运 算电路包括多个第一晶体管,每个均在其控制电极处接收来自差分
信号产生电路的多个差分信号的正信号中的相应一个;多个第二晶体 管,每个均在其控制电极处接收多个差分信号的负信号中的相应一个,
所述多个第二晶体管与所述多个第一晶体管并联设置;以及滤波器电 路,连接在被分别输入一个差分信号中的正信号和负信号的第一和第 二晶体管之间。在对两个信号执行减法运算时,接收两个信号中的一 个信号的第一晶体管的第一电极与接收两个信号中的另一个信号的第 二晶体管的第一电极相连,并且接收两个信号中的所述一个信号的第 二晶体管的第一电极与接收两个信号中的所述另一个信号的第一晶体 管的第一电极相连。在对两个信号执行加法运算时,接收两个信号中
的一个信号的第一晶体管的第一电极与接收两个信号中的另一个信号 的第一晶体管的第一电极相连,并且接收两个信号中的所述一个信号 的第二晶体管的第一电极与接收两个信号中的所述另一个信号的第二 晶体管的第一电极相连。
根据本发明的另 一方面,从存储有数据的盘存储介质中再现数据 或将数据记录到盘存储介质的盘片装置具有光学拾取器,用于向盘 存储介质发射激光束,并检测从盘存储介质反射的光;伺服装置,用 于设置光学拾取器的位置;以及伺服控制器,用于控制伺服装置的操 作。该盘装置包括上述运算处理电路单元之一,作为伺服控制器。
本发明的效果
根据本发明,由输入了差分信号的正信号的晶体管和输入了差分 信号的负信号的晶体管来执行运算操作,其中所述晶体管彼此并联设 置。结果,与传统配置不同,不需要提供每个均由多个晶体管构成的 多个运算放大器。这可以减小电路尺寸并降低功耗。此外,通过结合 具有晶体管的运算电路而使用滤波器电路,可以给运算电路提供滤波
特性,用于选择预定频率处的信号。结果,与传统配置不同,不需要 独立地形成运算电路和滤波器电路。此外,通过使用附加的两个晶体 管,可以执行偏移调节。因此,与传统配置不同,不需要形成具有运 算放大器的附加电路来执行偏移调节。


图l是示出了光盘装置的内部配置的框图。
图2是示出了图1所示的光盘装置的RF处理器的内部配置的框图。
图3是示出了差分信号产生电路的配置的电路图。
图4是示出了RF信号产生电路的配置的电路图。
图5是示出了中心误差信号产生电路的配置的电路图。
图6是示出了中心误差信号产生电路的配置的电路图。
图7是示出了聚焦误差信号产生电路的配置的电路图。
图8是示出了跟踪误差信号产生电路的配置的电路图。
图9是示出了加法电路的配置的电路图。
图10是示出了盘装置的传统运算处理电路单元的配置的图。附图标记列表
1光盘
2光学拾取器
3主轴电机 4跟踪致动器 5聚焦致动器 6滑动电机
7 RF处理器
8 AD转换器 9驱动器
10解码器 11控制器 12物镜
具体实施例方式
将参考附图来描述本发明的实施例。图l是示出了光盘装置的内 部配置的框图。尽管所讨论的实施例涉及从光盘读取数据以便再现数 据的光盘装置,但是本发明还适用于例如将数据写入光盘以便在光盘 上记录数据的光盘装置、或者既可记录也可再现光盘的光盘装置。
图1所示的光盘装置包括光学拾取器2,其利用激光束来照射 光盘l;主轴电机3,其旋转光盘l;滑动电机6,其利用未示出的臂 部分,沿光盘1的半径方向移动光学拾取器2; RF处理器7,其处理 光学拾取器2接收从盘1反射的光所获得的信号;AD转换器8,其将 RF处理器7获得的跟踪误差信号或聚焦误差信号转换为数字信号;驱 动器9,其驱动主轴电机3和滑动电机6;解码器10,其基于从RF 处理器7馈送的RF信号来产生数据;以及控制器ll,其基于从AD 转换器8馈送的跟踪误差信号或聚焦误差信号,来操作并控制驱动器 9和光学拾取器2。
如上所述构造的光学拾取器2包括物镜12,用于将激光束聚焦 到光盘1的轨道上;跟踪致动器4,用于沿光盘1的半径方向移动物
镜12,以使激光束照射在轨道的中心;以及聚焦致动器5,用于沿关
于光盘1的垂直方向,移动物镜12,以便激光束照射适当尺寸的面积。 跟踪致动器4和聚焦致动器5也由驱动器9驱动。
在该光盘装置中,驱动器9旋转并控制主轴电机3,以便旋转光 盘1,从而连续再现光盘1。此外,对光学拾取器2执行跟踪伺服控制, 以使来自光学拾取器2的激光束跟随光盘1上形成的螺旋记录轨道。 也即,驱动器9驱动并控制跟踪致动器4,使得物镜12沿光盘1的半 径方向移动。
具体地,由AD转换器8将RF处理器7所获得的跟踪误差信号 转换为数字信号,并经由控制器11将这样获得的数字信号馈入驱动器 9。在驱动器9中,基于跟踪误差信号,产生用于沿光盘1的半径方向 移动物镜的信号。根据用于沿半径方向移动物镜的信号,来驱动并控 制跟踪致动器4,以使物镜12沿盘1的半径方向移动。在执行上述跟 踪伺服控制中,当物镜12的移动量达到预定水平时,驱动器9产生用 于驱动滑动电机的信号。也即,由于滑动电机6的接头(cogging), 当物镜12的移动量达到预定水平时,驱动滑动电机6,以便沿盘1的 半径方向移动光学拾取器2。
当正在再现盘时,光盘1旋转并主轴电机3夹持,以便保持距光 学拾取器2的给定距离,并且设置光学拾取器2的位置,使得来自光 学拾取器2的激光束聚焦到光盘1的信号表面上。然而,例如,光盘 1的翘曲或主轴电机3的轴的倾斜将使光盘1摆动。为了使来自光学 拾取器2的激光束在聚焦到这种光盘1的信号表面的同时跟随这种光 盘l,对光学拾取器2执行聚焦伺服控制。也即,驱动器9驱动并控 制聚焦致动器5,以使物镜12沿关于光盘1的垂直方向移动。
具体地,由AD转换器8将RF处理器7所获得的聚焦误差信号 转换为数字信号,并经由控制器11将这样获得的数字信号馈入驱动器 9。在驱动器9中,基于聚焦误差信号,产生用于沿关于光盘l的垂直 方向移动物镜的信号。根据用于沿垂直方向移动物镜的信号,来驱动 并控制聚焦致动器5,以使物镜12沿关于光盘1的垂直方向上下移动。
如上所述运行的光盘装置中的RF处理器7如图2所示配置。图2 示出了 RF处理器7的内部配置以及与设置在光学拾取器装置2内的
光接收传感器的关系。从光学拾取器装置2发射的主光束照射在光盘 1的目标轨道上,两个子光束照射在位于光盘1的目标轨道两侧的轨 道上。
从光盘1反射的主光束进入光学拾取器2的四个光接收传感器A 至D,从光盘1反射的两个子光束每个均进入光学拾取器2的光接收 传感器E和F中的相应一个。这里,光接收传感器A至D被设置为 光接收传感器A和C彼此对角线相对,而光接收传感器B和D彼此 对角线相对。由于光从光盘1反射而进入光接收传感器A至F所获得 的电信号被馈入RF处理器7。基于这样获得的电信号,产生跟踪误差 信号、聚焦误差信号以及RF信号。
RF处理器7包括差分信号产生电路71a至71f,用于将来自光 接收传感器A至F的信号分别转换为差分信号;RF信号产生电路72, 用于通过对来自差分信号产生电路71a至71d的信号执行加法运算, 来产生RF信号;中心误差信号产生电路73a,用于基于通过从来自差 分信号产生电路71a和71d的信号之和中减去来自差分信号产生电路 71b和71c的信号之和而获得的信号,产生用于检査与轨道中心的偏 离的中心误差信号;中心误差信号产生电路73b,用于通过对来自差 分信号产生电路71e的信号和来自差分信号产生电路71f的信号执行 减法运算,来产生中心误差信号;开关SW1,用于选择性地输出来自 中心误差信号产生电路73a和73b的中心误差信号之一;聚焦误差信 号产生电路74,用于基于通过从来自差分信号产生电路71a和71c的 信号之和中减去来自差分信号产生电路71b和71d的信号之和而获得 的信号,来产生聚焦误差信号;跟踪误差信号产生电路75,用于通过 对来自差分信号产生电路71f的信号和来自差分信号产生电路71e的 信号执行减法运算,来产生跟踪误差信号;加法电路76a,用于对来 自差分信号产生电路71a和71c的信号执行加法运算;加法电路76b, 用于对来自差分信号产生电路71b和71d的信号执行加法运算;相位 比较电路77,用于通过比较来自加法电路76a和76b的信号的相位差, 来产生跟踪误差信号;以及开关SW2,用于选择性地输出来自跟踪误 差信号产生电路75和相位比较电路77的跟踪误差信号之一。
在如上所述配置的RF处理器7中,差分信号产生电路71a至71f
具有相同的配置,这在图3中示出。图3示出了与每个差分信号产生 电路71a至71f相对应的差分信号产生电路71的电路配置。
图3所示的差分信号产生电路71包括差分放大级,差分放大级由 以下组件组成npn晶体管Trll,在其基极接收来自光接收传感器A 至F之一的信号;基极接地的叩n晶体管Trl2;电阻器R11和R12, 每个的一端与晶体管Trll和Trl2的集电极中的相应一个相连且另一 端与电源电压相连;恒定电流源711和712,每个的一端与晶体管Trll 和Td2的发射极中的相应一个相连且另一端接地;以及连接在晶体管 Trll和Trl2的发射极之间的电阻器R13。
差分信号产生电路71还包括缓冲级,缓冲级由以下组件组成:npn 晶体管Trl3和Trl4,每个的基极与设置在差分放大级中的晶体管Trl 和Trl2的集电极中的相应一个相连,且集电极施加了电源电压;以及 恒定电流源713和714,每个的一端与晶体管Trl3和Trl4的发射极 中的相应一个相连,另一端接地。在该缓冲级中,从晶体管Trl3的发 射极输出通过使输入晶体管Trll的信号的相位反转而获得的信号;从 晶体管Trl4的发射极输出与输入晶体管Trll的信号具有相同相位的 信号。按照这种方式,从差分信号产生电路71a至71f中的每一个输 出从光接收传感器A至F中的相应一个向其输入的信号的差分信号。
例如,将图4所示的运算处理电路单元用作RF信号产生电路72。 图4所示的运算处理电路单元包括加法运算级,用于对来自光接收传 感器A至D的信号执行加法运算,该加法运算级由以下组件构成晶 体管Tr21a和Tr22a,在其基极分别接收来自差分信号产生电路71a 的差分信号的正信号A+和负信号A-;晶体管Tr21b和Tr22b,在其基 极分别接收来自差分信号产生电路71b的差分信号的正信号B+和负 信号B-;晶体管Tr21c和Tr22c,在其基极分别接收来自差分信号产 生电路71c的差分信号的正信号C+和负信号C-;晶体管Tr21d和 Tr22d,在其基极分别接收来自差分信号产生电路71d的差分信号的正 信号D+和负信号D-;电阻器R21和R22,每个的一端与晶体管Tr21a 和Tr22a的集电极中的相应一个相连,且另一端施加了电源电压;连 接在晶体管Tr21 a和Tr22的集电极之间的电容器C21;连接在晶体管 Tr21a和Tr22a的发射极之间的电阻器R23a;连接在晶体管Tr21b和
Tr22b的发射极之间的电阻器R23b;连接在晶体管Tr21c和Tr22c的 发射极之间的电阻器R23c;连接在晶体管Tr21d和TR22d的发射极 之间的电阻器R23d;恒定电流源721a至721d,每个的一端与晶体管 Tr21a至Tr21d的发射极中的相应一个相连,且另一端接地;以及恒 定电流源722a至722d,每个的一端与晶体管Tr2a至Tr22d的发射极 中的相应一个相连,且另一端接地。
在该加法运算级中,晶体管Tr21a至Tr21d的集电极彼此相连, 晶体管Tr22a至Tr22d的集电极彼此相连。也即,经过晶体管Tr21a 至Tr21d的电流经过电阻器R21,并且经过晶体管Tr22a至Tr22d的 电流经过电阻器R22。结果,经过晶体管Tr21a至Tr21d的电流基于 正信号A+至D+,而经过晶体管Tr22a至Tr22d的电流基于负信号A-至D-。
因此,基于正信号A+至D+的电流之和经过电阻器R21;基于负 信号A-至D-的电流之和经过电阻器R22。也即,加法运算级产生对 从光接收传感器A至D输入的信号的差分信号执行加法运算而获得的 信号。此外,电阻器R21和R22以及电阻器C21形成允许预定频率处 的信号A+至D+以及A-至D-的信号通过的滤波器。
这使得在电阻器R21两端产生与正信号A+至D+之和相对应的电 压降,并且在晶体管Tr21a至Tr21d的集电极连接在一起的节点处出 现与正信号A+至D+之和相对应的电压。类似地,在电阻器R22两端 产生与负信号A-至D-之和相对应的电压降,并且在晶体管Tr22a至 Tr22d的集电极连接在一起的节点处出现与负信号A-至D-之和相对应 的电压。
另外,集电极与晶体管Tr21a至Tr21d的集电极连接在一起处的 节点相连的npn晶体管Trl、集电极与晶体管Tr22a至Tr22d的集电极 连接在一起处的节点相连的npn晶体管Tr2、连接在晶体管Trl和Tr2 的发射极之间的电阻器R、 一端与晶体管Trl的发射极相连且另一端 接地的恒定电流源701、 一端与晶体管Tr2的发射极相连且另一端接 地的恒定电流源702共同形成偏移调节级。
由要馈入晶体管Trl和Tr2的基极的电压之差确定偏移量。经过 晶体管Trl的电流经过电阻器R21,并且经过晶体管Tr2的电流经过
电阻器R22。通过经过晶体管Trl和Tr2的电流之差,来调节对正信 号A+至D+执行加法运算而获得的电压的偏移,该电压出现在晶体管 Tr21a至Tr21d的集电极连接在一起处的节点处。类似地,通过经过 晶体管Trl和Tr2的电流之差,来调节对负信号A-至D-执行加法运算 所获得的电压的偏移,该电压出现在晶体管Tr22a至Tr22d的集电极 连接在一起处的节点处。
此外,提供缓冲级,该缓冲级由以下组件组成叩n晶体管Tr3 和Tr4,每个的基极与晶体管Trl和Tr2的集电极中的相应一个相连, 且集电极施加了电源电压;以及恒定电流源703和704,每个的一端 与晶体管Tr3和Tr4的发射极中的相应一个相连,且另一端接地。利 用这种配置,将对正信号A+至D+执行加法运算所获得的电压,即偏 移调节级执行了偏移调节的电压,馈入晶体管Tr3的基极,从而从晶 体管Tr3的发射极输出RF信号的正信号。类似地,将对负信号A-至 D-执行加法运算所获得的电压,即偏移调节级执行了偏移调节的电 压,馈入晶体管Tr4的基极,从而从晶体管Tr4的发射极输出RF信 号的负信号。
例如,将图5所示的运算处理电路单元用作中心误差信号产生电 路73a。与图4所示的运算处理电路单元一样,图5所示的运算处理 电路单元也包括由晶体管Trl和Tr2、电阻器R以及恒定电流源701 和702组成的偏移调节级以及由晶体管Tr3和Tr4以及恒定电流源703 和704组成的缓冲级。
对来自光接收传感器A至D的信号执行加法/减法运算的加法/减 法运算级由以下组件组成晶体管Tr31a至Tr31d,在其基极分别接 收来自差分信号产生电路71a至71d的差分信号的正信号A+至D+; 晶体管Tr32a至Tr32d,在其基极分别接收来自差分信号产生电路71a 至71d的差分信号的负信号A-至D-;电阻器R31a和R32a,每个的 一端与晶体管Tr31a和Tr32a的集电极中的相应一个相连,且另一端 施加了电源电压;连接在晶体管Tr31a和Tr32a的集电极之间的电容 器C31a;连接在晶体管Tr31a和Tr32a的发射极之间的电阻器R33a; 连接在晶体管Tr31b和Tr32b的发射极之间的电阻器R33b;连接在晶 体管Tr31c和Tr32c的发射极之间的电阻器R33c;连接在晶体管Tr31d
和Tr32d的发射极之间的电阻器R33d;恒定电流源731a至731d,每 个的一端与晶体管Tr31a至Tr31d的发射极中的相应一个相连,且另 一端接地;以及恒定电流源732a至732d,每个的一端与晶体管Tr32a 至Tr32d的发射极中的相应一个相连,且另一端接地。
在该加法/减法运算级中,晶体管Tr31a、 Tr32b、 Tr32c以及Tr31d 的集电极连接在一起,晶体管Tr32a、 Tr31b、 Tr31c以及Tr32d的集 电极连接在一起。晶体管Trl的集电极以及晶体管Tr3的基极与晶体 管Tr31a、 Tr32b、 Tr32c和Tr31d的集电极连接在一起处的节点相连, 晶体管Tr2的集电极以及晶体管Tr4的基极与晶体管Tr32a、 Tr31b、 Tr31c和Tr32d的集电极连接在一起处的节点相连。
利用这种配置,基于正信号A+和D+以及负信号B-和C-的电流 之和经过电阻器R31a;基于负信号A-和D-以及正信号B+和C+的电 流之和经过电阻器R32a。也即,该加法/减法运算级产生信号,该信 号是通过从对从光接收传感器A和D输入的差分信号执行加法运算而 获得的信号中减去对从光接收传感器B和C输入的差分信号执行加法 运算而获得信号所获得的。此外,电阻器R31a和R32a以及电容器 C31a形成允许特定频率处的信号A+至D+以及A-至D-通过的滤波器。
例如,将图6所示的运算处理电路单元用作中心误差信号产生电 路73b。图6所示的运算处理电路单元也包括图4和5所示的偏移调 节级和缓冲级。
对来自光接收传感器E和F的信号执行减法运算的减法运算级由 以下组件组成晶体管Tr31e和TR31f,在其基极分别接收来自差分 信号产生电路71e和71f的差分信号的正信号E+和F+;晶体管Tr32e 和Tr32f,在其基极分别接收来自差分信号产生电路71e和71f的差分 信号的负信号E-和F-;电阻器R31b和R32b,每个的一端与晶体管 Tr31e和Tr32e的集电极中的相应一个相连,且另一端施加了电源电 压;连接在晶体管Tr31e和Tr32e的集电极之间的电容器C31b;连接 在晶体管Tr31e和Tr32e的发射极之间的电阻器R33e;连接在晶体管 Tr31f和Tr32f的发射极之间的电阻器R33f;以及恒定电流源731e、 731f、 732e和732f,每个的一端与晶体管Tr31e、 Tr31f、 Tr32e以及 Tr32f的发射极中的相应一个相连,且另一端接地。
在该减法运算级中,晶体管Tr31e和Tr32f的集电极连接在一起, 晶体管Tr32e和Tr31f的集电极连接在一起。晶体管Trl的集电极以 及晶体管Tr3的基极与晶体管Tr31e和Tr32f的集电极连接在一起处 的节点相连,晶体管Tr2的集电极以及晶体管Tr4的基极与晶体管 Tr32e和Tr31f的集电极连接在一起处的节点相连。
利用这种配置,基于正信号E+和负信号F-的电流之和经过电阻 器R31b;基于负信号E-和正信号F+的电流之和经过电阻器R32b。也 即,该减法运算级产生信号,该信号是通过在从光接收传感器E输入 的信号的差分信号中减去从光接收传感器F输入的信号的差分信号而 获得的。此外,电阻器R31b和R32b以及电阻器C31b形成了允许预 定频率处的信号E+、 F+、 E-以及F-通过的滤波器。
例如,将图7所示的运算处理电路单元用作聚焦误差信号产生电 路74。图7所示的运算处理电路单元也包括图4至6所示的偏移调节 级和缓冲级。图7所示的运算处理电路单元包括具有与图5所示的运 算处理电路单元的加法/减法运算级的配置类似配置的加法/减法运算 级。
也即,提供加法/减法运算级,该加法/减法运算级由按照与图5 所示的运算处理电路单元相同的方式连接的以下组件组成晶体管 Tr31a至Tr31d以及Tr32a至Tr32d;电阻器R31a、 R32a以及R33a 至R33d;电容器C31a;以及恒定电流源731a至731a以及732a至732d。 来自差分信号产生电路71d的差分信号的正信号D+和负信号D-分别 输入晶体管Tr31c和Tr32c的基极,来自差分信号产生电路71c的差 分信号的正信号C+和负信号C-分别输入晶体管Tr31d和Tr32d的基 极。在其它方面,该加法/减法运算级具有与图5所示的运算处理电路 单元类似的配置。
利用这种配置,基于正信号A+和C+以及负信号B-和D-的电流 之和经过电阻器R31a;基于负信号A-和C-以及正信号B+和D+的电 流之和经过电阻器R32a。也即,该加法/减法运算级产生信号,该信 号是通过在从光接收传感器A和C输入的差分信号执行加法运算而获 得的信号中减去从光接收传感器B和D输入的差分信号执行加法运算 所获得的信号而获得的。
例如,将图8所示的运算处理电路单元用作跟踪误差信号产生电
路75。图8所示的运算处理电路单元也包括图4至7所示的偏移调节 级和缓冲级。图8所示的运算处理电路单元包括具有与图6所示的运 算处理电路单元的减法运算级类似配置的减法运算级。
也即,提供减法运算级,该减法运算级由按照图6所示的运算处 理电路单元相同方式连接的以下组件组成晶体管Tr31e、Tr31f、Tr32e 以及Tr32f;电阻器R31b、 R32b、 R33e以及R33f;电容器C31b以及 恒定电流源731e、 731f、 732e和732f。来自差分信号产生电路71f的 差分信号的正信号F+和负信号F-分别输入晶体管Tr31e和Tr32e的基 极,来自差分信号产生电路71e的差分信号的正信号E+和负信号E-分别输入晶体管Tr31f和Tr32f的基极。在其它方面,该减法运算级具 有与图6所示的运算处理电路单元类似的配置。
利用这种配置,基于负信号E-和正信号F+的电流之和经过电阻 器R31b;基于正信号E+和负信号F-的电流之和经过电阻器R32b。也 即,该减法运算级产生信号,该信号是通过在从光接收传感器F输入 的信号的差分信号中减去从光接收传感器E输入的信号的差分信号而 获得的。
例如,将图9所示的运算处理电路单元用作加法电路76a和76b。 图9所示的运算处理电路单元也包括图4至8所示的偏移调节级和缓 冲级。尽管图9所示的运算处理电路单元表示加法电路76a,加法电 路76b具有与图9所示的运算处理电路单元类似的配置。
图9所示的运算处理电路单元中的加法运算级由形成图4所示的 运算处理电路单元中的加法运算级的一部分的以下组件组成晶体管 Tr21a、 Tr21b、 Tr22a以及Tr22b;电阻器R21、 R22、 R23a以及R23b; 电容器C21;以及恒定电流源721a、 721b、 722a以及722b。在用作 加法电路76a时,来自差分信号产生电路71a的差分信号的正信号A+ 输入晶体管Tr21a的基极,来自差分信号产生电路71b的差分信号的 正信号B+输入晶体管Tr21b的基极;来自差分信号产生电路71a的差 分信号的负信号A-输入晶体管Tr22a的基极,来自差分信号产生电路 71b的差分信号的负信号B-输入晶体管Tr22b的基极。在用作加法电 路76b时,来自差分信号产生电路71c的差分信号的正信号C+输入晶 体管Tr21a的基极,来自差分信号产生电路71d的差分信号的正信号 D+输入晶体管Tr21b的基极;来自差分信号产生电路71c的差分信号 的负信号C-输入晶体管Tr22a的基极,来自差分信号产生电路71d的 差分信号的正信号D-输入晶体管Tr22b的基极。
工业实用性
本发明的运算处理电路单元可应用于对交流模拟信号执行加法/ 减法运算的运算处理电路单元。该运算处理电路单元可应用于产生在 光盘装置中执行不同伺服控制的信号的电路装置。
权利要求
1.一种接收多个信号、并对所述多个信号执行加法/减法运算的运算处理电路单元,所述运算处理电路单元包括差分信号产生电路,用于将所述多个信号转换为多个差分信号;以及运算电路,包括多个第一晶体管,每个均在其控制电极处接收来自差分信号产生电路的所述多个差分信号的正信号中的相应一个;多个第二晶体管,每个均在其控制电极处接收所述多个差分信号的负信号中的相应一个,所述多个第二晶体管与所述多个第一晶体管并行设置;以及滤波器电路,连接在被分别输入一个差分信号中的正信号和负信号的第一和第二晶体管之间,其中,在对两个信号执行减法运算时,接收两个信号中的一个信号的第一晶体管的第一电极与接收两个信号中的另一个信号的第二晶体管的第一电极相连,并且接收两个信号中的一个信号的第二晶体管的第一电极与接收两个信号中的另一个信号的第一晶体管的第一电极相连;其中,在对两个信号执行加法运算时,接收两个信号中的一个信号的第一晶体管的第一电极与接收两个信号中的另一个信号的第一晶体管的第一电极相连,并且接收两个信号中的一个信号的第二晶体管的第一电极与接收两个信号中的另一个信号的第二晶体管的第一电极相连。
2.根据权利要求l所述的运算处理电路单元,其中,所述运算电 路包括偏移调节级,所述偏移调节级包括第三晶体管,其第一电极与被输入一个差分信号的正信号的第一 晶体管的第一电极相连;以及第四晶体管,其第一电极与被输入所述一个差分信号的负信号的 第二晶体管的第一电极相连,其中,通过调节要馈入第三和第四晶体管的控制电极的电压,来 去除第一和第二晶体管执行的运算操作所获得的信号偏移。
3. 根据权利要求2所述的运算处理电路单元,其中,所述偏移调节级包括两个恒定电流源,每个的一端与第三和第四晶体管中的相应一个的第二电极相连,另一端被施加第一直流电压;以及 连接在第三和第四晶体管的第二电极之间的电阻器。
4. 根据权利要求1所述的运算处理电路单元,其中,所述运算电 路包括缓冲级,所述缓冲级包括.-第五晶体管,其控制电极与被输入一个差分信号的正信号的第一 晶体管的第一电极相连;以及第六晶体管,其控制电极与被输入所述一个差分信号的负信号的 第二晶体管的第一电极相连,其中,分别由第五和第六晶体管放大并输出第一和第二晶体管执 行的运算操作所获得的信号。
5. 根据权利要求l所述的运算处理电路单元,其中,所述滤波器 电路包括电容器,连接在被输入一个差分信号的正信号的第一晶体管的第 一电极和被输入所述一个差分信号的负信号的第二晶体管的第一电极 之间;第一电阻器, 一端与电容器的一端相连,另一端被施加第二直流 电压;以及第二电阻器, 一端与电阻器的另一端相连,另一端被施加第二直 流电压。
6. 根据权利要求1所述的运算处理电路单元,其中,所述运算电 路包括多个恒定电流源,每个的一端与所述多个第一和第二晶体管中的 相应一个的第二电极相连,另一端被施加第一直流电压;以及多个电阻器,针对每个差分信号设置一个,所述多个电阻器的每 个连接在第一和第二晶体管的第二电极之间。
7.—种从存储有数据的盘存储介质中再现数据或将数据记录到盘 存储介质的盘装置,所述盘装置包括光学拾取器,用于向盘存储介质发射激光束,并检测从盘存储介 质反射的光;伺服装置,用于设置光学拾取器的位置;以及伺服控制器,用于控制伺服装置的操作,其中,所述盘装置包括根据权利要求1至6之一的运算处理电路 单元,作为所述伺服控制器。
全文摘要
通过向晶体管Tr21a至Tr21d以及Tr22a至Tr22d输入差分信号,对四个差分信号执行了加法运算,并且由电容器C21和电阻器R21和R22执行滤波操作。由晶体管Tr1和Tr2去除了对四个差分信号执行加法运算所获得的信号偏移。
文档编号G11B7/09GK101176151SQ20068001690
公开日2008年5月7日 申请日期2006年5月16日 优先权日2005年5月18日
发明者平贺淳, 西川浩二 申请人:罗姆股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1