连接接口单元与存储器储存装置制造方法

文档序号:6765105阅读:128来源:国知局
连接接口单元与存储器储存装置制造方法
【专利摘要】本发明提供一种连接接口单元与存储器储存装置,其包括频率检测器、相位检测器、滤波器、振荡器、取样电路与发射端电路。频率检测器与相位检测器分别检测来自主机系统的输入信号与参考信号之间的频率差与相位差,以产生频率信号与相位信号。通过滤波器的频率信号与相位信号会被传送给振荡器,藉此产生上述的参考信号,其是用以产生时脉信号。取样电路根据参考信号还原输入信号中的输入数据信号。发射端电路根据时脉信号调制输出数据信号以产生输出信号,并且将输出信号传送至主机系统。藉此,连接接口单元可以符合传输标准的规范。
【专利说明】
连接接口单元与存储器储存装置

【技术领域】
[0001 ] 本发明是有关于一种连接接口单元,且特别是有关于一种连接接口单元与存储器储存装置。

【背景技术】
[0002]数码相机、移动电话与MP3播放器在这几年来的成长十分迅速,使得消费者对储存媒体的需求也急速增加。由于可复写式非易失性存储器模块(例如,闪存)具有数据非易失性、省电、体积小,以及无机械结构等特性,所以非常适合内建于上述所举例的各种可携式多媒体装置中
[0003]一般来说,可复写式非易失性存储器模块是通过一个连接接口单元电性连接至一个主机系统。此连接接口单元会相容于一个传输标准,例如为通用串行总线(UniversalSerial Bus,简称USB)标准。主机系统与连接接口单元之间所传输的数据会以某一个特定频率来传输,因此连接接口单元必须要能产生此特定频率的时脉信号。为了要能符合传输标准的规范,此时脉信号的频率必须要稳定,因此通常会在连接接口单元中配置一个石英振荡器来产生此时脉信号。然而,相较于其他类别的振荡器来说,石英振荡器的成本较高。并且,当连接接口单元的温度改变时,振荡器的特性可能会改变,导致时脉信号的频率会偏移。因此,如何在不使用石英振荡器的限制下设计连接接口单元,使得连接接口单元能符合一个传输标准的规范,为此领域技术人员所关心的议题。


【发明内容】

[0004]本发明提供一种连接接口单元与存储器储存装置,可以在不具有石英振荡器的情况下符合一个传输标准的规范。
[0005]本发明一范例实施例提供一种连接接口单元,其不具有一石英振荡器。此连接接口单元包括频率检测器、相位检测器、至少一个滤波器、振荡器、第一取样电路与发射端电路。频率检测器是用以接收来自主机系统的输入信号,并检测输入信号与第一参考信号之间的频率差以产生第一频率信号。相位检测器是用以接收所述的输入信号,并检测输入信号与第一参考信号之间的相位差以产生第一相位信号。滤波器是用以滤波第一频率信号以产生第二频率信号,并且滤波第一相位信号以产生第二相位信号。振荡器是电性连接至上述的滤波器、频率检测器与相位检测器,用以根据第二频率信号与第二相位信号起振以产生第一参考信号,其中第一参考信号是用以产生一时脉信号。第一取样电路是电性连接至振荡器,用以根据第一参考信号还原输入信号中的输入数据信号。发射端电路是用以根据时脉信号调制一个输出数据信号以产生一输出信号,并且将输出信号传送至主机系统。
[0006]在一范例实施例中,上述的连接接口单元还包括一储存单元。此储存单元是电性连接至上述的滤波器与振荡器,用以在输入信号的振幅符合临界值时,储存第二频率信号或第二相位信号的一振荡信息。储存单元用以在输入信号的振幅不符合临界值时,提供振荡信息给振荡器,并且振荡器用以根据此振荡信息起振以产生第一参考信号。
[0007]在一范例实施例中,上述的滤波器包括第一滤波器与第二滤波器。第一滤波器是电性连接至频率检测器,而第二滤波器是电性连接至相位检测器。储存单元包括放大器、电容与多工器。放大器包括第一端、第二端与一输出端。放大器的第一端是电性连接至第二滤波器,放大器的第二端是电性连接至放大器的输出端。电容的第一端是电性连接至放大器的输出端,并且电容是用以储存上述的振荡信息,其中此振荡信息为第一参考信号的电平。多工器包括第一端、第二端与一输出端。多工器的第一端电性连接至第二滤波器,多工器的第二端电性连接至放大器的输出端,而多工器的输出端电性连接至振荡器。若输入信号的振幅符合临界值,多工器将其第一端上的信号输出给振荡器。若输入信号的振幅不符合临界值,多工器将其第二端上的信号输出给振荡器。
[0008]在一范例实施例中,上述的连接接口单元还包括一锁相回路电路,电性连接至振荡器与发射端电路。此锁相回路电路是用以根据第一参考信号产生时脉信号。
[0009]在一范例实施例中,上述的连接接口单元还包括展频控制电路与频率调整器。展频控制电路是用以提供展频信号。频率调整器是电性连接至展频控制电路与锁相回路电路,用以根据展频信号对时脉信号进行展频操作,并且将经过展频操作的时脉信号传送给上述的发射端电路。
[0010]在一范例实施例中,上述的第一参考信号与时脉信号相同。
[0011]在一范例实施例中,上述的连接接口单元还包括一检测电路与一数字振荡器。检测电路是用以检测第一参考信号与第二参考信号之间的信号特性差异以产生一差异信号。数字振荡器是用以根据差异信号起振以产生第二参考信号,其中第二参考信号是用以产生时脉信号。
[0012]在一范例实施例中,上述的连接接口单元还包括一除频器与一锁相回路电路。除频器是电性连接至检测电路、振荡器、频率检测器与相位检测器,用以降低第一参考信号的频率,并且将降低频率后的第一参考信号传送给检测电路。锁相回路电路是用以根据第二参考信号产生时脉信号。
[0013]在一范例实施例中,上述的连接接口单元还包括一温度感测模块,用以在输入信号的振幅符合临界值时加热数字振荡器,并且纪录数字振荡器在多个温度下的多个码。这些码与所述多个温度的对应关系为对射,并且数字振荡器是根据这些码来产生第二参考信号。温度感测模块是用以在输入信号的振幅不符合临界值时,检测数字振荡器的一目前温度,根据目前温度与所述的多个码产生一目前码,并且将目前码传送给数字振荡器。数字振荡器会根据此目前码起振以产生第二参考信号。
[0014]在一范例实施例中,若目前温度为所述多个温度的其中之一,温度感测模块用以将目前温度所对应的码当做目前码。若目前温度不为所述多个温度的其中之一,温度感测模块会根据目前温度来内插或外插所述的涡个码以产生目前码。
[0015]在一范例实施例中,上述的温度感测模块包括寄存器、第一开关、第二开关、加热器、温度传感器、模拟数字转换器与控制器。寄存器是电性连接至检测电路;第一开关是电性连接在检测电路与数字振荡器之间;第二开关则是电性连接在寄存器与数字振荡器之间。加热器是用以加热数字振荡器。温度传感器是用以检测所述的多个温度与目前温度来输出多个电压。模拟数字转换器,用以将这些电压转换为多个数字数据。控制器是用以将这些数字数据与所述的多个码储存在寄存器中。若输入信号的振幅符合临界值,控制器用以将第一开关导通并且将第二开关截止。若输入信号的振幅不符合临界值,控制器用以将第一开关截止且将第二开关导通,并且根据目前温度与所述的多个码来产生目前码。
[0016]在一范例实施例中,上述的连接接口单元还包括一接收端电路。此接收端电路电性连接至频率检测器及相位检测器,用以接收来自主机系统的信号,并对该信号进行补偿或滤波以产生上述的输入信号。
[0017]在一范例实施例中,上述的接收端电路惟一均衡器,此均衡器包括:第一电感,其第一端电性连接至系统电压;第一电阻,其第一端电性连接至第一电感的第二端;第一晶体管,其第一端电性连接至第一电阻的第二端;第二电感,其第一端电性连接至系统电压;第二电阻,其第一端电性连接至第二电感的第二端;第二晶体管,其第一端电性连接至第二电阻的第二端;第三电阻,包括第一端与第二端,其中第三电阻的第一端电性连接至第一晶体管的第二端,并且第三电阻的第二端电性连接至第二晶体管的第二端;第一电容,包括第一端与第二端,其中第一电容的第一端电性连接至第一晶体管的第二端与第三电阻的第一端,并且第一电容的第二端电性连接至第二晶体管的第二端与第三电阻的第二端;第一电流源,电性连接至第一晶体管的第二端、第三电阻的第一端与第一电容的第一端;第二电流源,电性连接至第二晶体管的第二端、第三晶体管的第二端与第一电容的第二端。其中,来自主机系统的信号从第一晶体管的控制端与第二晶体管的控制端之间输入。第一晶体管的第一端与第二晶体管的第一端之间的电位差形成上述的输入信号。
[0018]在一范例实施例中,上述的发射端电路包括第二取样电路与传送驱动器。第二取样电路是用以根据时脉信号来调制输出数据信号以产生输出信号。传送驱动器是电性连接至第二取样电路,用以将输出信号传送至主机系统。
[0019]在一范例实施例中,上述的传送驱动器包括:第四电阻,其第一端电性连接至一系统电压;第三晶体管,其第一端电性连接至第四电阻的第二端;第五电阻,其第一端电性连接至系统电压;第四晶体管,其第一端电性连接至第五电阻的第二端;第三电流源,电性连接至第三晶体管的第二端与第四晶体管的第二端。其中,上述的输出信号从第三晶体管的控制端与第四晶体管的控制端之间输入。第三晶体管的第一端与第四晶体管的第一端之间的电位差形成传送给主机系统的输出信号。
[0020]以另外一个角度来说,本发明一范例实施例提出一种存储器储存装置,包括连接接口单元、可复写式非易失性存储器模块与存储器控制器。连接接口单元是用以电性连接至主机系统,并且连接接口单元不具有石英振荡器。可复写式非易失性存储器模块包括多个实体抹除单元。存储器控制器是电性连接至连接接口单元与可复写式非易失性存储器模块。此连接接口单元包括频率检测器、相位检测器、至少一个滤波器、振荡器、第一取样电路与发射端电路。频率检测器是用以接收来自主机系统的输入信号,并检测输入信号与第一参考信号之间的频率差以产生第一频率信号。相位检测器是用以接收所述的输入信号,并检测输入信号与第一参考信号之间的相位差以产生第一相位信号。滤波器是用以滤波第一频率信号以产生第二频率信号,并且滤波第一相位信号以产生第二相位信号。振荡器是电性连接至上述的滤波器、频率检测器与相位检测器,用以根据第二频率信号与第二相位信号起振以产生第一参考信号,其中第一参考信号是用以产生一时脉信号。第一取样电路是电性连接至振荡器,用以根据第一参考信号还原输入信号中的输入数据信号。发射端电路是用以根据时脉信号调制一个输出数据信号以产生一输出信号,并且将输出信号传送至主机系统。
[0021]基于上述,本发明范例实施例所提出的连接接口单元与存储器储存装置,可以通过来自主机系统的输入信号来产生一个时脉信号,并且用此时脉信号来将数据传输给主机系统。藉此,连接接口单元上不需要配置石英振荡器。
[0022]为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。

【专利附图】

【附图说明】
[0023]图1A是根据一范例实施例所示出的主机系统与存储器储存装置的方块示意图;
[0024]图1B是根据一范例实施例所示出的电脑、输入/输出装置与存储器储存装置的示意图;
[0025]图1C是根据一范例实施例所示出的主机系统与存储器储存装置的示意图;
[0026]图2示出图1A所示的存储器储存装置的概要方块图;
[0027]图3是根据第一范例实施例示出连接接口单元的部分方块图;
[0028]图4是根据第一范例实施例示出接收端电路310的电路图;
[0029]图5是根据第一范例实施例不出传输驱动器334的电路图;
[0030]图6是根据第二范例实施例示出连接接口单元的部分方块图;
[0031]图7是根据第二范例实施例示出储存单元610的电路图;
[0032]图8是根据第三范例实施例示出连接接口单元的部分方块图;
[0033]图9是根据第四范例实施例示出连接接口单元的部分方块图;
[0034]图10是根据第四范例实施例示出温度感测模块的电路图;
[0035]图11是根据第四范例实施例示出数字振荡器的频率-电压取线图;
[0036]图12是根据第四范例实施例示出记录在寄存器的设置表的示意图;
[0037]图13是根据第四范例实施例示出温度感测模块的操作流程图;
[0038]图14是根据第五范例实施例示出连接接口单元的部分方块图;
[0039]图15是根据第六范例实施例示出连接接口单元的部分方块图。
[0040]附图标识说明:
[0041]1000:主机系统;
[0042]1100:电脑;
[0043]1102:微处理器;
[0044]1104:随机存取存储器;
[0045]1106:输入/输出装置;
[0046]1108:系统总线;
[0047]1110:数据传输接口;
[0048]1202:鼠标;
[0049]1204:键盘;
[0050]1206:显示器;
[0051]1208:打印机;
[0052]1212:优盘;
[0053]1214:存储卡;
[0054]1216:固态硬盘;
[0055]1310:数码相机;
[0056]1312:SD 卡;
[0057]1314:MMC 卡;
[0058]1316:存储棒;
[0059]1318:CF 卡;
[0060]1320:嵌入式储存装置;
[0061]100:存储器储存装置;
[0062]102、600、800、900、1400、1500:连接接口单元;
[0063]104:存储器控制器;
[0064]106:可复写式非易失性存储器模块;
[0065]304(0)?304 (R):实体抹除单元;
[0066]310:接收端电路;
[0067]312:频率检测器;
[0068]314:相位检测器;
[0069]316、318:滤波器;
[0070]f_l:第一频率信号;
[0071]f_2:第二频率信号;
[0072]P_1:第一相位信号;
[0073]P_2:第二相位信号;
[0074]320:振荡器;
[0075]322、332:取样电路;
[0076]S_in:输入信号;
[0077]Data_in:输入数据信号;
[0078]S_ref_l:第一参考信号;
[0079]S_clk:时脉信号;
[0080]330:发射端电路;
[0081]334:传输驱动器;
[0082]Data_out:输出数据信号;
[0083]S_out:输出信号;
[0084]Vcc:系统电压;
[0085]Rl ?R5:电阻;
[0086]401、402、411、412、501、502、511、512:端点;
[0087]M0S_1、M0S_2、M0S_3、M0S_4:晶体管;
[0088]CS_1、CS_2、CS_3:电流源;
[0089]C1、C2:电容;
[0090]L1、L2:电感;
[0091]610:储存单元;
[0092]710:放大器;
[0093]720:多工器;
[0094]810、1430:锁相回路电路;
[0095]910:检测电路;
[0096]S_dif:差异信号;
[0097]920、1420:数字振荡器;
[0098]S_ref_2:第二参考信号;
[0099]Sff_l:第一开关;
[0100]Sff_2:第二开关;
[0101]V_t:电压;
[0102]1010:温度感测模块;
[0103]1011:寄存器;
[0104]1012:加热器;
[0105]1013:温度传感器;
[0106]1014:模拟数字转换器;
[0107]1015:控制器;
[0108]1120:曲线;
[0109]1200:设置表;
[0110]S1301 ?S1306:步骤;
[0111]1410:除频器;
[0112]1510:展频控制电路;
[0113]1520:频率调整器;
[0114]S_ssc:展频信号。

【具体实施方式】
[0115]第一范例实施例一般而言,存储器储存装置(亦称,存储器储存系统)包括可复写式非易失性存储器模块与控制器(亦称,控制电路)。通常存储器储存装置是与主机系统一起使用,以使主机系统可将数据写入至存储器储存装置或从存储器储存装置中读取数据。
[0116]图1A是根据一范例实施例所示出的主机系统与存储器储存装置的方块示意图,图1B是根据一范例实施例所示出的电脑、输入/输出装置与存储器储存装置的示意图,图1C是根据一范例实施例所示出的主机系统与存储器储存装置的示意图。请参照图1A,主机系统1000 —般包括电脑1100与输入/输出(input/output,简称I/O)装置1106。电脑1100包括微处理器1102、随机存取存储器(random access memory,简称RAM) 1104、系统总线1108与数据传输接口 1110。输入/输出装置1106包括如图1B的鼠标1202、键盘1204、显示器1206与打印机1208。必须了解的是,图1B所示的装置非限制输入/输出装置1106,输入/输出装置1106可还包括其他装置。
[0117]在本发明实施例中,存储器储存装置100是通过数据传输接口 1110与主机系统1000的其他元件电性连接。通过微处理器1102、随机存取存储器1104与输入/输出装置1106的运作可将数据写入至存储器储存装置100或从存储器储存装置100中读取数据。例如,存储器储存装置100可以是如图1B所示的优盘1212、存储卡1214或固态硬盘(SolidState Drive,简称SSD) 1216等的可复写式非易失性存储器储存装置。
[0118]一般而言,主机系统1000为可实质地与存储器储存装置100配合以储存数据的任意系统。虽然在本范例实施例中,主机系统1000是以电脑系统来作说明,然而,在本发明另一范例实施例中主机系统1000可以是数码相机、摄像机、通信装置、音频播放器或视频播放器等系统。例如,在主机系统为数码相机(摄像机)1310时,可复写式非易失性存储器储存装置则为其所使用的SD卡1312、MMC卡1314、存储棒(memory stick) 1316、CF卡1318或嵌入式储存装置1320 (如图1C所示)。嵌入式储存装置1320包括嵌入式多媒体卡(Embedded MMC,简称eMMC)。值得一提的是,嵌入式多媒体卡是直接电性连接于主机系统的基板上。
[0119]图2示出图1A所示的存储器储存装置的概要方块图。
[0120]请参照图2,存储器储存装置100包括连接接口单元102、存储器控制器104与可复写式非易失性存储器模块106。
[0121]在本范例实施例中,连接接口单元102是相容于通用串行总线(Universal SerialBus,简称USB)标准。然而,必须了解的是,本发明不限于此,连接接口单元102亦可以是符合并列先进附件(Parallel Advanced Technology Attachment,简称 PATA)标准、电气和电子工程师协会(Institute of Electrical and Electronic Engineers,简称 IEEE) 1394标准、高速周边零件连接接口(Peripheral Component Interconnect Express,简称 PCIExpress)标准、序列先进附件(Serial Advanced Technology Attachment,简称 SATA)标准、安全数字(Secure Digital,简称SD)接口标准、超高速一代(Ultra High Speed-1,简称UHS-1)接口标准、超高速二代(Ultra High Speed-1I,简称UHS-1I)接口标准、存储棒(Memory Stick,简称MS)接口标准、多媒体储存卡(Multi Media Card,简称MMC)接口标准、炭入式多媒体储存卡(Embedded Multimedia Card,简称eMMC)接口标准、通用快闪存储器(Universal Flash Storage,简称 UFS)接口标准、小型快闪(Compact Flash,简称 CF)接口标准、整合式驱动电子接口(Integrated Device Electronics,简称IDE)标准或其他适合的标准。连接接口单元102可与存储器控制器104封装在一个芯片中,或者连接接口单兀102是布设于一包含存储器控制器104之芯片外。
[0122]存储器控制器104用以执行以硬件型式或固件型式实作的多个逻辑闸或控制指令,并且根据主机系统1000的指令在可复写式非易失性存储器模块106中进行数据的写入、读取与抹除等运作。
[0123]可复写式非易失性存储器模块106是电性连接至存储器控制器104,并且用以储存主机系统1000所写入的数据。可复写式非易失性存储器模块106具有实体抹除单元304(0)?304(R)。例如,实体抹除单元304(0)?304(R)可属于同一个存储器晶粒(die)或者属于不同的存储器晶粒。每一实体抹除单元分别具有复数个实体程序化单元,并且属于同一个实体抹除单元之实体程序化单元可被独立地写入且被同时地抹除。例如,每一实体抹除单元是由128个实体程序化单元所组成。然而,必须了解的是,本发明不限于此,每一实体抹除单元是可由64个实体程序化单元、256个实体程序化单元或其他任意个实体程序化单元所组成。
[0124]更具体来说,每一个实体抹除单元包括多条字符线与多条比特线,每一条字符线与每一比特线交叉处配置有一个记忆胞。每一个记忆胞可储存一或多个比特。在同一个实体抹除单元中,所有的记忆胞会一起被抹除。在此范例实施例中,实体抹除单元为抹除的最小单位。亦即,每一实体抹除单元含有最小数目之一并被抹除的记忆胞。例如,实体抹除单元为实体区块。另一方面,同一个字符线上的记忆胞会组成一或多个实体程序化单元。若每一个记忆胞可储存2个以上的比特,则同一个字符线上的实体程序化单元可被分类为下实体程序化单元与上实体程序化单元。一般来说,下实体程序化单元的写入速度会大于上实体程序化单元的写入速度。在此范例实施例中,实体程序化单元为程序化的最小单元。即,实体程序化单元为写入数据的最小单元。例如,实体程序化单元为实体页面或是实体扇(sector)。若实体程序化单元为实体页面,则每一个实体程序化单元通常包括数据比特区与冗余比特区。数据比特区包含多个实体扇,用以储存使用者的数据,而冗余比特区用以储存系统的数据(例如,错误更正码)。在本范例实施例中,每一个数据比特区包含32个实体扇,且一个实体扇的大小为512比特组(byte,B)。然而,在其他范例实施例中,数据比特区中也可包含8个、16个或数目更多或更少的实体扇,本发明并不限制实体扇的大小以及个数。
[0125]在本范例实施例中,可复写式非易失性存储器模块106为多阶记忆胞(MultiLevel Cell,简称MLC)NAND型快闪存储器模块,即一个记忆胞中可储存至少2个比特。然而,本发明不限于此,可复写式非易失性存储器模块106亦可是单阶记忆胞(Single LevelCell,简称SLC)NAND型快闪存储器模块、复数阶记忆胞(Trinary Level Cell,简称TLC)NAND型快闪存储器模块、其他快闪存储器模块或其他具有相同特性的存储器模块。
[0126]图3是根据第一范例实施例示出连接接口单元的部分方块图。
[0127]请参照图3,连接接口单元102包括接收端电路310、频率检测器312、相位检测器314、滤波器316、滤波器318、振荡器320、取样电路322(亦称第一取样电路)、发射端电路330。值得注意的是,连接接口单元102还可包括其他电路,但不具有石英振荡器。
[0128]接收端电路310用以接收来自主机系统1000的信号并且提供输入信号S_in。其中,在本范例实施例,接收端电路310为一均衡器(Equalizer),但接收端电路310亦可为一限幅放大器(Limiting Amplifier)、转阻放大器(transimpedence amplifier)或其他用以接收主机系统1000传送过来的信号的电路,并不以此为限。此外,接收端电路310可对输入的信号进行例如为补偿或滤波的处理。频率检测器312会接收输入信号S_in,并且检测输入信号S_in与第一参考信号S_ref_l之间的频率差以产生第一频率信号f_l。例如,第一频率信号f_l可用来表示输入信号S_in的频率是大于、小于或等于第一参考信号S_ref_l的频率。滤波器316会滤波第一频率信号f_l_以产生第二频率信号f_2。相位检测器314也会接收输入信号S_in,并且检测输入信号S_in与第一参考信号S_ref_l之间的相位差以产生第一相位信号P_l。例如,第一相位信号P_1可用来表不输入信号S_in的相位是领先、落后、或相同于第一参考信号S_ref_l的相位。滤波器318会滤波第一相位信号P_1以产生第二相位信号P_2。
[0129]在此范例实施例中,滤波器316与滤波器318都为低通滤波器。然而,在另一范例实施例中,滤波器316与滤波器318可被合并并被实作为一个滤波器。此滤波器会接收第一频率信号f_l与第一相位信号P_1并产生对应的第二频率信号f_2与第二相位信号P_2。在一范例实施例中,频率检测器312与滤波器316之间可配置一个电荷帮浦(Charge pump),并且相位检测器314与滤波器318之间也可配置一个电荷帮浦,本发明并不在此限。
[0130]振荡器320是电性连接至滤波器316、滤波器318、频率检测器312与相位检测器314,并且会根据第二频率信号f_2与第二相位信号P_2起振来产生第一参考信号S_ref_l。在此范例实施例中,振荡器320为压控振荡器,例如为哈特利(Hartley)振荡器、柯比兹(Colpitts)振荡器、克拉普(Clapp)振荡器、相移(phase-shift)振荡器、RC振荡器、LC振荡器或其他不为石英振荡器的振荡器。在另一范例实施例中,振荡器320也可为数字振荡器,此时滤波器316与振荡器320之间会配置一个模拟数字转换器,并且滤波器318与振荡器320之间也会配置一个模拟数字转换器。
[0131]取样电路322电性连接至振荡器320,用以根据第一参考信号S_ref_l来还原(recover)输入信号S_in中的输入数据信号Data_in。输入数据信号Data_in例如为主机系统1000所下达的写入指令、读取指令、写入数据、或是其他任意的指令或数据,本发明并不限制输入数据信号Datajn的内容。值得注意的是,若主机系统1000并没有传送数据给存储器储存装置100,则表示输入信号S_in的振幅会小于一个临界值(即,输入信号S_in只会包括一些噪音)。此临界值例如是传输标准所定义的一个数值,但本发明并不限制此临界值为多少。换句话说,若输入信号S_in的振幅小于上述的临界值,则输入信号S_in中便不会包括输入数据信号Datajn。
[0132]第一参考信号S_ref_l是用以产生时脉信号S_clk。在此范例实施例中,第一参考信号S_ref_l是相同于时脉信号S_clk,以下会再说明其他态样。发射端(transmitter)电路330会根据时脉信号S_clk来调制输出数据信号Data_out以产生输出信号S_out,并且将输出信号S_out传送给主机系统1000。例如,发射端电路330会包括取样电路332 (亦称第二取样电路)与传输驱动器334。取样电路332会调制输出数据信号Data_out,而传送驱动器334会将输出信号S_out传送给主机系统1000。其中,发射端电路330可例如是电流式逻辑发送电路(Current-Mode Logic Transmitter)、低压差分发送电路(Low VoltageDifferential Signaling Transmitter)或其他用以将信号传输至其他装置的信号发送电路。另一方面,输出数据信号Data_out为存储器控制器104所要传输给主机系统1000的数据,例如为储存在实体抹除单元304(0)?304(R)中的系统数据或是使用者数据。然而,本发明也不限制输出数据信号Data_out的内容
[0133]在一范例实施例中,输入信号S_in具有一固定基准频率,例如是5GHz (gigahertz)。经由将第一参考信号S_ref_l反馈给频率检测器312与相位检测器314,在接收到输入信号S_in的一段时间以后,第一参考信号S_ref_l会逐渐地被锁定在5GHz的频率。特别的是,在本范例实施例中,发射端电路330可直接地接收到振荡器320产生的时脉信号S_clk,并利用时脉信号S_clk来调制输出数据信号Data_out,使得输出信号S_out的频率也会是5GHz。如此一来,发射端电路330中便不需要另外设置石英振荡器以得到一精确的基准频率。
[0134]图4是根据第一范例实施例示出接收端电路310的电路图。请参照图4,来自主机系统1000的信号会从端点401与端点402输入,其中端点402上的电压为参考电压。具体来说,端点401是电性连接至晶体管M0S_1的控制端,晶体管M0S_1的第一端(漏极端)电性连接至电阻Rl的第一端,电阻Rl的第二端电性连接至电感LI的第二端,而电感LI的第一端则是耦接至系统电压Vcc。晶体管M0S_1的第二端(源极端)是电性连接至电阻R3的第一端、电容Cl的第一端与电流源CS_1。端点402是电性连接至晶体管MOS_2的控制端,晶体管MOS_2的第一端(漏极端)电性连接至电阻R2的第二端,电阻R2的第一端电性连接至电感L2的第二端,而电感L2的第一端则是电性连接至系统电压Vcc。晶体管MOS_2的第二端(源极端)是电性连接至电阻R3的第二端、电容Cl的第二端与电流源CS_2。端点412与端点411之间的电位差形成输入信号S_in,其中端点412上的电压为参考电压。在一范例实施例中,接收端电路310是用以调整输入阻抗。
[0135]图5是根据第一范例实施例示出传输驱动器334的电路图。请参照图5,输出信号S_out是从端点501与端点502输入,其中端点502上的电压为参考电压。端点501是电性连接至晶体管M0S_3的控制端。晶体管M0S_3的第二端(源极端)是电性连接至电流源CS_3,晶体管M0S_3的第一端(漏极端)是电性连接至电阻R4的第二端,而电阻R4的第一端是电性连接至系统电压Vcc。端点502是电性连接至晶体管M0S_4的控制端。晶体管M0S_4的第二端(源极端)是电性连接至电流源CS_3,晶体管M0S_4的第一端(漏极端)是电性连接至电阻R5的第二端,而电阻R5的第一端是电性连接至系统电压Vcc。端点511与端点512之间的电位差形成传送给主机系统1000的输出信号,其中端点512上的电压为参考电压。在一范例实施例中,传送驱动器334是用以改变输出信号S_out的电平,但并不改变输出信号S_out的相位或频率。
[0136]第二范例实施例
[0137]第二范例实施例与第一范例实施例具有部分相同的元件,在此仅说明不同之处。图6是根据第二范例实施例示出连接接口单元的部分方块图。请参照图6,除了图3所示出的各个元件以外,连接接口单元600还包括了储存单元610。储存单元610是电性连接至滤波器316、滤波器318与振荡器320。当输入信号S_in的振幅符合一临界值(例如,大于等于临界值)时,储存单元610用以储存第二频率信号f_2或是第二相位信号P_2的振荡信息。当无接收到输入信号S_in、输入信号S_in的振幅不符合一临界值(例如,小于临界值)、输入信号S_in不稳定,或输入信号S_in不包括输入数据信号Data_in时,储存单兀610会提供所储存的振荡信息给振荡器320,并且振荡器320会根据此振荡信息起振以产生第一参考信号S_ref_l。具体来说,若振荡器320为压控振荡器,则上述的振荡信息即为第二频率信号f_2或是第二相位信号P_2的电平。若振荡器320为数字振荡器,则储存单元610还包括一个模拟数字转换器,用以将第二频率信号f_2或是第二相位信号P_2转换为一个码(成为上述的振荡信息),并且储存单元610会储存这个码。通过图6的连接接口单元600,如果主机系统1000停止传输数据给存储器储存装置100,但存储器控制器104需要将某些数据传送给主机系统1000,则振荡器320依然可以根据储存单元610中的振荡信息来提供第一参考信号S_ref_l,使得发射端电路330可以正常运作。
[0138]图7是根据第二范例实施例示出储存单元610的电路图。请参照图7,在图7的范例实施例中,振荡器320为压控振荡器,并且储存单元610是用以储存第二相位信号P_2的电平。具体来说,储存单元610包括了放大器710与多工器。放大器710的第一端电性连接至滤波器318,放大器710的第二端是电性连接至放大器710的输出端。放大器710的输出端是电性连接至电容C2的第一端,而电容C2的第二端则是电性连接至接地端。多工器720的第一端是电性连接至滤波器318,多工器720的第二端是电性连接至放大器710的输出端,并且多工器720的输出端是电性连接至振荡器320。若输入信号S_in的振幅符合上述的临界值,电容C2会储存第二相位信号P2的电平,并且多工器720会将其第一端上的信号(即,第二相位信号P_2)输出给振荡器320。当输入信号S_in的振幅不符合临界值时,多工器720会将其第二端上的信号(即,储存在电容C2上的电平)输出给振荡器320。在一范例实施例中,电容C2可用晶体管来实作,并且此晶体管具有相对较厚的氧化层,藉此避免所储存的电平发生了泄漏(leakage)。
[0139]在图7的范例实施例中,储存单元610只包括一组放大器710与多工器720,其用以储存第二相位信号P_2的电平。然而,在另一范例实施例中,储存单元610还包括另一组放大器与多工器,其是用以储存第二频率信号乙2的电平。此另一组放大器与多工器的操作相同于放大器710与多工器720的操作,在此不再赘述。
[0140]第三范例实施例
[0141]第三范例实施例与第一范例实施例具有部分相同的元件,在此仅描述不同之处。图8是根据第三范例实施例示出连接接口单元的部分方块图。请参照图8,除了图3所示出的各个元件以外,连接接口单元800还包括了锁相回路电路810。锁相回路电路810是电性连接至振荡器320与发射端电路330,用以根据第一参考信号S_ref_l产生时脉信号S_elk,以滤除第一参考信号S_ref_l部分的高频噪音或抖动量。在一范例实施例中,锁相回路电路810具有相对较小的频宽,藉此所产生的时脉信号S_clk具有相对第一参考信号S_ref_l较小的抖动(jitter)。
[0142]第四范例实施例
[0143]第四范例实施例与第一范例实施例具有部分相同的元件,在此仅描述不同之处。图9是根据第四范例实施例示出连接接口单元的部分方块图。请参照图9,除了图3所示出的各个元件以外,连接接口单元900还包括了检测电路910与数字振荡器920。检测电路910会检测第一参考信号S_ref_l与第二参考信号S_ref_2之间的一信号特性差异以产生差异信号S_dif。例如,此信号特性差异为频率差或是相位差,而检测电路910可以为频率检测器、相位检测器或频率相位检测器。数字振荡器920会根据差异信号S_dif起振以产生第二参考信号S_ref_2。第二参考信号S_ref_2是用以产生时脉信号S_clk,例如,第二参考信号S_ref_2是相同于时脉信号S_clk。在此范例实施例中,数字振荡器920为LC振荡器,并且第二参考信号S_ref_2的频率为5GHz。然而,在其他范例实施例中,数字振荡器920也可为其他类型的振荡器或是置换为压控振荡器,本发明并不在此限。
[0144]在一范例实施例中,检测电路910与数字振荡器920之间还配置有一个储存单元,用以在输入信号S_in的振幅符合临界值时储存差异信号S_dif ;并且此储存单元会在输入信号S_in不符合临界值时提供所储存的差异信号S_dif给数字振荡器920。在此范例实施例中,差异信号S_dif为数字信号,数字振荡器920会把差异信号S_dif当作一个码,并且不同数值的码会让数字振荡器920输出不同频率的第二参考信号S_ref_2。然而,当数字振荡器920的温度改变时,相同数值的码可能会产生不同频率的第二参考信号S_ref_2。例如,当输入信号S_in的振幅符合临界值时,数字振荡器920的温度为20°C C,此时所储存的码为“1010”,且第二参考信号S_ref_2的频率为5GHz。然而,当输入信号S_in的振幅不符合临界值时,数字振荡器920的温度可能为70°C,此时提供给数字振荡器920的码仍然为“1010”,但第二参考信号的频率可能会小于或大于5GHz。
[0145]因此,在一范例实施例中,连接接口单元900还包括一个温度感测模块,配置在检测电路910与数字振荡器920之间。在输入信号S_in的振幅符合临界值时,此温度感测模块会加热数字振荡器920,并且记录数字振荡器920在多个不同温度下用来产生第二参考信号S_ref_2的多个码。这些码都是用以产生某一特定频率(例如,5GHz)的第二参考信号5_1*社_2,并且这些码与上述的多个温度之间的对应关系为对射(biject1n)。当输入信号S_in的振幅不符合临界值时,温度感测模块会检测数字振荡器920的目前温度,根据此目前温度与所记录的码产生一个目前码,并且将此目前码传送给数字振荡器920。例如,若目前温度为所记录的温度的其中之一,则温度感测模块将目前温度所对应的码作为目前码。相反地,若目前温度不为所记录的温度的其中之一,则温度感测模块会根据目前温度与所记录的码来内插或外插出目前码。数字振荡器920会根据此目前码起振来产生第二参考信号S_ref_2。如此一来,当主机系统1000没有传送数据给存储器储存装置100时,若数字振荡器920的温度改变了,则数字振荡器920依然可以根据目前码来产生频率为5GHz的第二参考信号S_ref_2。
[0146]图10是根据第四范例实施例示出温度感测模块的电路图。请参照图10,温度感测模块1010包括了寄存器1011、第一开关SW_1、第二开关SW_2、加热器1012、温度传感器1013、模拟数字转换器1014、与控制器1015。寄存器1011是电性连接至检测电路910。第一开关SW_1是电性连接在检测电路910与数字振荡器920之间。第二开关SW_2是电性连接在寄存器1011与数字振荡器920之间。当输入信号S_in的振幅符合临界值时,控制器1015会将第一开关SW_1导通并且将第二开关SW_2截止,用以将差异信号S_dif输出给数字振荡器920 ;此外,控制器1015也会驱动加热器1012以加热数字振荡器920。加热器1012例如为电阻,但本发明并不在此限。温度传感器1013会持续地检测数字振荡器920的温度并且输出多个电压V_t。例如,当数字振荡器920的温度越高时,电压V_t的电平会越低。模拟数字转换器1014会将这些代表温度的电压V_t转换为多笔数字数据。在加温的过程中,控制器1015会取得数字振荡器920所使用的多个码(对应至所述多个温度),并且把这些码与上述的数字数据储存在寄存器1011的一个设置表当中。
[0147]图11是根据第四范例实施例示出数字振荡器的频率-电压曲线图。请参照图11,在此范例实施例中,当所输入的码越大时,数字振荡器920的振荡频率越大。当温度越高(电压V_t越小)时,即使输入相同的码,数字振荡器920的振荡频率却会越高(如曲线1120所示)。因此,当温度越高时,为了输出固定频率的第二参考信号S_ref_2,数字振荡器920必须使用较小的码。图12是根据第四范例实施例示出记录在寄存器的设置表的示意图。请参照图12,当温度越高(电压V_t越小)时,纪录在设置表1200的码会越小。值得注意的是,图12中的温度只是用来说明电压V_t与码之间的关系,设置表1200中并不会记录确切的温度度数。
[0148]请同时参照图10与图12,当输入信号S_in的振幅不符合临界值时,控制器1015会将第一开关sw_l截止且将第二开关SW_2导通,此时温度传感器1013会检测数字振荡器920的目前温度并输出电压V_t。模拟数字转换器1014会将代表目前温度的电压V_t转换为数字数据,若此数字数据相同于寄存器1011中所记录的数字数据,则控制器1015会输出相对应的码作为目前码。例如,若代表目前温度的电压为0.74伏特,则控制器1015会输出码“10010”给数字振荡器920。然而,若代表目前温度的电压V_t不同于记录在寄存器1011中的电SV_t,则控制器1015会以内插或外插的方式来产生目前码。例如,若代表目前温度的电压v_t为0.80伏特,则控制器1015会外插出目前码“10040”,并且输出目前码“10040”给数字振荡器920。在此范例实施例中,控制器1015是以线性演算法来内插/外插出目前码。然而,在另一范例实施例中,控制器1015也可以根据设置表1200中的码与数字数据来建立一个非线性函数,并用此非线性函数与代表目前温度的电压V_t来计算出目前码。
[0149]图13是根据第四范例实施例示出温度感测模块的操作流程图。请参照图13,在步骤S1301中,控制器1015会判断输入信号S_in的振幅是否符合临界值。若输入信号S_in的振幅符合临界值,在步骤S1302中,控制器1015会判断是否已建立设置表。若已建立了设置表,控制器1015会回到步骤S1301。若设置表尚未被建立,在步骤S1303中,控制器1015会驱动加热器1012来加热数字振荡器920,并且纪录对应的电压V_t与数字数据在设置表中。若输入信号S_in的振幅不符合临界值,在步骤S1304中,控制器1015会取得目前温度所对应的电压V_t,检查设置表是否有对应的码。若设置表中有对应的码,在步骤S1305中,控制器1015会导通第二开关,并将对应的码传送给数字振荡器920。若设置表中没有对应的码,在步骤S1306中,控制器1015会导通第二开关,内插/外插出目前码,并将目前码传送给数字振荡器920。图13中的各步骤已详细说明如上,在此便不再赘述。
[0150]第五范例实施例
[0151]第五范例实施例与第四范例实施例具有部分相同的元件,在此仅说明不同之处。图14是根据第五范例实施例示出连接接口单元的部分方块图。请参照图14,除了图9中的各个元件以外,连接接口单元1400还包括除频器1410与锁相回路电路1430,并且图9的数字振荡器920被置换为数字振荡器1420。
[0152]除频器1410是电性连接至检测电路910、振荡器320、频率检测器312与相位检测器314。除频器1410会降低第一参考信号S_ref_l的频率,例如将第一参考信号S_ref_l的频率除以一正整数。除频器1410会将降低频率以后的第一参考信号S_ref_l传送给检测电路910。检测电路910会检测第一参考信号S_ref_l与第二参考信号S_ref_2之间的一信号特性差异以产生差异信号S_dif。数字振荡器1420会根据差异信号S_dif起振以产生第二参考信号S_ref_2。锁相回路电路1430是电性连接至数字振荡器1420与发射端电路330,并且会根据第二参考信号S_ref_2产生时脉信号S_clk。举例来说,第一参考信号S_ref_l的频率为5GHz,第二参考信号S_ref_2的频率为25MHz (mega hertz),并且锁相回路电路1430会产生频率为5GHz的时脉信号S_clk。一般来说,若第二参考信号S_ref_2的频率越高,则数字振荡器920的成本会越高且设置难度会越高,因此将图9的数字振荡器920置换为图14的数字振荡器1420,可以减少连接接口单元1400的成本。
[0153]值得注意的是,数字振荡器1420与检测电路910之间也可以配置储存单元或是温度感测模块1010,其配置方式与操作已详细说明如上,在此便不再赘述。
[0154]第六范例实施例
[0155]第六范例实施例与第三范例实施例具有部分相同的元件,在此仅说明不同之处。图15是根据第六范例实施例示出连接接口单元的部分方块图。请参照图15,除了图8中的各个元件以外,连接接口单元1500还包括展频控制电路1510与频率调整器1520,其中频率调整器1520是电性连接至展频控制电路1510与锁相回路电路810。
[0156]在一范例实施例中,来自于主机系统1000的信号会经过了展频(spread spectrumclock,简称SSC)操作(亦称第一展频操作)。经过频率检测器312、相位检测器314、滤波器316、滤波器318与振荡器320以后,第一参考信号S_ref_l中第一展频操作的效果会被移除。然而,传送给主机系统1000的信号可能需要经过展频操作以符合传输标准(例如,USB或是SATA)的规定。在此范例实施例中,展频控制电路1510是用以提供一个展频信号S_ssc。此展频信号S_ssc可以是方波,三角波或是具有任意波形的信号,本发明并不在此限。频率调整器1520会根据展频信号5_8%对来自锁相回路电路810的时脉信号实施一个展频操作(亦称第二展频操作),并且将经过第二展频操作的时脉信号S_elk传送给发射端电路330。也就是说,将过第二展频操作的时脉信号S_clk的频率会随着时间在一定范围内变化,以让信号能量被分散到一个频带内,藉此使信号的电磁干扰(Electromagnetic interference,简称EMI)得到抑制,其中第二展频操作的范围可例如是O?±5000ppm (parts per mill1n)。在本范例实施例中,频率调整器1520例如为相位内插器或是除/倍频器,但本发明并不在此限。
[0157]最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
【权利要求】
1.一种连接接口单元,其特征在于,不具有一石英振荡器,包括: 一频率检测器,用以接收来自一主机系统的一输入信号,并检测该输入信号与一第一参考信号之间的一频率差以产生一第一频率信号; 一相位检测器,用以接收来自该主机系统的该输入信号,并检测该输入信号与该第一参考信号之间的一相位差以产生一第一相位信号; 至少一滤波器,用以对该第一频率信号进行滤波以产生一第二频率信号,并且对该第一相位信号进行滤波以产生一第二相位信号; 一振荡器,电性连接该至少一滤波器、该频率检测器与该相位检测器,用以根据该第二频率信号与该第二相位信号起振以产生该第一参考信号,其中该第一参考信号是用以产生一时脉信号; 一第一取样电路,电性连接该振荡器,用以根据该第一参考信号还原该输入信号中的一输入数据信号;以及 一发射端电路,电性连接至该振荡器,用以根据该时脉信号调制一输出数据信号以产生一输出信号,并且将该输出信号传送至该主机系统。
2.根据权利要求1所述的连接接口单元,其特征在于,还包括: 一储存单元,电性连接至该至少一滤波器与该振荡器,用以在该输入信号的一振幅符合一临界值时,储存该第二频率信号或该第二相位信号的一振荡信息, 其中,该储存单元用以在该输入数据信号的该振幅不符合该临界值时,提供该振荡信息给该振荡器,并且该振荡器用以根据该振荡信息起振以产生该第一参考信号。
3.根据权利要求2所述的连接接口单元,其特征在于,该至少一滤波器包括一第一滤波器与一第二滤波器,该第一滤波器电性连接至该频率检测器,该第二滤波器电性连接至该相位检测器,该储存单元包括: 一放大器,包括一第一端、一第二端与一输出端,其中该放大器的该第一端电性连接至该第二滤波器,该放大器的该第二端电性连接至该放大器的该输出端; 一电容,其中该电容的一第一端电性连接至该放大器的该输出端,并且该电容用以储存该振荡信息,其中该振荡信息为该第一参考信号的一电平; 一多工器,包括第一端、一第二端与一输出端,其中该多工器的该第一端电性连接至该第二滤波器,该多工器的该第二端电性连接至该放大器的该输出端,该多工器的该输出端电性连接至该振荡器, 其中,若该输入信号的该振幅符合该临界值,该多工器将该多工器的该第一端上的信号输出给该振荡器, 其中,若该输入信号的该振幅不符合该临界值,该多工器将该多工器的该第二端上的信号输出给该振荡器。
4.根据权利要求1所述的连接接口单元,其特征在于,还包括: 一锁相回路电路,电性连接至该该振荡器与该发射端电路,用以根据第一参考信号产生该时脉信号。
5.根据权利要求1所述的连接接口单元,其特征在于,还包括: 一展频控制电路,用以提供一展频信号;以及 一频率调整器,电性连接至该展频控制电路与该锁相回路电路,用以根据该展频信号对该时脉信号进行一展频操作,并且将经过该展频操作的该时脉信号传送给该发射端电路。
6.根据权利要求1所述的连接接口单元,其特征在于,该第一参考信号与该时脉信号相同。
7.根据权利要求1所述的连接接口单元,其特征在于,还包括: 一检测电路,用以检测该第一参考信号与一第二参考信号之间的一信号特性差异以产生一差异信号;以及 一数字振荡器,用以根据该差异信号起振以产生该第二参考信号,其中该第二参考信号是用以产生该时脉信号。
8.根据权利要求7所述的连接接口单元,其特征在于,还包括: 一除频器,电性连接至该检测电路、该振荡器、该频率检测器与该相位检测器,用以降低该第一参考信号的频率,并且将降低频率后的该第一参考信号传送给该检测电路;以及一锁相回路电路,电性连接至该数字振荡器与该发射端电路,用以根据该第二参考信号产生该时脉信号。
9.根据权利要求7所述的连接接口单元,其特征在于,还包括: 一温度感测模块,用以在该输入信号的一振幅符合一临界值时加热该数字振荡器,并且纪录该数字振荡器在多个温度下的多个码,其中该些码与该些温度的对应关系为对射,并且该数字振荡器是根据该些码产生该第二参考信号, 其中,该温度感测模块用以在该输入信号的该振幅不符合该临界值时,检测该数字振荡器的一目前温度,根据该目前温度与该些码产生一目前码,并且将该目前码传送给该数字振荡器, 其中,该数字振荡器用以根据该目前码起振以产生该第二参考信号。
10.根据权利要求9所述的连接接口单元,其特征在于,若该目前温度为该些温度的其中之一,该温度感测模块用以将该目前温度所对应的该码当做该目前码, 其中若该目前温度不为该些温度的其中之一,该温度感测模块用以根据该目前温度来内插或外插该些码以产生该目前码。
11.根据权利要求9所述的连接接口单元,其特征在于,该温度感测模块包括: 一寄存器,电性连接至该检测电路; 一第一开关,电性连接在该检测电路与该数字振荡器之间; 一第二开关,电性连接在该寄存器与该数字振荡器之间; 一加热器,用以加热该数字振荡器; 一温度传感器,用以检测该些温度与该目前温度以输出多个电压; 一模拟数字转换器,用以将该些电压转换为多个数字数据;以及 一控制器,用以将该些数字数据与该些码储存在该寄存器中, 其中,若该输入信号的该振幅符合该临界值,该控制器用以将该第一开关导通并且将该第二开关截止, 其中,若该输入信号的该振幅不符合该临界值,该控制器用以将该第一开关截止且将该第二开关导通,并且根据该目前温度与该些码来产生该目前码。
12.根据权利要求1所述的连接接口单元,其特征在于,还包括一接收端电路,电性连接至该频率检测器及该相位检测器,用以接收来自该主机系统的一信号,并对该信号进行补偿或滤波以产生该输入信号。
13.根据权利要求12所述的连接接口单元,其特征在于,该接收端电路为一均衡器,该均衡器包括: 一第一电感,该第一电感的第一端电性连接至一系统电压; 一第一电阻,该第一电阻的第一端电性连接至该第一电感的第二端; 一第一晶体管,该第一晶体管的第一端电性连接至该第一电阻的第二端; 一第二电感,该第二电感的第一端电性连接至该系统电压; 一第二电阻,该第二电阻的第一端电性连接至该第二电感的第二端; 一第二晶体管,该第二晶体管的第一端电性连接至该第二电阻的第二端; 一第三电阻,包括第一端与第二端,其中该第三电阻的该第一端电性连接至该第一晶体管的第二端,并且该第三电阻的该第二端电性连接至该第二晶体管的第二端; 一第一电容,包括第一端与第二端,其中该第一电容的该第一端电性连接至该第一晶体管的该第二端与该第三电阻的该第一端,并且该第一电容的该第二端电性连接至该第二晶体管的该第二端与该第三电阻的该第二端; 一第一电流源,电性连接至该第一晶体管的该第二端、该第三电阻的该第一端与该第一电容的该第一端;以及 一第二电流源,电性连接至该第二晶体管的该第二端、该第三晶体管的该第二端与该第一电容的该第二端, 其中,来自该主机系统的该信号从该第一晶体管的一控制端与该第二晶体管的一控制端之间输入, 其中,该第一晶体管的该第一端与该第二晶体管的该第一端之间的电位差形成该输入信号。
14.根据权利要求1所述的连接接口单元,其特征在于,该发射端电路包括: 一第二取样电路,用以根据该时脉信号来调制该输出数据信号以产生该输出信号;以及 一传送驱动器,电性连接至该第二取样电路,用以将该输出信号传送至该主机系统。
15.根据权利要求14所述的连接接口单元,其特征在于,该传送驱动器包括: 一第四电阻,该第四电阻的第一端电性连接至一系统电压; 一第三晶体管,该第三晶体管的第一端电性连接至该第四电阻的第二端; 一第五电阻,该第五电阻的第一端电性连接至该系统电压; 一第四晶体管,该第四晶体管的第一端电性连接至该第五电阻的第二端; 一第三电流源,电性连接至该第三晶体管的第二端与该第四晶体管的第二端, 其中,该输出信号从该第三晶体管的控制端与该第四晶体管的控制端之间输入, 其中,该第三晶体管的该第一端与该第四晶体管的该第一端之间的电位差形成传送给该主机系统的该输出信号。
16.一种存储器储存装置,其特征在于,包括: 一连接接口单元,用以电性连接至一主机系统; 一可复写式非易失性存储器模块,包括多个实体抹除单元;以及 一存储器控制器,电性连接至该连接接口单元与该可复写式非易失性存储器模块, 其中,该连接接口单元不具有一石英振荡器,该连接接口单元包括: 一频率检测器,用以接收来自该主机系统的一输入信号,并检测该输入信号与一第一参考信号之间的一频率差以产生一第一频率信号; 一相位检测器,用以接收来自该主机系统的该输入信号,并检测该输入信号与该第一参考信号之间的一相位差以产生一第一相位信号; 至少一滤波器,用以滤波该第一频率信号以产生一第二频率信号,并且滤波该第一相位信号以产生一第二相位信号; 一振荡器,电性连接至该至少一滤波器、该频率检测器与该相位检测器,用以根据该第二频率信号与该第二相位信号起振以产生该第一参考信号,其中该第一参考信号是用以产生一时脉信号; 一第一取样电路,电性连接至该振荡器,用以根据该第一参考信号还原该输入信号中的一输入数据信号;以及 一发射端电路,用以根据该时脉信号调制一输出数据信号以产生一输出信号,并且将该输出信号传送至该主机系统。
17.根据权利要求16所述的存储器储存装置,其特征在于,该连接接口单元还包括: 一储存单元,电性连接至该至少一滤波器与该振荡器,用以在该输入信号的一振幅符合一临界值时,储存该第二频率信号或该第二相位信号的一振荡信息, 其中,该储存单元用以在该输入信号的该振幅不符合该临界值时,提供该振荡信息给该振荡器,并且该振荡器用以根据该振荡信息起振以产生该第一参考信号。
18.根据权利要求17所述的存储器储存装置,其特征在于,该至少一滤波器包括一第一滤波器与一第二滤波器,该第一滤波器电性连接至该频率检测器,该第二滤波器电性连接至该相位检测器,该储存单元包括: 一放大器,包括一第一端、一第二端与一输出端,其中该放大器的该第一端电性连接至该第二滤波器,该放大器的该第二端电性连接至该放大器的该输出端; 一电容,其中该电容的一第一端电性连接至该放大器的该输出端,并且该电容用以储存该振荡信息,其中该振荡信息为该第一参考信号的一电平; 一多工器,包括第一端、一第二端与一输出端,其中该多工器的该第一端电性连接至该第二滤波器,该多工器的该第二端电性连接至该放大器的该输出端,该多工器的该输出端电性连接至该振荡器, 其中,若该输入信号的该振幅符合该临界值,该多工器将该多工器的该第一端上的信号输出给该振荡器, 其中,若该输入信号的该振幅不符合该临界值,该多工器将该多工器的该第二端上的信号输出给该振荡器。
19.根据权利要求16所述的存储器储存装置,其特征在于,该连接接口单元还包括: 一锁相回路电路,电性连接至该该振荡器与该发射端电路,用以根据第一参考信号产生该时脉信号。
20.根据权利要求19所述的存储器储存装置,其特征在于,该连接接口单元还包括: 一展频控制电路,用以提供一展频信号;以及 一频率调整器,电性连接至该展频控制电路与该锁相回路电路,用以根据该展频信号对该时脉信号进行一展频操作,并且将经过该展频操作的该时脉信号传送给该发射端电路。
21.根据权利要求16所述的存储器储存装置,其特征在于,该第一参考信号与该时脉信号相同。
22.根据权利要求16所述的存储器储存装置,其特征在于,该连接接口单元还包括: 一检测电路,用以检测该第一参考信号与一第二参考信号之间的一信号特性差异以产生一差异信号;以及 一数字振荡器,用以根据该差异信号起振以产生该第二参考信号,其中该第二参考信号是用以产生该时脉信号。
23.根据权利要求22所述的存储器储存装置,其特征在于,该连接接口单元还包括: 一除频器,电性连接至该检测电路、该振荡器、该频率检测器与该相位检测器,用以降低该第一参考信号的频率,并且将降低频率后的该第一参考信号传送给该检测电路;以及一锁相回路电路,电性连接至该数字振荡器与该发射端电路,用以根据该第二参考信号产生该时脉信号。
24.根据权利要求22所述的存储器储存装置,其特征在于,该连接接口单元还包括: 一温度感测模块,用以在该输入信号的一振幅符合一临界值时加热该数字振荡器,并且纪录该数字振荡器在多个温度下的多个码,其中该些码与该些温度的对应关系为对射,并且该数字振荡器是根据该些码产生该第二参考信号, 其中,该温度感测模块用以在该输入信号的该振幅不符合该临界值时,检测该数字振荡器的一目前温度,根据该目前温度与该些码产生一目前码,并且将该目前码传送给该数字振荡器, 其中,该数字振荡器用以根据该目前码起振以产生该第二参考信号。
25.根据权利要求24所述的存储器储存装置,其特征在于,若该目前温度为该些温度的其中之一,该温度感测模块用以将该目前温度所对应的该码当做该目前码, 其中若该目前温度不为该些温度的其中之一,该温度感测模块用以根据该目前温度来内插或外插该些码以产生该目前码。
26.根据权利要求24所述的存储器储存装置,其特征在于,该温度感测模块包括: 一寄存器,电性连接至该检测电路; 一第一开关,电性连接在该检测电路与该数字振荡器之间; 一第二开关,电性连接在该寄存器与该数字振荡器之间; 一加热器,用以加热该数字振荡器; 一温度传感器,用以检测该些温度与该目前温度以输出多个电压; 一模拟数字转换器,用以将该些电压转换为多个数字数据;以及 一控制器,用以将该些数字数据与该些码储存在该寄存器中, 其中,若该输入信号的该振幅符合该临界值,该控制器用以将该第一开关导通并且将该第二开关截止, 其中,若该输入信号的该振幅不符合该临界值,该控制器用以将该第一开关截止且将该第二开关导通,并且根据该目前温度与该些码来产生该目前码。
27.根据权利要求16所述的存储器储存装置,其特征在于,该连接接口单元还包括: 一接收端电路,电性连接至该频率检测器及该相位检测器,用以接收来自该主机系统的一信号,并对该信号进行补偿或滤波以产生该输入信号。
28.根据权利要求27所述的存储器储存装置,其特征在于,该接收端电路唯一均衡器,该均衡器包括: 一第一电感,该第一电感的第一端电性连接至一系统电压; 一第一电阻,该第一电阻的第一端电性连接至该第一电感的第二端; 一第一晶体管,该第一晶体管的第一端电性连接至该第一电阻的第二端; 一第二电感,该第二电感的第一端电性连接至该系统电压; 一第二电阻,该第二电阻的第一端电性连接至该第二电感的第二端; 一第二晶体管,该第二晶体管的第一端电性连接至该第二电阻的第二端; 一第三电阻,包括第一端与第二端,其中该第三电阻的该第一端电性连接至该第一晶体管的第二端,并且该第三电阻的该第二端电性连接至该第二晶体管的第二端; 一第一电容,包括第一端与第二端,其中该第一电容的该第一端电性连接至该第一晶体管的该第二端与该第三电阻的该第一端,并且该第一电容的该第二端电性连接至该第二晶体管的该第二端与该第三电阻的该第二端; 一第一电流源,电性连接至该第一晶体管的该第二端、该第三电阻的该第一端与该第一电容的该第一端;以及 一第二电流源,电性连接至该第二晶体管的该第二端、该第三晶体管的该第二端与该第一电容的该第二端, 其中,来自该主机系统的该信号从该第一晶体管的一控制端与该第二晶体管的一控制端之间输入, 其中,该第一晶体管的该第一端与该第二晶体管的该第一端之间的电位差形成该输入信号。
29.根据权利要求16所述的存储器储存装置,其特征在于,该发射端电路包括: 一第二取样电路,用以根据该时脉信号来调制该输出数据信号以产生该输出信号;以及 一传送驱动器,电性连接至该第二取样电路,用以将该输出信号传送至该主机系统。
30.根据权利要求29所述的存储器储存装置,其特征在于,该传送驱动器包括: 一第四电阻,该第四电阻的第一端电性连接至一系统电压; 一第三晶体管,该第三晶体管的第一端电性连接至该第四电阻的第二端; 一第五电阻,该第五电阻的第一端电性连接至该系统电压; 一第四晶体管,该第四晶体管的第一端电性连接至该第五电阻的第二端; 一第三电流源,电性连接至该第三晶体管的第二端与该第四晶体管的第二端, 其中,该输出信号从该第三晶体管的控制端与该第四晶体管的控制端之间输入, 其中,该第三晶体管的该第一端与该第四晶体管的该第一端之间的电位差形成传送给该主机系统的该输出信号。
【文档编号】G11C7/10GK104424987SQ201310371350
【公开日】2015年3月18日 申请日期:2013年8月23日 优先权日:2013年8月23日
【发明者】陈维咏 申请人:群联电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1