集成电路组合件的制作方法

文档序号:6809574阅读:128来源:国知局
专利名称:集成电路组合件的制作方法
技术领域
本发明涉及集成电路,且更具体而言,涉及在一衬底上使用已知优良电路小片的集成电路。
背景技术
集成电路可包括一以机械方式附着并电连接至一芯片上引线(LOC)引线框的半导体电路小片。所述电路小片及引线框架通常被包封在一转模塑料封装、陶瓷封装或金属封装内。使用已知优良电路小片(KGD)替代封装式电路小片可提高制造效率且可降低成本。已知优良电路小片(KGD)是已经受各种测试及/或老化且通常据认为与其它等效封装电路小片具有相同质量及可靠性的未封装电路小片。
人们所期望的是一种因使用已知优良电路小片而提高了性能并使制造成本最小化的集成电路组合件及用于制造所述组合件的方法。

发明内容
一般而言,本发明提供一种在一衬底上使用已知优良电路小片(KGD)的改进型集成电路组合件。互连元件将所述电路小片上的衬垫电连接至迹线或其它电导体或连接至另一电路小片上的衬垫。


图1是一根据本发明一实施例的集成电路组合件10的平面图。
图2是一沿线2-2截取且从箭头方向观看的图1中集成电路组合件10的横截面侧视图。
图3是一图1中集成电路组合件10的一替代实施例的横截面侧视图。
图4是一根据本发明另一实施例的集成电路组合件40的平面视图。
图5是一沿线5-5截取且从箭头方向观看的图4中集成电路组合件40的横截面侧视图。
图6是一根据本发明另一实施例的集成电路组合件47的平面视图。
图7是一沿线7-7截取且从箭头方向观看的图6中集成电路组合件47的横截面侧视图。
图8是一图6中集成电路组合件47的仰视图。
图9是一根据本发明另一实施例的集成电路组合件76的横截面侧视图。
图10是一根据本发明另一实施例的集成电路组合件82的横截面侧视图。
图11是一根据本发明另一实施例的集成电路组合件95的平面视图。
图12是一根据本发明另一实施例的集成电路组合件105的平面视图。
图13是一沿线13-13截取且从箭头方向观看的图12中集成电路组合件105的横截面侧视图。
图14是一根据本发明另一实施例的集成电路组合件113的横截面侧视图。
图15-20是根据本发明其他实施例的数个集成电路组合件的横截面侧视图。
图21图解说明添加一与导电迹线及互连元件绝缘隔离的一导电平面以用于控制所述导电迹线及互连元件的阻抗。
图22图解说明一包括不同类型的互连集成电路的系统的组合件的俯视图。
图23图解说明图22中的所述组合件的一侧视图。
图24图解说明一其中互连从一集成电路直接连接至另一集成电路的组合件的俯视图。
图25图解说明图24中的所述组合件的一横截面侧视图。
图26图解说明一本发明实施例的俯视图,其中互连从一电路小片上的端子接合至一衬底中的通孔。
图27图解说明图26中的所述组合件的一横截面侧视图。
具体实施例方式
出于促进了解本发明原理的目的,现在,下文将参照附图中所图解说明的实施例并使用特定语言来阐述这些实施例。然而,应理解本文并非意欲借此来限制本发明的范围,而是涵盖本发明所属领域的技术人员在正常情况下将会构想出的所说明装置的任何改变或修改及本文所示的本发明原理的任何其它应用。
参照图1及2,图中显示一根据本发明一实施例的集成电路组合件10。组合件10大体包括一衬底19、复数个电路小片(优选先前经过测试的已知优良电路小片(KGD))12-15、及互连器(诸如复数个接合导线18)。衬底19可以是适用于一电路小片组合件的任何衬底,包括(但不限于)印刷电路板、陶瓷、塑料、挠性电路等。应注意,在将所有集成电路最终装配在所述衬底上之前或之后,可研磨或抛光衬底19以使所述衬底变薄。迹线21以各种组合形式形成一总线以便为与衬底19相连接的一个或多个KGS提供电力、接地及诸如数据、地址、控制等信号。衬底19限定复数个在多个位置中断迹线21的间隔开口23-26。所述开口可具有不同的大小及形状,且可被所述衬底完全环绕或仅部分地环绕或围绕其周边界定。如图所示,某些迹线21由此在相邻组的开口23-26之间延伸,且被称作中心迹线27。多组迹线(即,在开口24与25之间延伸的含五个迹线的迹线组或从开口23敷设且由此向外延伸的含五个迹线的迹线组)最好并排敷设、基本上平行且长度大体上相同。可将一边缘加强件28连接至或施加至衬底19的一充足部分以给衬底提供强度。在图1的实施例中,如图所示,边缘加强件28包括一对环绕衬底19的周边的配对金属条(一个在上,一个在下)。某些迹线21在衬底19的一边缘处向衬底19的外侧延伸以形成用于向外连接至一更高级电路的连接器29。在衬底19的一边缘处向外延伸的迹线称为边缘迹线30。边缘迹线30延伸穿过加强件28。加强件28的大小及配置可使其充当散热器。其可为任何大小、形状或构成,包括杆、板、周边框架(完整的或部分的)或其他形式。如果衬底19较薄(例如,一诸如挠性电路材料的挠性薄膜),则加强件28有助于原本会因电路小片的重量而挠曲的其他挠性薄膜衬底维持一大体上平面的配置。然而,如上所述,挠性仅是衬底的一个实例。如果使用一更刚性的衬底(例如,印刷电路板材料),则可不需要加强件。
如同以引用的方式并入本文中的第6,214,641B1及6,219,908B1号美国专利中所论述,已知优良电路小片意指已经过测试及/或老化且因此据认为与其他等效封装式电路小片具有相同的总体质量及可靠性的非封装电路小片。可将所述已知优良电路小片固定至一衬底上,以形成一在计算机、电信装置、车辆、手表、仪器及似乎无限制的各种各样的其它电子装置中使用的多芯片模块。在图1的组合件10中,每一个已知优良电路小片12-15均包括一个或多个电电路小片触点或电路小片衬垫31。每一电路小片衬垫31均可用作其已知优良电路小片的电连接点(例如,用于接地、电力及信号连接)。取决于特定电路小片的设计,所述电路小片垫可采用任何适合的形式及数量。已知优良电路小片12-15被固定至衬底19的底侧32(如在图2中所见),以便可将电路小片衬垫31设置于相应的开口23-26内,也就是说,可从衬底19的上表面经过开口接近电路小片衬垫31。可通过任何标准及合适的手段(例如使用粘合剂33)将已知优良电路小片12-15固定至衬底19。如果使用标准的接合技术,将导线18从迹线21接合至电路小片衬垫31及/或从一个迹线末端36接合至另一迹线末端37以跨越一个开口24。在邻近于开口23-26处,可扩大每一迹线末端(即36及37)以方便导线接合,且优选在此类迹线末端处接合导线。然而,本发明涵盖可视需要或期望在沿一迹线的任何一点接合一个或多个导线18以达成一特定电配置。
图3显示一替代实施例,其中加强件材料39(及散热器)仅被施加至衬底19(在此实例中,所述衬底是一挠性电路)的底部电路小片侧,且其中所述挠性电路延伸并包绕其自身或包绕其外部边缘34处的一小的插入衬底(未显示),以为连接至一更高级电路提供一替代连接表面。
参照图4及5,图中显示根据一替代实施例的集成电路组合件40,其中有两层迹线21及41被安装至衬底19。迹线41通道被嵌入绝缘层42中,绝缘层42使迹线21与41电分离。如同在图1的实施例中,上层迹线21沿纵向延伸,而下层迹线41沿横向延伸或通常垂直于迹线21延伸。迹线41的外侧末端随同并在衬底19的一部分的顶部上向衬底19及加强件44的外侧延伸,以形成连接器43。通孔46延伸穿过衬底19以提供上部纵向迹线21与下部横向迹线41之间的连接。可在衬底19的任何部分中提供此类纵向及横向水平迹线与垂直通孔,以产生精致的多层电路配置。例如,连续的纵向迹线可敷设在衬底19中开口23-26上面及/或下面的一个层内,而垂直通孔则可敷设在开口之间从纵向迹线到表面区域的另一个层中,通过所述开口,导线可从通孔接合至电路小片衬垫。横向迹线被描述为通常垂直于纵向迹线21敷设。然而,第二下部迹线21应以一与上部迹线21非成九十度的角度延伸且可相互不平行。所述第二迹线层(及可能的第三及第四迹线层等)必须完全与第一上部迹线层互不相干。
参照图6-8,图中显示根据另一替代实施例的集成电路组合件47,其中衬底48具有多个层。总线迹线49(图7及图6中的部分剖视图中所示的一个)被嵌入衬底48内且类似迹线21被开口50-53截断。大多数迹线49的末端均各自延伸至开口50-53中的一个内,以形成接合尖端55。在一末端56处,迹线49在衬底48的一部分上向外延伸以形成用于连接至一更高级电路的连接器57。如同集成电路组合件10,可将导线64从接合尖端55接合到安装在衬底48底侧上的已知优良电路小片60-63的电路小片衬垫58,或从一接合接头55接合到另一接合接头55。组合件47进一步分别配备有在衬底48顶部及沿其长度延伸的接地及电力平面迹线66及67。接地及电力迹线66及67可由通孔连接并连接至衬底48内(如图中在69处针对接地迹线66所显示),每一迹线与一相应的横向迹线49相连接,以形成横向的嵌入接地及电力迹线(仅显示接地迹线70)。在衬底48的末端56处,接地及电力迹线向衬底48外侧延伸以形成接地及电力连接器72及73,以用于连接至一更高级的电路。
可在或靠近总线的终端处设置任选电阻器(以任何形式)以防止或减小信号反射。所述电阻器可通过一接合导线或其它互连元件连接至一迹线。所述电阻器可视情况接地。同样,可将导线、迹线、屏蔽、薄膜或其它元件定位在迹线之间或周围,以防止或减小所述组合件内迹线或其它导体之间或中间的电或其它信号干扰。
本发明涵盖多个其中接地及电力平面迹线66及67向下弯转至衬底48内(如在69处)且随后在末端56处直接向外弯转并脱离衬底48以形成接地及电力连接器72及73及无接地或电力迹线70或71的替代实施例。
本发明涵盖多个其中端接在边缘连接器71及72中的接地及电力迹线70及71仅提供接地及电力而不设置接地或电力平面迹线66及67的替代实施例。
本发明涵盖多个其中在具有或不具有嵌入式接地及/或电力70及71迹线的情况下用总线迹线(如图1中的迹线21)替代接地及电力平面迹线66及67的替代实施例。
本发明涵盖多个其中在衬底48的外表面上设置总线迹线(如图1及本文其它附图中的迹线21)且所述总线迹线可使用接合至其的导线进行连接以视需要提供电力、接地或信号的替代实施例。替代或除了本文所述的任一嵌入式迹线或表面平面之外,可提供此等表面安装式总线迹线。
参照图9,图中显示一替代实施例的集成电路组合件76,其中已知优良电路小片77-80安装在衬底81的两侧上。
参照图10,图中显示一替代实施例的集成电路组合件82,其中如同图1及图2中的组合件10,总线迹线83表面安装在一衬底84上。已知优良电路小片86-89表面安装在衬底84的相对侧上,其中至少一个已知优良电路小片直接安装在经表面安装的迹线83的顶部上。为容纳安装于其上的已知优良电路小片87及89,如图所示,某些迹线83延伸至对应的开口91及92内,以允许将导线93接合至所述迹线。或者,如关于图4及图5的集成电路组合件40所述,可使用多级迹线。举例而言,连续的水平迹线可敷设在所述衬底中的开口上面及/或下面的一个层内,而垂直迹线可敷设在另一个层内,其从水平迹线延伸并进入各开口之间的区域中,通过所述开口可将接合导线从垂直迹线接合至电路小片衬垫。此迹线布置可设置在所述衬底的一侧或两侧上。
参照图11,图中显示一替代实施例的集成电路组合件95,其中复数个边缘迹线96从外部开口向外延伸、沿所述衬底包绕至一中间点并从此处沿侧边缘向外延伸以形成侧边缘连接器97。
本发明涵盖多个其中将图1-11中所揭示的实施例的各个方面以未具体揭示的组合形式进行组合的实施例。举例而言(但不具限制性),图11的实施例可包括安装在所述衬底的顶部及底部表面上的已知优良电路小片及/或可包括两个或两个以上的不同迹线层。本发明涵盖多个其中在及/或围绕所述衬底施加各种形式的加强件、覆盖物及/或其它适合的保护材料(例如,美国专利第6,214,641号中所揭示的非导电性球形顶部66,此专利以引用的方式并入本文中)以加强并保护所述衬底、已知优良电路小片(KGD)、迹线、布线等的实施例。本发明涵盖多个其中衬底是由任何适合支持已知优良电路小片(KGD)、布线及相关的组件并承受所设想的处理及任何磨损的材料组成的实施例。此类材料包括(但不限于)挠性材料、硅、陶瓷、环氧树脂、聚酰胺、聚四氟乙烯、含氟聚合物及其它有机或介电材料。
参照图12及13,图中显示一集成电路组合件105的实例性配置,其中图中显示迹线106经接线以用作一总线。也就是说,通过使用导线109将每一迹线末端(例如,107)连接至一电路小片衬垫108且随后使用另一导线109将其连接至下一迹线末端(例如,110)来形成一总线。
参照图14,图中显示一替代实施例的集成电路组合件113,其中如同电路组合件105,迹线经布线以用作一总线。在每一对相邻的开口之间(例如,114与115),通过一通孔118将衬底117顶部上的迹线116连接至薄膜117底部上的迹线119。如图所示,可以交替方式将已知优良电路小片安装在薄膜117的顶部及底部上并通过导线121、上部迹线116、通孔118、下部迹线119及另一导线121将一个已知优良电路小片123的电路小片衬垫120连接至相邻已知优良电路小片124的电路小片衬垫120。可实质上沿一共用总线以此方式布线所有的已知优良电路小片123-126。或者,可以任何期望的方式将具有互连通孔118的交替迹线配置(即,116与119)连接至所述已知优良电路小片,无论其是一连续总线或是其它总线。本发明涵盖一其中一接地平面以类似于图7中接地迹线70的方式在衬底19的顶部与底部表面之间被嵌入衬底19的替代实施例。所述接地平面可用来控制通孔及迹线的阻抗。所述接地平面可被制作成任一期望的形状。例如,可将其制成如图6中的迹线49那样狭窄或制作成与衬底19的整个宽度那样宽或制作成其中间的任一宽度或形状。所述接地平面可包括数个其内可延伸穿过一个或多个通孔118的绝缘开口。一个或多个迹线可与所述接地平面相连接。
参照图15,图中显示一替代实施例的集成电路组合件132,其类似于图5中的电路组合件40,其区别之处在于横向延伸迹线134嵌入衬底19内且延伸并视需要通过通孔136与纵向延伸的上部迹线层135相连接外。
本文所述实施例已包括导线(例如,图1中的导线18)作为互连器以将迹线连接至电路小片衬垫或其它迹线。如本文中所使用,互连器包括适合在一个电电路小片触点或迹线与另一电电路小片触点或迹线之间提供电连接的任何装置、材料或元件。本发明涵盖其它互连器及应用所述互连器的方法,例如但不限于以微影法铺设导电性聚合物、粘合剂或环氧树脂,及使用一掩蔽屏或一分配器。图16-17中显示进一步的替代实施例。在图16中所示的电路组合件139中,使用超声波接合法将一带状迹线140从一迹线141施加至另一迹线142。在图17中,可将带状迹线140从一迹线141向下施加至一电路小片衬垫143并向后施加至相对的相邻迹线142。
在图18-20中,图中显示一替代电路组合件147,其中将带状迹线148沿衬底19的长度直接铺设在各个开口151及152上。随后,根据需要,使用包括导线接合在内的任一适合的方法及本文所讨论的其它方法将带状迹线148接合至下面的电路小片衬垫153。本发明涵盖将一带状迹线148连接至一电路小片衬垫153的其它方法,例如,施加一导电球154(图19)或随着施加带状迹线148(图20)或在施加带状迹线148(如图18所示)之后初始形成一凸块155,然后,在电路小片衬垫位置处使带状迹线148变形进入导电凸块155(图20)。或者,可将凸块或球直接形成在电路小片衬垫153上期望建立与一迹线的连接的地方(优选在将电路小片粘附至衬底之前)。
图21图解说明图17的结构具有一沉积在迹线141及互连元件140上的一第一绝缘材料160。导电层162沉积在第一绝缘材料160上,而第二绝缘材料164沉积在所述导电层上。导电层162可接地或连接至一电压源以控制迹线141及互连元件140的阻抗。或者,导电层162可不接地或不连接至一电压源但可仅屏蔽迹线414、互连元件140及电路小片123。当然,层160、162及164可包封所述组合件结构的一部分或甚至全部。在再一替代方案中,导电层162可为一附着至衬底117的金属壳体。在此情况下,可省去层164,而层160可为空气。当然,可将类似的层160、162、164施加至本文所述的任一实施例。
图22及23图解说明一其中通过一焊锡球218将一微处理器连接至迹线210的实施例。如图22及23所示,四个存储电路小片204通过互连元件214及迹线210连接至微处理器202。当然,图22及23仅图解说明一其中装配不同类型的电路小片形成一电子系统的系统的实施例。可装配及互连射频电路小片、模拟电路小片、逻辑电路小片或任一其它类型的电路小片来形成所述系统。
图24及25图解说明一其中电路小片304被粘附至一衬底306表面的实施例。迹线310从一连接边缘320敷设至电路小片304附近的空间。互连元件314将电路小片304上的端子316连接至迹线310。此外,某些互连元件320将一电路小片304上的端子316直接连接至另一电路小片上的一端子316。
图26及27图解说明再一实施例,其中衬底406中开口408之间的迹线410被设置在衬底的底侧上(即,迹线404所粘附的一侧)。如图26及27中所示,互连元件414将电路小片404上的端子416连接至穿过衬底406通至迹线410的通孔420。
尽管附图及上述说明中已详细图解说明并阐述了本发明,但此等图解说明及阐述应被视为仅具有说明性而不具有限制性,应了解,本文仅显示及阐述了优选实施例并且欲保护属于本发明精神范围内的所有改变及修改。冠词“一(a)”、“一(an)”、“所述(said)”、“该(the)”不限于一单数元件,而包括一个或多个此类元件。
权利要求
1.一种集成电路组合件,其包括一衬底;一穿过所述衬底的第一开口;一附着至所述衬底且具有定位于所述开口内的一第一电路小片触点的第一电路小片;一附着至所述衬底的第一迹线;一附着至所述衬底的第二迹线;及一在所述第一开口上延伸且连接所述第一迹线与所述第二迹线的第一互连器。
2.根据权利要求1所述的组合件,其中所述第一互连器包括一接合至所述第一迹线及所述第二迹线的导线。
3.根据权利要求1所述的组合件,其中所述导线也接合至所述第一电路小片触点。
4.根据权利要求1所述的组合件,其中所述第一互连器包括一接合至所述第一迹线及所述第一电路小片触点的第一导线;及一接合至所述第二迹线及所述第一电路小片触点的第二导线。
5.根据权利要求1所述的组合件,其中所述第一互连器包括一带状迹线。
6.根据权利要求5所述的组合件,其中所述带状迹线接合至所述第一迹线及所述第二迹线。
7.根据权利要求6所述的组合件,其中所述带状迹线还接合至所述第一电路小片触点。
8.根据权利要求5所述的组合件,其中所述第一迹线、所述第二迹线及所述带状迹线组成一单一整体迹线。
9.根据权利要求1所述的组合件,其中所述第一迹线嵌入所述衬底内且从所述衬底伸入所述第一开口中。
10.根据权利要求9所述的组合件,其中所述第二迹线嵌入所述衬底内且从所述衬底伸入所述第一开口中。
11.根据权利要求1所述的组合件,其中所述衬底包括一薄的挠性薄膜。
12.根据权利要求1所述的组合件,其中所述衬底进一步包括一第二开口,所述组合件进一步包括一附着至所述衬底且具有定位于所述第二开口内的一第二电路小片触点的第二电路小片;及一将所述第二电路小片触点连接至所述第二迹线的第二互连器。
13.根据权利要求12所述的组合件,其中所述第一电路小片及所述第二电路小片在所述衬底的相对侧上附着至所述衬底。
14.根据权利要求1所述的组合件,其进一步包括用于电屏蔽所述第一迹线、所述第二迹线及所述第一互连器的构件。
15.根据权利要求1所述的组合件,其进一步包括用于控制所述第一迹线、所述第二迹线及所述第一互连器的阻抗的构件。
16.根据权利要求1所述的组合件,其进一步包括靠近所述第一迹线及所述第二迹线中的一个迹线的一终端的电阻器构件。
17.根据权利要求1所述的组合件,其中所述第一电路小片未封装。
18.一种集成电路组合件,其包括一衬底;一在所述衬底内的第一开口;一附着至所述衬底且具有定位于所述第一开口内的一第一电路小片触点的第一电路小片;一嵌入所述衬底内并从所述衬底伸入所述第一开口中的迹线;及一将所述第一电路小片触点连接至所述迹线的第一互连器。
19.根据权利要求18所述的组合件,其中所述第一互连器是一接合至所述第一电路小片触点及所述迹线的导线。
20根据权利要求18所述的组合件,其中所述衬底包括一第二开口,且所述迹线也伸入所述第二开口中,所述组合件进一步包括一附着至所述衬底且具有定位于所述第二开口中的一第二电路小片触点的第二电路小片;及一将所述第二电路小片触点连接至所述迹线的第二互连器。
21.根据权利要求20所述的组合件,其中所述第一电路小片包括复数个所述第一电路小片触点,每一第一电路小片触点均定位于所述第一开口内;且所述第二电路小片包括复数个所述第二电路小片触点,每一第二电路小片触点均定位于所述第二开口内;所述组合件进一步包括复数个嵌入所述衬底中并从所述衬底伸入所述第一开口内且伸入所述第二开口内的所述迹线;复数个所述第一互连器,每一第一互连器均将所述迹线中的一个迹线连接至所述第一电路小片触点中的一个触点;及复数个所述第二互连器,每一第二互连器均将所述迹线中的一个迹线连接至所述第二电路小片触点中的一个触点。
22.一种集成电路组合件,其包括一包含复数个迹线的衬底;复数个附着至所述衬底的电路小片;及复数个使所述迹线及电路小片中的某些迹线及电路小片互连的接合导线,其中在所述电路小片、包括所述迹线及所述接合导线的所述电连接之间形成了电互连。
23.根据权利要求22所述的组合件,其中所述接合导线经专门设置以定制所述迹线与电路小片中的互连。
24.根据权利要求22所述的组合件,其中所述迹线及所述接合导线形成一总线结构。
25.一种用于复数个电路小片的集成电路组合件,其包括一衬底;一在所述衬底内的第一开口;一在所述衬底内的第二开口;一附着至所述衬底且具有定位于所述第一开口内的一第一电路小片触点的第一电路小片;一附着至所述衬底且具有定位于所述第二开口内的一第二电路小片触点的第二电路小片;一附着至所述衬底的第一迹线;一连接所述第一迹线与所述第一电路小片触点的第一互连器;及一连接所述第一迹线与所述第二电路小片触点的第二互连器。
26.根据权利要求25所述的组合件,其中所述第一电路小片包括复数个所述第一电路小片触点,每一第一电路小片触点均定位于所述第一开口内;及所述第二电路小片包括复数个所述第二电路小片触点,每一第二电路小片触点均定位于所述第二开口内;所述组合件进一步包括复数个附着至所述衬底的所述第一迹线;复数个所述第一互连器,每一第一互连器将所述第一迹线中的一个迹线连接至所述第一电路小片触点中的一个触点;及复数个所述第二互连器,每一第二互连器将所述第一迹线中的一个迹线连接至所述第二电路小片触点中的一个触点。
27.根据权利要求26所述的组合件,其中所述复数个第一迹线中的每一个迹线均大体上平行。
28.根据权利要求26所述的组合件,其中所述复数个第一迹线中的每一个迹线的长度均大体相等。
29.根据权利要求26所述的组合件,其中所述复数个第一迹线中的每一个迹线均具有基本上相同的阻抗。
30.根据权利要求25所述的组合件,其进一步包括一附着至所述衬底的第三电路小片;及用于将所述第三电路小片电连接至所述第一电路小片触点、所述第二电路小片触点及所述第一迹线中的至少一个的构件。
31.根据权利要求30所述的组合件,其中所述第一电路小片、所述第二电路小片及所述第三电路小片中的至少一个包括一集成电路,所述集成电路不同于所述第一电路小片、所述第二电路小片及所述第三电路小片中的所述其它电路小片的一集成电路。
32.根据权利要求30所述的组合件,其中所述一电路小片及所述第二电路小片包括数字存储器电路,而所述第三电路小片包括一微处理器电路。
33.根据权利要求25所述的组合件,其中所述第一电路小片包括一不同于所述第二电路小片的一集成电路的集成电路。
34.根据权利要求25所述的组合件,其中所述第一电路小片包括一数字存储器电路,而所述第二电路小片包括一微处理器电路。
35.根据权利要求25所述的组合件,其中所述第一迹线嵌入所述衬底内且从所述衬底伸入所述第一开口中。
36.根据权利要求25所述的组合件,其中所述第一电路小片及所述第二电路小片在所述衬底的相对侧上附着至所述衬底。
37.根据权利要求25所述的组合件,其中所述第一互连器包括一接合至所述第一迹线及所述第一电路小片触点的导线。
38.根据权利要求37所述的组合件,其中所述第二互连器包括一接合至所述第一迹线及所述第二电路小片触点的导线。
39.根据权利要求25所述的组合件,其中所述第一互连器包括一带状迹线。
40.根据权利要求39所述的组合件,其中所述带状迹线接合至所述第一迹线及所述第一电路小片触点。
41.根据权利要求39所述的组合件,其中所述第一迹线及所述带状迹线组成一单一整体迹线。
42.根据权利要求25所述的组合件,其中所述衬底包括一薄的挠性衬底薄膜。
43.根据权利要求25所述的组合件,其进一步包括用于电屏蔽所述第一迹线、所述第一互连器及所述第二互连器的构件。
44.根据权利要求25所述的组合件,其进一步包括用于控制所述第一迹线、所述第一互连器及所述第二互连器的阻抗的构件。
45.根据权利要求25所述的组合件,其中所述第一电路小片及所述第二电路小片均未封装。
全文摘要
在一集成电路组合件中,在一衬底上装配已知优良电路小片(know-good-die,KGD)。互连元件将附着在所述衬底上的电路小片上的衬垫电连接至所述衬底上的迹线或其它电导体或连接至附着在所述衬底上的另一电路小片上的衬垫。所述衬底可具有一个或多个开口,以暴露所述电路小片的衬垫。所述组合件可包括一个或多个电路小片。
文档编号H01L23/495GK1742372SQ200380109216
公开日2006年3月1日 申请日期2003年12月12日 优先权日2002年12月12日
发明者伊戈尔·K·汉德罗斯, 本杰明·N·埃尔德里奇, 查尔斯·A·米勒, A·尼古拉斯·斯珀克, 加里·W·格鲁比, 加埃唐·L·马蒂厄 申请人:佛姆费克托公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1