一种SplitGate-IGBT结构及器件的制作方法

文档序号:20890985发布日期:2020-05-26 17:55阅读:1142来源:国知局
一种Split Gate-IGBT结构及器件的制作方法

本实用新型涉及半导体功率器件领域,特别涉及一种splitgate-igbt结构及器件。



背景技术:

igbt(绝缘栅双极型晶体管)是由bjt(双极结型晶体三极管)和mos(绝缘栅型场效应管)组成的复合全控型-电压驱动式-功率半导体器件,兼有高输入阻抗和低导通压降两方面的优点。其基本功能可简单看作一个非通即断的开关。在交流电机、逆变器、照明电路、牵引传动等直流电压为600v及以上的变流系统中得到广泛应用。而目前igbt普遍应用为沟槽栅极(trenchgate)结构,它因为垂直结构的导电通道构成了紧凑的元胞分布,但由于沟槽栅极和衬底以及下面的漂流区之间的电容,器件的开关速度比较低。

splitgate(分裂栅)结构目前多被用于mosfet(金氧半场效晶体管),具有能使mosfet具有较快的开关速度、较高的击穿电压和较低的导通电阻特点。将splitgate(分裂栅)结构应用于igbt(绝缘栅双极型晶体管)也可使其拥有更快的开关速度。但是,splitgate(分裂栅)结构为了降低输出电容,保证下层氧化层的可靠性,下层多晶硅场板周围的绝缘介质一般比较厚,由于在刻蚀和填充时沟槽的深宽比较高会受到工艺条件的限制,下层多晶硅场板的宽度不能很小,这就使元胞尺寸因为工艺条件以及器件介质层的可靠性受到限制,从而限制了器件的元胞密度。



技术实现要素:

为解决上述背景技术中提到的问题,本实用新型提供一种splitgate-igbt结构及器件,其中,splitgate-igbt结构,包括splitgate结构、trenchgate结构;所述splitgate结构之间设有一个或多个trenchgate结构;

所述splitgate结构的第二沟槽深度d2大于所述trenchgate结构的第一沟槽深度d1;

所述splitgate结构的第二沟槽底部由外至内设有第一氧化层和第一多晶硅;所述第一氧化层和第一多晶硅上的所述第二沟槽内和所述trenchgate结构的第一沟槽内均设有栅氧化层;所述栅氧化层上设有第二多晶硅层。

进一步地,所述splitgate结构和trenchgate结构上依次连接有pw区、n+发射区、ild区、metal区和钝化区。

进一步地,所述splitgate结构上设有减少栅极电荷结构。

进一步地,所述减少栅极电荷结构包括第三沟槽;所述第三沟槽设于所述splitgate结构两端与发射极连接之间。

本实用新型另外提供一种器件,采用如上任意所述的splitgate-igbt结构。

本实用新型提供的splitgate-igbt结构,通过在splitgate结构中间设置一个或者多个trenchgate结构,将两者的优点相结合,在拥有较快开关速度的同时,还可进一步提高器件元胞密度,降低饱和压降;另外,还可以通过控制trenchgate的数量来优化igbt的开关性能。本实用新型另外提供的器件,可广泛应用于工业加热、变频器、照明电路、新能源汽车等领域。

附图说明

为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为第一沟槽、第一沟槽和第三沟槽结构示意图;

图2为底部设有多晶硅的第一沟槽、第一沟槽和第三沟槽结构示意图;

图3为本实用新型提供的splitgate-igbt结构一实施例图;

图4为本实用新型提供的splitgate-igbt结构另一实施例图。

附图标记:

10第一沟槽20第二沟槽30第三沟槽

具体实施方式

为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。

在本实用新型的描述中,需要说明的是,术语“中心”、“纵向”、“横向”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”以及类似的词语仅用于描述目的,而不能理解为指示或暗示相对重要性。“连接”或者“相连”等类似词语并非限定与物理或者机械的连接,而是可以包括电性的连接、光连接等,不管是直接的还是间接的。

本实用新型实施例提供一种splitgate-igbt结构及器件,其中,splitgate-igbt结构,包括splitgate结构、trenchgate结构;所述splitgate结构之间设有一个或多个trenchgate结构。

具体实施时,如图1、图2、图3和图4所示,splitgate-igbt结构,包括splitgate结构、trenchgate结构;所述splitgate结构之间设有一个(如图3所示)或多个(如图4所示)trenchgate结构;通过两个不同的结构实现降低元胞密度的目的。并且,在相同面积下,trenchgate结构数量越少,splitgate结构数量就越多,开关速度就越快,从而达到可根据实际需求进行调整达到优化igbt的开关性能的目的。

所述splitgate结构的第二沟槽20底部由外至内设有第一氧化层和第一多晶硅;所述第一氧化层和第一多晶硅上的所述第二沟槽20内和所述trenchgate结构的第一沟槽10内均设有栅氧化层;所述栅氧化层上设有第二多晶硅层;所述splitgate结构和trenchgate结构上依次连接有pw区、n+发射区、ild区、metal区和钝化区。

本实用新型提供的splitgate-igbt结构,通过在splitgate结构中间设置一个或者多个trenchgate结构,将两者的优点相结合,在拥有较快开关速度的同时,还可进一步提高器件元胞密度,降低饱和压降;另外,还可以通过控制trenchgate的数量来优化igbt的开关性能。

优选地,所述splitgate结构的第二沟槽20深度d2大于所述trenchgate结构的第一沟槽10深度d1;本实施例中通过第一沟槽和第二沟槽的深度不一致的结构降低元胞密度。

较佳地,所述splitgate结构上设有减少栅极电荷结构。具体实施时,所述减少栅极电荷包括第三沟槽30;所述第三沟槽30设有第二凹槽20的前、后端(图中为了方便描述以及读者理解才将其与第二沟槽20分开),通过第三沟槽30使第二沟槽中底部的poly与源极相连从而减小qgd(栅极电荷)。第三沟槽30由外至内设有第一氧化层和第一多晶硅。

本实用新型另外提供的器件,采用如上任意所述的splitgate-igbt结构,可广泛应用于工业加热、变频器、照明电路、新能源汽车等领域。

本实用新型还提供如上任意所述的splitgate-igbt结构的制备方法,所述制备方法具体如下:

s10、在n-浓度为7e13的晶圆正面光刻形成保护环(guardring)图形,并注入b11/130kev/8e12后以1175c/80min高温退火形成保护环(guardring);形成保护环(guardring)后去除光刻胶并在表面生长厚度为0.5μm-1.5μm的氧化层fieldoxide,通过光刻蚀刻保留部分氧化层fieldoxide;较佳地,所述氧化层fieldoxide的厚度为1μm;

s20、在整个晶圆表面生长一层氧化层,该整个晶圆表面包括fieldoxide表面以及硅表面,通过光刻蚀刻分别去除氧化物、晶圆形成第一沟槽10作为trenchgate(深度为d1);

s30、通过光刻胶pr将部分第一沟槽10覆盖后再进行蚀刻,形成第二沟槽20和第三沟槽30;所述第二沟槽20作为splitgate(深度为d2);此时cell区结构如图1所示(为方便观察理解器件结构,在图中将splitgate首尾两端与发射极连接的沟槽部分作为第三沟槽30,实际上第三沟槽30在横截面中的位置是与第二沟槽20重合的);蚀刻完第二沟槽20和第三沟槽30后将光刻胶和剩余的全部氧化层去除;

s40、在所述第一沟槽10、第二沟槽20和第三沟槽30内沉积氧化层(厚度为4000a)并淀积多晶硅后,再蚀刻所述第一沟槽10、第二沟槽20和第三沟槽30内部分的多晶硅至如图2所示的p1位置;通过光刻胶覆盖所述第三沟槽30,继续蚀刻第一沟槽10和第二沟槽20中的多晶硅到如图2所示的p2位置,使第一沟槽10内的多晶硅全部去除;然后去除覆盖所述第三沟槽30的光刻胶,蚀刻去除所述第三沟槽30上的氧化层;

s50、在所述第一沟槽10、第二沟槽20内的多晶硅上进行栅氧化层(厚度为1000a)的生长;并在所述栅氧化层上淀积多晶硅;多晶硅淀积完成后,光刻蚀刻部分该多晶硅至如图2所示的p1位置,作为栅极;

s60、在设有栅极的所述晶圆表面注入b11/40kev/1.4e13、b11/90kev/1.1e13、b11/120kev/1.4e13后以11750c/80min高温退火形成p阱pw区;在所述pw区光刻注入as75/60kev/8e15后以950c/30min高温退火形成n+发射区;在所述n+发射区表面生长厚度为0.2μm-0.6μm的ild层;在所述ild层上进行光刻蚀刻后注入b11/20kev/2e15、b11/35kev/5e13,以1000c/0.25min高温退火后形成接触区(contact);然后镀ti/tin层,沉积钨,并将其蚀刻到ild层表面;最后淀积金属通过光刻蚀刻形成金属发射极和栅极,并淀积钝化层完成正面工艺;较佳地,所述ild层的生长厚度为0.4μm;

s70、对于背面,将晶圆背面研磨到需要的厚度;然后全面离子注入形成n+截止区;再全面离子注入形成p+集电区;进行镭射退火,再对p+集电区进行抛光、清洗、蒸发、合金形成背面金属作集电极。

尽管本文中较多的使用了诸如第一沟槽、第二沟槽、第三沟槽等术语,但并不排除使用其它术语的可能性。使用这些术语仅仅是为了更方便地描述和解释本实用新型的本质;把它们解释成任何一种附加的限制都是与本实用新型精神相违背的。

最后应说明的是:以上各实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述各实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1