芯片后组装有源埋入封装结构及其生产工艺的制作方法

文档序号:9328710阅读:476来源:国知局
芯片后组装有源埋入封装结构及其生产工艺的制作方法
【技术领域】
[0001]本发明涉及一种芯片后组装有源埋入封装结构及其生产工艺,属于微电子先进封装技术领域。
【背景技术】
[0002]现有技术中有源埋入封装结构主要是采用芯片前埋置的方式,该方式主要的问题是良率不高,芯片散热不好等问题。具体如CN103474361A,公开了一种嵌入式有源埋入功能基板的封装工艺及封装结构,所述封装工艺包括:形面次级封装组件;自所述次级封装组件的第一主面和第二主面对应所述凸点进行盲孔开窗口并钻盲孔至所述凸点处;在所述次级封装组件上开设通孔,所述通孔贯穿所述次级封装组件;在所述盲孔以及所述通孔内进行化金属作为种子层,然后进行填充电镀;进行第一外层线路层的制作。该发明解决了以往埋入结构中大功率器件的热管理性能问题,解决了器件的散热。但由于在芯片埋入于基板中后,还需要芯片的背面进行金属化或非金属化处理,对于高功率器件来说,这种形式的封装结构并不能完全解决芯片的散热问题。
[0003]另外,目前采用的芯片后埋置的方式主要是通过锡凸点焊接的方式,在焊接过程会引入焊接用的助焊剂从而会使其整个封装模块的可靠性降低,另外也带来了工艺比较复杂等缺点。

【发明内容】

[0004]本部分的目的在于概述本发明的实施例的一些方面以及简要介绍一些较佳实施例。在本部分以及本申请的说明书摘要和发明名称中可能会做些简化或省略以避免使本部分、说明书摘要和发明名称的目的模糊,而这种简化或省略不能用于限制本发明的范围。
[0005]鉴于上述和/或现有有源埋入封装结构中存在的芯片散热和工艺良率不高的问题,提出了本发明。
[0006]本发明的目的是克服现有技术中存在的不足,提供一种芯片后组装有源埋入封装结构,解决了芯片内埋置于基板内后不易散热的问题。
[0007]本发明还提供一种芯片后组装有源埋入封装结构的生产工艺,工艺简单,与基板工艺兼容性较好,能够很大程度上降低工艺成本提高芯片封装性能。
[0008]按照本发明提供的技术方案,所述芯片后组装有源埋入封装结构的生产工艺,包括:
(1)提供用于承载芯片的载板;
(2)在载板上通过筑坝介质层临时键合基板坝体,基板坝体上开设槽体;
(3)槽体中贴装芯片,芯片正面的凸点与载板上表面的铜凸点连接,芯片背面裸露;
(4)经层压将芯片与载板键合,筑坝介质层填充在芯片的底部以及芯片与基板坝体之间的间隙;
(5)在载板下表面焊盘进行植BGA球。
[0009]进一步的,所述提供载板,其中载板的制作工艺包括:
(O提供具有第一主面和第二主面的芯板,芯板采用双面覆铜板;
(2)在芯板的第一主面和第二主面制作互连的内层线路层;
(3)在内层线路层的两表面层压介质层;
(4)在介质层上制作外层线路层,外层线路层与内层线路层互连。
[0010]进一步的,所述芯板的第一主面和第二主面制作互连的内层线路层,具体包括:
在芯板上钻连通第一主面和第二主面的通孔,通孔中进行化铜及填孔电镀;填孔电镀后,通过曝光显影蚀刻将芯板第一主面和第二主面的覆铜制作成内层线路层。
[0011]进一步的,所述在介质层上制作外层线路层,具体包括:
在介质层上钻介质层盲孔,介质层盲孔与内层线路层连通;
进行介质层盲孔的化铜及填孔电镀,填孔电镀后,介质层盲孔内以及介质层表面皆填充电镀金属,蚀刻形成外层线路层。
[0012]进一步的,所述槽体由基板坝体的上表面延伸至筑坝介质层的上表面,槽体的长宽高与待贴装的芯片的长宽高相匹配。
[0013]进一步的,在所述筑坝介质层上对应于载板上表面铜凸点的位置开设窗口,使载板上表面的铜凸点裸露出来。
[0014]本发明还提供一种芯片后组装有源埋入封装结构,包括载板,载板上表面具有筑坝介质层,筑坝介质层上设置基板坝体,基板坝体上设有槽体,槽体中装芯片,芯片的正面朝下,芯片正面的凸点与载板上表面的铜凸点连接,芯片的背面裸露;在所述芯片与载板之间的间隙中、以及芯片与基板坝体之间的间隙中填充筑坝介质层。
[0015]进一步的,所述载板包括芯板,芯板的第一主面和第二主面具有内层线路层,内层线路层表面设有介质层,介质层表面设有外层线路层;在所述芯板上设有连通第一主面和第主面通孔,通孔内填充电镀材料;在所述介质层上设有连通内层线路层和外层线路层的介质层盲孔,介质层盲孔中填充电镀材料。
[0016]进一步的,在所述载板下表面的焊盘上设有BGA球。
[0017]本发明具有以下优点:
(1)本发明要用后组装的方式将芯片的背面裸露出来,所以整体上能够改善其芯片封装的热管理性能;
(2)本发明直接通过与基板工艺相兼容的改良型高温层压的工艺方式实现其芯片与基板之间的组装,另外也通过其半固化的介质层填充其整个芯片的底部,从而实现了芯片与基板之间的互连;
(3)本发明基于有机基板的工艺实现了内埋置的封装形式,能够很好的发挥其基板的特点,工艺成熟、可实现板级的封装等等,很大程度上降低了其封装成本。
【附图说明】
[0018]为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
[0019]图1?图12为本发明所述芯片后组装有源埋入封装结构生产工艺的各步骤得到的广品的不意图。其中:
图1为提供的芯板的示意图。
[0020]图2为在芯板上钻孔后的示意图。
[0021]图3为在芯板上通孔的孔壁形成电镀金属层后的示意图。
[0022]图4为在芯片的第一主面和第二主面制作内层线路层的示意图。
[0023]图5为在内层线路层表面层压介质层的示意图。
[0024]图6为在介质层上制作介质层盲孔后的示意图。
[0025]图7为制作外层线路层后的示意图。
[0026]图8为在载板上临时筑现后的不意图。
[0027]图9为贴装芯片后的不意图。
[0028]图10为层压键合后的示意图。
[0029]图11为制作阻焊绝缘层后的示意图。
[0030]图12为本发明所述芯片后组装有源埋入封装结构的示意图。
[0031]图中序号:芯板1、第一主面la、第二主面lb、通孔2、电镀金属层3、内层线路层4、介质层5、介质层盲孔6、外层线路层7、筑坝介质层8、基板坝体9、槽体10、芯片11、凸点12、阻焊绝缘层13、BGA球14。
【具体实施方式】
[0032]为了使本发明的上述目的、特征和优点能够更加明显易懂,下面结合具体附图对本发明的【具体实施方式】作进一步的说明。
[0033]在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是本发明还可以采用其他不同于在此描述的其它方式来实施例,本领域技术人员可以在不违背本发明内涵的情况下做类似推广,因此本发明不受下面公开的具体实施例的限制。
[0034]其次,本发明结合示意图进行详细描述,在详述本发明实施例时,为便于说明,表示器件结构的剖面图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本发明保护的范围。此外,在实施制作中应包含长度、宽度及深度的三维空间尺寸。
[0035]另,本发明中提出的术语“第一主面”、“第二主面”、“上表面”及“表面”等指示方位或位置关系为基于附图所示的方位或位置关系,而不是要求本发明必须以特定的方位构造和
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1