离线功率转换器的同步整流电路的制作方法

文档序号:7313271阅读:224来源:国知局
专利名称:离线功率转换器的同步整流电路的制作方法
技术领域
本发明涉及一种功率转换器控制电路,特別是涉及一种用于功率转换器 的同步整流控制电路。
背景技术
离线功率转换器包括功率变压器,为了符合安全规范,功率变压器提供 了交流输入到功率转换器的输出之间的隔离。在最新的发展中,将同步整流器应用于功率变压器的二次侧(secondary s ide)是为了实现功率转换器的高 效变换,例如美国专利案第7, 173, 835号由Yang撰写的"PWM controller for synchronous rectifier of flyback power converter"。 不过,先前技术的 缺点在于可饱和电感(saturable inductor)与/或电流感测装置 (current-sense device)会导致额外的电力消耗。要使同步整流器顺利地操 "f乍于连纟卖才莫式(continuous mode)与 一一连纟卖才莫式(di scontinuous mode), jt匕可 饱和电感与电流感测装置是必需的。发明内容本发明提供一种适用于功率转换器的同步整流电路,这种同步整流电路 可取得较高的转换效率。此外,执行连续模式操作与非连续模式操作不必具 备电流感测装置与可饱和电感。同步整流电路的出现,提高了功率转换器的效率。此同步整流电路包括 脉沖信号产生电路,产生脉冲信号根据切换信号的上升(前)沿(rising edge) 与下降(后)沿(falling edge)。切换信号是用来切换变压器,且调节功率转 换器。隔离装置(例如脉冲变压器或电容器)耦接到脉冲信号产生电路,将脉 冲信号从变压器的一次侧(primary side)传递到此变压器的二次侧。集成同 步整流器具有整流端、接地端、第一输入端以及第二输入端。整流端耦接到 变压器的二次侧,接地端耦接到功率转换器的输出。功率晶体管(power transistor)连接于整流端与接地端之间。第一输入端与第二输入端用以接收脉冲信号来接通/断开功率晶体管。脉冲信号是触发信号(trig signal),脉 冲信号的脉冲宽度短于切换信号的脉冲宽度。本发明提供了一种用于功率转换器的同步整流电路,其特征在于所述同 步整流电路包括集成同步整流器,其特征在于所述集成同步整流器包括 整流端,耦接到变压器的二次侧;接地端,耦接到所述功率转换器的输出; 第一输入端;以及第二输入端,其中功率晶体管连接于所述整流端与所述接 地端之间,且所述第一输入端与所述第二输入端用以接收脉冲信号来接通/ 断开所述功率晶体管;脉冲信号产生电路,其特征在于所迷脉沖信号产生电 路包括输入端,用以接收切换信号;第一输出端;以及第二输出端,其中与所述第二输出端是用来产生所述脉冲信号,以及隔离装置,耦接于所述第 一输入端与所述第二输入端之间以及所述第一输出端与所述第二输出端之 间。本发明还提供了一种适用于功率转换器的同步整流装置,包括脉沖信 号产生电路,根据切换信号的前沿与后沿来产生脉沖信号;隔离装置,通过 所述变压器的隔离势垒来传递所述脉沖信号;以及集成同步整流器,具有功 率晶体管与控制电路,其中所述功率晶体管耦接到所述变压器来执行所述整流,所述控制电路接收所述脉冲信号来接通/断开所述功率晶体管,以及其中 所述切换信号是用来切换所述功率转换器的所述变压器,且所述脉沖信号用 以设置或重置所述控制电路的闩锁电路,来控制所述功率晶体管。本发明还提供了 一种提高功率转换器的效率的方法,其特征在于提高功 率转换器的效率的所述方法包括产生脉沖信号,根据切换信号的前沿与后 沿;传递所述脉冲信号,所述脉冲信号通过隔离障壁从变压器的一次侧传递 到所述变压器的二次侧;根据所述脉冲信号来设置或重置闩锁器;以及根据 所述闩锁器的状态来接通/断开功率晶体管,其中所述切换信号是用来切换所 述功率转换器的所述变压器,且所述功率晶体管耦接到所述变压器的所述二 次侧来执行所述整流。 .本发明还提供了一种适用于功率转换器的同步整流电路,其特征在于所 述同步整流电路包括第一集成同步整流器,耦接到变压器的二次侧的第一 端;第二集成同步整流器,耦接到所述变压器的所述二次侧的第二端;其中 所述第一与第二集成同步整流器各自包括整流端,耦接到所述变压器,接地端,耦接到所述功率转换器的输出,以及功率晶体管,连接于所述整流端与所述接地端之间;以及第一输入端与第二输入端,其中所述第一输入端与所述第二输入端用以接收脉冲信号来控制所述功率晶体管,脉沖信号产生电路,其特征在于所述脉冲信号产生电路包括输入端,用以接收切换信号, 其中所述切换信号是用来切换所述功率转换器的所述变压器;以及第一输出 端与第二输出端,用来产生所述脉冲信号,以及隔离装置,耦接于所述第一 输入端与所述第二输入端之间以及所述第 一输出端与所述第二输出端之间。上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技 术手段,并可依照说明书的内容予以实施,以下以本发明的较佳实施例并配 合附图详细说明如后。


图1绘示为根据本发明所提出的较佳实施例中,具有同步整流器的离线功率转换器的实施例。图2是根据本发明所提出的较佳实施例中,集成同步整流器的示意图。 图3是根据本发明所提出的较佳实施例中,集成同步整流器的控制电路的实施例。图4是根据本发明所提出的较佳实施例的最大导通时间电路(M0T)。 图5是根据本发明所提出的较佳实施例中,脉冲信号产生电路的方块示 意图。图6绘示为延迟电路的电路示意图。图7是根据本发明所提出的较佳实施例中,信号产生电路的实施例。 图8是根据本发明所提出的较佳实施例中,线性预测电路的实施例。 图9A与图9B绘示为根据本发明所提出的较佳实施例中,同步整流电路 的主要波形。图IO绘示为全桥相移功率转换器的切换波形。图ll绘示为根据本发明所提出的较佳实施例中,具有同步整流器的功率 转换器的电路示意图的另一实施例,在本实施例中,脉冲变压器是用作隔离装置。
具体实施方式
图1绘示为具有本发明所提出的同步整流器的全桥(full bridge)零电压 切换(zero-voltage-switching, ZVS)相移功率转换器的较佳实施例。此同步 整流器是用作倍流整流器(current doubler rectifier)。关于具有倍流整流 器的全桥功率转换器的详细技术,可参考1997年IEEE电信能源会议 (Telecommunications Energy Conference) (INTELEC.97)上由 Nasser H. Kutkut撰写的 "A full bridge soft switched telecom power supply with a current doubler rectifier"第344 - 351页,其所有内容都并入本说明 书以供参考。此功率转换器包括变压器10,其具有一次侧与二次侧。变压器 10的一次侧包括四个切换此变压器10的电力开关20、 25、 30及35。 二次侧 包括第一端V+与第二端V-,第二端V-与第一端V+两端4艮据变压器10的切换 产生切换电压。第一集成同步整流器51包括整流端DET,其连接到第一端V+。 此第一集成同步整流器51的接地端GND连接到功率转换器的接地。第二集成 同步整流器52具有整流端DET与接地端GND,此第二集成同步整流器52也 是从第二端V-连接到功率转换器的地,如图所示。电感61从第一端V+连接 到功率转换器的输出V0。另一电感62从第二端V-连接到功率转换器的输出 端V0。第一集成同步整流器51与第二集成同步整流器52用作倍流器(current doubler)。第一集成同步整流器51与第二集成同步整流器52的第一输入端 Sp、第二输入端SN连接到隔离装置70的二次侧,以接收脉冲信号来接通或断 开集成同步整流器51与52。在一实施例中,隔离装置70可由(例如)电容器 71与72或脉冲变压器组成。电容器71与72的电容值可以较小,例如20pF, 不过为了起隔离作用,电容器必须具有高额定电压。脉冲信号产生电路100包括输入信号端SIN,用以接收切换信号S!w根据 切换信号Sw的上升沿(前沿)与下降沿(后沿)来产生脉冲信号。切换信号SIN 是用来切换变压器IO,且调节功率转换器。脉冲信号是在脉沖信号产生电路 100的第一输出端Xp与第二输出端L产生。此脉冲信号是差动信号 (differential signal),此脉冲信号的极性(polari ty)决定着集成同步整流 器51与52的接通或断开。为了在变压器IO切换之前产生脉沖信号,脉冲信 号产生电路100根据切换信号S^还要在输出端S0UT产生驱动信号Sodt。此驱 动信号S。uT通过全桥驱动电路700来控制电力开关20、 25、 30及35。切换信 号S,n的启用(enable)与驱动信号S。uT的启用之间产生时间延迟。脉冲信号产生电路100的第 一输出端Xp与第二输出端XN耦接到隔离装置70,以将脉冲信号从变压器10的一次侧传递到二次侧。此脉沖信号的脉冲宽 度短于切换信号S^的脉冲宽度,此脉沖信号是包括高频成分的触发信号。所以,隔离装置70只需要小型电容器或小型脉冲变压器可以实现,这可减小印 刷电路板(print circuit board, PCB)的空间利用,且降低功率转换器的成 本。脉冲信号产生电路100还包括输入电压端RIN,用以接收表示变压器10 的输入电压V^的输入电压信号。输入电压端R^经由电阻器85与86而耦接 到输入电压VIN。脉冲信号产生电路100的程序端R。通过电阻器80来产生程 序信号。当功率转换器在轻负载下操作于非连续模式时,脉冲信号产生电路 100可根据输入电压信号、程序信号以及切换信号S^的脉冲宽度来产生额外 的脉冲信号以断开集成同步整流器51与52。图2是根据本发明所提出的一实施例中的集成同步整流器的示意图。此 集成同步整流器50代表集成同步整流器51与52之一的电路,如图1所示。 此集成同步整流器50包括功率晶体管400、 二极管450以及控制电路200。 二极管450并联到功率晶体管400,功率晶体管400连接于整流端DET与接 地端GND之间,整流端DET耦接到图1所示的变压器10的二次侧,接地端 GND耦接到功率转换器的输出。控制电路200经由第一输入端Sp与第二输入 端Sn来接收脉冲信号,以接通或断开功率晶体管400。 L端是用来供应电源 给控制电路200。图3绘示为图2所示的控制电路200的一实施例的示意图。电阻器211 与221为第一输入端Sp提供偏压端(bias termination),电阻器213与223 为第二输入端Sd是供另一偏压端。第一输入端Sp耦接到比较器210的正输入 与比较器220的负输入。第二输入端Sw耦接到比较器220的正输入与比较器 210的负输入。在一实施例中,偏移电压(offset voltage)215与225分别配 置在比较器210与220的正输入中以产生》兹滞现象(hysteresis)。第三比较 器230有临界电压Vth連接到其正愉入。比较器230的负输入耦接到整流端 DET。比较器210与230的输出通过AND门235而耦接到SR触发器 (flip-flop) 250的设定输入端(图中所示的"S" )。 SR触发器250的重置输 入端(图中所示的"R")是由比较器220的输出来控制。SR触发器250的输 出与比较器230的输出连接到AND门260。此AND门260的输出产生门驱动 信号Ve来控制图2所示的功率晶体管400的接通或断开状态。门驱动信号Vc 的最大导通时间是用最大导通时间电路(maximum-on-time circuit, MOT) 270来限制。门驱动信号^连接到最大导通时间电路270。消隐时间(blanking time)之后,将根据门驱动信号Vc的启用产生最大导通时间信号SM。最大导通 时间信号Sm径由反相器(inverter) 261而连接到AND门260。此緒D门260 的另一输入连接到通电重置信号RST。此AND门260的输出用以清除(重置)SR 触发器250。门驱动信号V。的最大导通时间因此被最大导通时间电路270的 消隐时间所限制。 一旦产生如下的脉冲信号,门驱动信号VG就会断开功率晶 体管400:VSN-VSP〉V225 ..........................................a)当满足等式(2)与(3)时,门驱动信号Vc就会接通功率晶体管400:VSN-VSP〉V215..........................................(2)VDET<VTH................................................(3)其中,Vsp是第一输入端Sp的电压,Vsw是第二输入端Sw的电压。V,是整 流端DET的电压,L是上述临界电压V罚的电压,V^是偏移电压215的值, 以及V^是偏移电压225的值。当二极管450导通时,整流端DET的电压将低于临界电压VrH的电压。图 中绘示为功率晶体管400只有在二极管导通之后才能接通。图4是最大导通时间电路270的一实施例的示意图。电流源273经连接 以对电容器275充电,晶体管272经连接以对电容器275放电。门驱动信号 Vc通过反相器271来控制晶体管272,此门驱动信号V。还连接到AND门279。 此AND门279的另一输入耦接到电容器275。当门驱动信号l被用时,AND 门279的输出将会产生最大导通时间信号SM以在消隐时间之后停用(disable) 门驱动信号Ve。消隐时间取决于电流源273的电流与电容器275的电容。图5是图1所示的脉冲信号产生电路的一实施例的方块示意图。驱动信 号S。ut根据切換信号S^而产生。此切换信号S^连接到延迟电路(DLY) 110的输 入。延迟电路110的输出通过反相器105而连接到AND门150的输入。此AND 门150的另一输入耦接到切换信号S^。此AND门150的输出产生驱动信号S, 此驱动信号S。uT用以切换变压器10。如此一来,切换信号S^的启用与驱动信 号S,的启用之间产生时间延迟。脉冲信号产生电路100还包括输入电压端 RIN,其用以接收输入电压信号,所述输入电压信号表示变压器10的输入电 压V,n。程序端R。用以产生程序信号,所述程序信号代表功率转换器的输出电 压信息。此程序信号、输入电压信号以及驱动信号S肌耦接到线性预测电路(linear-predict circuit, LPC) 500。此线性预测电路500将根据输入电压 信号、程序信号以及切换信号S^的脉冲宽度来产生非连续模式信号SD,以断 开功率晶体管。非连续模式信号Sd与切換信号S,w都耦接到信号产生电路(图 中所示的"SIG" ) 300,以在第一输出端Xp与第二输出端XN产生脉冲信号。图6绘示为上述延迟电路的一实施例的电路示意图。电流源113用以对 电容器115充电,晶体管112用以对电容器115放电。输入信号IN通过反相 器111来控制晶体管112,此输入信号IN还连接到NAND门119。此NAND门 119的另一输入耦接到电容器115,此NAND门119的输出就是延迟电路的输 出0UT。当输入信号IN是逻辑低状态(logic-low)时,电容器115放电,且 NAND门119的输出为逻辑高(logic-high)状态。当输入信号IN变为逻辑高 状态时,电流源113将开始对电容器115充电。当电容器115的电压高于NAND 门119的输入临界电压时,NAND门119的输出0UT将变为逻辑低状态。电流 源113的电流与电容器115的电容决定延迟电路的延迟时间TP。此延迟时间 TP是从延迟电路的输入信号的逻辑高状态开始到输出信号的逻辑低状态为 止。图7是信号产生电路300的一实施例的电路示意图。触发器310的时钟 输入CK用以接收切换信号SIN,且产生第一信号,此第一信号连接到OR门315 的第一输入。切换信号S^还通过反相器325来产生信号SNN,此信号S吣驱动 触发器320的时钟输入。触发器320输出第二信号,此第二信号连接到OR门 315的第二输入。触发器330的时钟输入用以接收非连续模式信号SD,且在 此触发器330的输出产生第三信号。此第三信号连接到OR门315的第三输入。 此OR门315是用来在第二输出端L产生负脉沖信号,以断开图1所示的集成 同步整流器51与52。此负脉冲信号通过延迟电路322来重置触发器310、 320 及330。延迟电路322的延迟时间决定负脉冲信号的脉冲宽度。第三信号还 耦接到触发器350的时钟输入,以在此触发器350的输出产生信号DCM,此 信号DCM耦接到触发器340的D输入与AND门345的输入。通过反相器343、 延迟电路125以及另一反相器342,触发器340的时钟输入耦接到第二输出 端Xn以接收負脉冲信号。触发器345的输出连接到AND门345的另一输入。 此AND门345是用来在第一输出端Xp产生正脉冲信号。此正脉沖信号经由延 迟电路332来重置触发器340。延迟电路332的延迟时间决定此正脉冲信号 的脉沖宽度。如此一来,脉冲信号通过第一输出端Xp与第二输出端Xw的正脉冲信号与负脉冲信号而产生。图8是线性预测电路500的一实施例的示意图。运算放大器(operational amplifier) 510、晶体管512、 515、 516以及电阻器511构成电压至电流转换 器。运算放大器51Q耦接到输入电压端R^以接收输入电压信号,从而在晶体 管516产生充电电流。电流源520耦接到程序端R。,结合图1所示的电阻器 80,以产生程序信号。运算放大器530、电阻器531以及晶体管532、 535、 536、 538、 539构成另一电压至电流转换器。运算放大器530耦接到程序端 Ro以接收程序信号,从而在晶体管539产生放电电流。充电电流经由开关560 来对电容器550充电。放电电流通过开关565来对电容器550放电。反相器 572耦接到输出端S0UT以接收驱动信号S。uT来产生放电信号。此放电信号用 以控制开关565,此放电信号还连接到反相器571以产生充电信号来控制开 关560。电容器550上产生斜坡信号(ramp signal) VRMP。比较器580的正输入 包括临界电压VT,比较器580的负输入耦接到斜坡信号V證,此比较器580的 输出与放电信号连接到AND门590,以产生非连续模式信号SD。此外,放电 信号与切换信号S^通过晶体管540与AND门575来重置电容器550。因此根 据输入电压信号、程序信号以及切换信号S!n的脉冲宽度来产生非连续模式信 号SD。当功率转换器操作于边界模式时,电感的^f兹通量(magnetized flux)Oc等于去磁通量(demagnetized f lux) cpD。边界模式的意思是功率转换器操作于连续模式与非连续模式之间。 此等式如下所示<formula>formula see original document page 14</formula> (4)<formula>formula see original document page 14</formula> (5)<formula>formula see original document page 14</formula> (6)<formula>formula see original document page 14</formula> (7)其中B是通量密度,Ae是电感61与62的横截面积,磁化时间0^羅)是 切换信号S^的脉冲宽度,电感61与62的去磁时间(T隨腿ge)显示功率转换器 的边界条件。电感61与62的去磁时间T匿腿ge可根据等式(7)来得到。也可看出,去磁时间T匿雄ge可根据输入电压VIN、输出电压V。以及^F兹化时间T體ge(切换信号SIN的脉冲宽度)来预测。非连续模式信号S。根据去磁时间T匿隨e而产生。图9A与图9B绘示为同步整流电路的主要波形。图9A绘示为根据切换信 号S^的前沿与后沿产生脉冲信号S「S"负脉冲信号),以停用集成同步整流器 51与52。负脉冲信号结束之后,如果集成同步整流器51或52的二极管导通, 则产生脉沖信号Sp-SN(正脉冲信号)以启用集成同步整流器51或52。图9B绘 示为斜坡信号V匿的波形。在斜坡信号V服p的放电时间结束时,产生非连续模 式信号S。与额外的脉冲信号Sp-Sw(负脉冲信号)。这意味着,当电感61与62 完全去磁(非连续模式)时,集成同步整流器51与52将被停用。图10绘示为全桥驱动电路700的切换波形。根据驱动信号S,产生相移 驱动信号A、 B、 C及D来分别控制电力开关30、 20、 25及35。相移驱动信 号A、 B、 C及D之间的时间延迟L应用于相位偏移(phase shift)以实现软切 换(soft switching)。图11绘示为脉冲变压器75用作同步整流电路的隔离 装置70。以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上 的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明, 任何本领域技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示 的结构及技术内容作出些许的更动或修饰为等同变化的等效实施例,但是凡 是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作 的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。
权利要求
1.一种用于功率转换器的同步整流电路,其特征在于所述同步整流电路包括集成同步整流器,其特征在于所述集成同步整流器包括整流端,耦接到变压器的二次侧;接地端,耦接到所述功率转换器的输出;第一输入端;以及第二输入端,其中功率晶体管连接于所述整流端与所述接地端之间,且所述第一输入端与所述第二输入端用以接收脉冲信号来接通/断开所述功率晶体管;脉冲信号产生电路,其特征在于所述脉冲信号产生电路包括输入端,用以接收切换信号;第一输出端;以及第二输出端,其中所述切换信号是用来切换所述功率转换器的所述变压器,且所述第一输出端与所述第二输出端是用来产生所述脉冲信号,以及隔离装置,耦接于所述第一输入端与所述第二输入端之间以及所述第一输出端与所述第二输出端之间。
2. 根据权利要求l所述的同步整流电路,其特征在于所述脉冲信号产生 电路还包括输入电压端,用以接收表示所述变压器的输入电压的输入电压信号;以及程序端,用以产生程序信号,其中所述脉冲信号产生电路是根据所述输入电压信号、所述程序信号以 及所述切换信号的脉冲宽度来产生额外的脉沖信号,以断开所述功率晶体管。
3. 根据权利要求1所述的同步整流电路,其特征在于所述隔离装置包括 脉冲变压器或多个电容器。
4. 根据权利要求1所述的同步整流电路,其特征在于所述脉沖信号是差 动信号,且所述脉冲信号的极性决定所述功率晶体管的接通/断开。
5. 根据权利要求1所述的同步整流电路,其特征在于所述脉冲信号是触发信号,且所述脉冲信号的脉沖宽度短于所述切换信号的脉沖宽度。
6. 根据权利要求1所述的同步整流电路,其特征在于所述集成同步整流 器包括闩锁电路,所述闩锁电路耦接到所述第 一输入端与所述第二输入端, 以接收所述脉冲信号来设置或重置所述闩锁电路,其中所述闩锁电路用以接 通/断开所述功率晶体管。
7. 根据权利要求1所述的同步整流电路,其特征在于所述集成同步整流 器还包括最大导通时间电路,以限制所述功率晶体管的最大导通时间。
8. —种适用于功率转换器的同步整流装置,包括 脉冲信号产生电路,根据切换信号的前沿与后沿来产生脉沖信号;隔离装置,通过所述变压器的隔离势垒来传递所述脉沖信号;以及 集成同步整流器,具有功率晶体管与控制电路,其中所述功率晶体管耦接到所述变压器来执行所述整流,所述控制电路接收所述脉冲信号来接通/断开所述功率晶体管,以及其中所述切换信号是用来切换所述功率转换器的所述变压器,且所述脉冲信号用以设置或重置所述控制电路的闩锁电路,来控制所述功率晶体管。
9. 根据权利要求8所述的同步整流装置,其特征在于所述脉冲信号产生 电路包括输入电压端,用以接收表示所述变压器的输入电压的输入电压信号;及程序端,用以接收程序信号,其中所述脉冲信号是根据所述输入电压信号、所述程序信号以及所述切 换信号的脉冲宽度而产生,以断开所述功率晶体管。
10. 根据权利要求8所述的同步整流装置,其特征在于所述同步整流装 置还包括二极管,其并联到所述功率晶体管,且当所述二极管导通时,所述 功率晶体管通过所述脉冲信号而导通。
11. 根据权利要求8所述的同步整流装置,其特征在于所述隔离装置包 括多个电容器或脉冲变压器。
12. 根据权利要求8所述的同步整流装置,其特征在于所述脉冲信号是 触发信号,且所述脉冲信号的脉沖宽度短于所述切换信号的脉冲宽度。
13. 根据权利要求8所述的同步整流装置,其特征在于所述脉冲信号产 生电路还包括输入信号端,用以接收所述切换信号;第一输出端;以及 第二输出端,其中所述脉冲信号是在所述第一输出端与所述第二输出端产生。
14. 根据权利要求8所述的同步整流装置,其特征在于所述集成同步整 流器包括整流端,耦接到所述变压器的二次侧; 接地端,耦接到所述功率转换器的输出; 第一输入端;以及 第二输入端,其中所述功率晶体管连接于所述整流端与所述接地端之间,且所述第一 输入端与所述第二输入端用以接收所述脉沖信号,来接通/断开所述功率晶体 管。
15. 根据权利要求8所述的同步整流装置,其特征在于所述功率晶体管 的最大导通时间是用最大导通时间电路来限制。
16. —种提高功率转换器的效率的方法,其特征在于提高功率转换器的 效率的所述方法包括产生脉冲信号,根据切换信号的前沿与后沿;传递所述脉冲信号,所述脉冲信号通过隔离障壁从变压器的一次侧传递 到所述变压器的二次侧;根据所述脉冲信号来设置或重置闩锁器;以及根据所述闩锁器的状态来接通/断开功率晶体管,其中所述切换信号是用来切换所述功率转换器的所述变压器,且所述功 率晶体管耦接到所述变压器的所述二次侧来执行所述整流。
17. 根据权利要求16所述的提高功率转换器的效率的方法,其特征在于 提高功率转换器的效率的所述方法还包括接收输入电压信号,所述输入电压信号表示所述变压器的输入电压;以及接收程序信号,其中所述脉冲信号是根据所述输入电压信号、所述程序信号以及所述切 换信号的脉冲宽度而产生,以断开所述功率晶体管。
18. 根据权利要求16所述的提高功率转换器的效率的方法,其特征在于所述闩锁器能够被启用,以只在二极管导通时才接通所述功率晶体管,且所 述二极管并联到所述功率晶体管。
19. 根据权利要求16所述的提高功率转换器的效率的方法,其特征在于 所述隔离装置包括脉冲变压器或多个电容器。
20. 根据权利要求16所述的提高功率转换器的效率的方法,其特征在于 所述脉冲信号的脉沖宽度短于所述切换信号的脉冲宽度。
21. 根据权利要求16所述的提高功率转换器的效率的方法,其特征在于 所述功率晶体管的最大导通时间是由最大导通时间电路来限制。
22. —种适用于功率转换器的同步整流电路,其特征在于所述同步整流 电^各包括第一集成同步整流器,耦接到变压器的二次侧的第一端; 第二集成同步整流器,耦接到所述变压器的所述二次侧的第二端; 其中所述第一与第二集成同步整流器各自包括 整流端,耦接到所述变压器,接地端,耦接到所述功率转换器的输出, 以及功率晶体管,连接于所述整流端与所述接地端之间;以及第 一输入端与第二输入端,其中所述第 一输入端与所述第二输入端用 以接收脉冲信号来控制所述功率晶体管,脉冲信号产生电路,其特征在于所述脉冲信号产生电路包括输入端,用以接收切换信号,其中所述切换信号是用来切换所述功率 转换器的所述变压器;以及第一输出端与第二输出端,用来产生所述脉冲信号,以及 隔离装置,耦接于所述第一输入端与所述第二输入端之间以及所述第一 输出端与所述第二输出端之间。
23. 根据权利要求22所述的同步整流电路,其特征在于所述脉沖信号产 生电路还包括输入电压端,用以接收表示所述变压器的输入电压的输入电压信号;以及程序端,用以产生程序信号,其中所述脉冲信号产生电路是根据所述输入电压信号、所述程序信号以 及所述切换信号的脉冲宽度来产生额外的脉冲信号,以断开所述功率晶体管。
24. 根据权利要求22所述的同步整流电路,其特征在于所述脉沖信号是 差动信号,所述脉冲信号的脉冲宽度短于所述切换信号的脉冲宽度,以及所 述脉冲信号的极性决定所述功率晶体管的接通/断开。
25. 根据权利要求22所述的同步整流电路,其特征在于所述集成同步整 流器包括闩锁电路,所述闩锁电路耦接到所述第一输入端与所述第二输入端, 以接收所述脉冲信号来设置或重置所述闩锁电路,其中所述闩锁电路用以接 通/断开所述功率晶体管。
全文摘要
一种用于功率转换器的同步整流电路。集成同步整流器具有整流端、接地端、第一输入端以及第二输入端。整流端耦接到变压器的二次侧,接地端耦接到功率转换器的输出。功率晶体管连接于整流端与接地端之间,第一输入端与第二输入端用以接收脉冲信号来接通/断开功率晶体管。脉冲信号产生电路包括输入端,用以接收切换信号来切换功率转换器的变压器。脉冲信号产生电路的第一输出端与第二输出端产生脉冲信号。隔离装置耦接于第一输入端与第二输入端之间以及第一输出端与第二输出端之间。
文档编号H02M3/28GK101325370SQ20081000294
公开日2008年12月17日 申请日期2008年1月11日 优先权日2007年10月29日
发明者杨大勇, 陈佐民 申请人:崇贸科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1