比较器、模拟数字转换器与其电路布局方法

文档序号:7538847阅读:383来源:国知局
专利名称:比较器、模拟数字转换器与其电路布局方法
技术领域
本发明涉及一种模拟/数字转换器,特别是涉及一种可减少取样电压误差、信道电荷注入以及时钟馈入的影响的模拟/数字转换器。
背景技术
图1为一已知(N+M)位的模拟/数字转换器的方块示意图。参考电压产生电路12在参考电压VRT与VRB之间产生多个第一参考电压102与多个第二参考电压101,以分别提供给高位比较器15以及低位比较器11与13,以作为与输入电压Vin比较。参考电压产生电路12先在参考电压VRT与VRB之间产生(2N-1)个第一参考电压102,然后在每两个相邻的第一参考电压之间再产生(2M-1)个第二参考电压101。
当输入电压Vin经过高位比较器15比较后会产生第一温度计码(thermometer code)105并传送至高位数据编码器17中编码,以得到N位的数字码108并传送到高位数据锁存器中18存放。
当输入电压Vin与连接于多个第一参考电压102的高位比较器15比较后,便可得知输入电压Vin位于(2N-1)个第一参考电压102的那一段区间。再通过连接于第二参考电压101的低位比较器11及13比较电压后,产生第二温度计码103及104并分别经过低位数据编码器14与16作编码后,便产生N位的数字码(digital code)106和107,并传送到低位数据选择及锁存器19中存放。
由于高位数据编码器17产生的N位数字码在时序上比低位数据编码器14或16产生的M位数字码快一个时钟周期,因此高位数据锁存器18在延迟一个时钟周期后将N位数字码传送到加法器109中与M位数字码相加以得到输入电压Vin的(N+M)位的数字数据。
如果高位比较器15的工作频率为Fs,则低位比较器11和13的工作频率为(1/2)Fs。此外由于高位比较器15、低位比较器11和低位比较器13的取样电路不是相同,会导致高位比较器15、低位比较器11和低位比较器13因取样时间上有所误差,故对一相同的输入电压Vin,其高位比较器15及低位比较器11及13所取样到的电压会稍有不同,而造成模拟/数字转换器的输出结果不正确。
此外,已知技术中,高位比较器15、低位比较器11和低位比较器13内所采用的比较器为单端放大器(single-ended amplifier),而位于比较器内的开关在切换时容易造成通道电荷注入(charge injection)以及时钟馈入(clock feedthrough)的问题,使得模拟/数字转换器的输出结果不正确。

发明内容
本发明的目的为提供一种模拟/数字转换器,可减少因取样电压误差造成模拟/数字转换器的效能不佳的情形。
本发明的另一目的为提供一种模拟/数字转换器,可减少模拟/数字转换器中比较器内的开关在切换时造成的通道电荷注入(charge injection)以及时钟馈入(clock feedthrough)的影响。
本发明的另一目的为提供一种本发明所提出的模拟/数字转换器的布局方法,针对本发明的模拟/数字转换器特性作电路布局的最佳化。
本发明提供一种模拟数字转换器,包括一参考电压产生电路、一第一粗/细比较器、一第二粗/细比较器、一第一编码器、一第二编码器以及一数据选择及锁存单元。该参考电压产生电路,用以产生多个粗参考电压以及多个细参考电压。该第一粗/细比较器,接收并比较一输入电压与所述粗参考电压,以输出一第一控制信号与一第一粗温度计码(thermometer code),其中该参考电压产生电路接受该第一控制信号后,输出多个对应的细参考电压,该第一粗/细比较器再比较该输入电压与所述对应细参考电压后,输出一第一细温度计码。该第二粗/细比较器,接收并比较该输入电压与所述粗参考电压,以输出一第二控制信号与一第二粗温度计码,其中该参考电压产生电路接受该第二控制信号后,输出多个对应的细参考电压,该第二粗/细比较器再比较该输入电压与所述对应细参考电压后,输出一第二细温度计码。该第一编码器,接收该第一粗温度计码与该第一细温度计码并输出一第一数字码(digitalcode)。该第二编码器,接收该第二粗温度计码与该第二细温度计码并输出一第二数字码。该数据选择及锁存单元,接收并交替输出该第一数字码与该第二数字码。
本发明提供一种(N+M)位的模拟数字转换器,包括一参考电压产生电路、一第一粗/细比较器、一第二粗/细比较器、一第一编码器、一第二编码器以及一数据选择及锁存单元。该参考电压产生电路,由多个参考电压产生单元组成的一(2N)×(2M)的矩阵结构,用以产生(2N-1)个粗参考电压以及(2M-1)个细参考电压。该第一粗/细比较器,接收并比较一输入电压与所述(2N-1)个粗参考电压,以输出2N个第一控制信号与一第一粗温度计码,其中该参考电压产生电路接受该(2N)个第一控制信号后,输出对应的(2M-1)个细参考电压,该第一粗/细比较器再比较该输入电压与所述对应的(2M-1)个细参考电压后,输出一第一细温度计码。该第二粗/细比较器,接收并比较该输入电压与所述(2N-1)个粗参考电压,以输出2N个第二控制信号与一第二粗温度计码,其中该参考电压产生电路接受该第二控制信号后,输出对应的(2M-1)个细参考电压,该第二粗/细比较器再比较该输入电压与所述对应的(2M-1)个细参考电压后,输出一第二细温度计码。该第一编码器,接收该第一粗温度计码与该第一细温度计码并输出具有(N+M)位的一第一数字码。该第二编码器,接收该第二粗温度计码与该第二细温度计码并输出具有(N+M)位的一第二数字码。该数据选择及锁存单元,接收并交替输出该第一数字码与该第二数字码。
本发明提供一种比较器,包括一第一电容、一第二电容、一前置放大器、一动态比较器以及第一到第八开关。该第一电容,具有一第一端与一第二端。该第二电容,具有一第一端与一第二端。该前置放大器,具有一正输入端、一负输入端、一正输出端以及一负输出端。第一开关,由一第一导通信号控制,耦接该输入电压以及一第一电容的该第一端。第二开关,由一第三导通信号控制,耦接一细参考电压以及该第一电容的该第一端。第三开关,由一第二导通信号控制,耦接一参考电压以及该第一电容的该第一端。第四开关,由该第二导通信号控制,耦接一参考电压以及该第二电容的该第一端。第五开关,由该第三导通信号控制,耦接一粗参考电压以及该第二电容的该第一端。第六开关,由该第一导通信号控制,耦接该粗参考电压以及该第二电容的该第一端。第七开关,由该第一导通信号控制,其中一端耦接该第一电容的该第二端以及该前置放大器的正输入端,另一端耦接该前置放大器的负输出端。第八开关,由该第一导通信号控制,其中一端耦接该第二电容的该第二端以及该前置放大器的负输入端,另一端耦接该前置放大器的正输出端。动态比较器,具有一正输入端耦接该前置放大器的负输出端、一负输入端耦接该前置放大器的正输出端、一正输出端以及一负输出端,其中,当该前置放大器的正输出端的电压大于前置放大器的负输出端的电压时,该动态比较器的正输出端输出一逻辑高电平的信号,该动态比较器的负输出端输出一逻辑低电平的信号,并且当该前置放大器的正输出端的电压小于前置放大器的负输出端的电压时,该动态比较器的正输出端输出一逻辑低电平的信号,该动态比较器的负输出端输出一逻辑高电平的信号。
本发明提供一种模拟数字转换器的电路布局方法,包括提供一电路基板;布局一参考电压产生电路;在该参考电压产生电路的对应的两侧分别布局一第一粗/细比较器以及一第二粗/细比较器;在该第一粗/细比较器以及该第二粗/细比较器相同的一侧边分别布局一第一编码器以及一第二编码器,其中该第一编码器以及该第二编码器形成的联机平行于该参考电压产生电路、该第一粗/细比较器以及该第二粗/细比较器形成的联机。


图1为一已知(N+M)位的模拟/数字转换器的方块示意图。
图2为根据本发明的一模拟/数字转换器的一实施例的方块示意图。
图3为图2中组件运作的时序图。
图4为图2中第一编码器的一实施例的方块示意图。
图5为图2中第二编码器的一实施例的方块示意图。
图6为图2中参考电压产生电路中的一参考电压产生单元的电路图。
图7为图2中第一粗/细比较器或第二粗/细比较器中的一比较器单元的一实施例的电路图。
图8为图7中的比较器单元的时钟波形图。
图9为根据本发明的一(N+M)位的模拟/数字转换器的一实施例的方块示意图。
图10为图9中第一编码器的一实施例的方块示意图。
图11为图9中第二编码器的一实施例的方块示意图。
图12为图9中参考电压产生电路的一实施例的电路图。
图13为根据本发明的模拟/数字转换器的一电路布局的实施例的示意图。
图14为根据本发明的一模拟/数字转换器的另一实施例的方块示意图。
图15为图14中组件运作的时序图。
附图符号说明11、13~低位比较器15~高位比较器12~参考电压产生电路14、16~低位数据编码器17~高位数据编码器18~高位数据锁存器19~低位数据选择及锁存器101~第一参考电压102~第二参考电压103~第一温度计码104~第一温度计码105~第二温度计码106~N位数字码107~N位数字码108~M位数字码109、44、54、1006、116~加法器21、91、1401~第一粗/细比较器22、92、1402~参考电压产生电路23、93、1403~第二粗/细比较器24、94、1404~第一编码器25、95、1405~时钟产生器26、96、1406~第二编码器27、97、1407~数据选择及锁存电路201、901、1408~粗参考电压202、203、902、903、1409、1410~细参考电压204、205、904、905、1415、1416~控制信号206、1411~第一温度计码
207、1412~第二温度计码208、1413~数字码209、1414~数字码906~第一粗温度计码907~第一细温度计码908~第二粗温度计码909~第二细温度计码910~数字码911~数字码41、1003~第一粗编码器42、1004~第一数据锁存电路43、1001~第一细编码器401~第一粗温度计码402~第一细温度计码403~第一高位数据404~第一低位数据51、111~第二细编码器52、113~第二粗编码器53、114~第二数据锁存电路501~第二细温度计码502~第二粗温度计码503~第一高位数据504~第一低位数据71~第一电容72~第二电容73~前置放大器74~动态比较器1002、112~校正单元1005、115~数据校正单元1007~第一低位数字数据1008~校正数据
1009~高位数字数据1010~第一高位数字数据1101~第二低位数字数据11 02~校正数据1103~高位数字数据1104~第二高位数字数据具体实施方式
图2为根据本发明的一模拟/数字转换器的一实施例的方块示意图。参考电压产生电路22耦接第一粗/细比较器21与第二粗/细比较器23,用以提供参考电压给第一粗/细比较器21与第二粗/细比较器23,用以比较输入电压Vin。第一编码器24耦接第一粗/细比较器21,用以将第一粗/细比较器21产生的温度计码206编码成数字码209。第二编码器26耦接第二粗/细比较器23,用以将第二粗/细比较器23产生的温度计码207编码成数字码208。数据选择及锁存单元27接收数字码208与209,用以循序输出数字码208与209。
时钟产生器25则用以提供一时钟信号给模拟/数字转换器中所有需要时钟信号的组件。参考电压产生电路22根据两个参考电压VRT与VRB产生并传送多个粗参考电压VCOARSE201至第一粗/细比较器21与第二粗/细比较器23。第一粗/细比较器21与第二粗/细比较器23则根据比较结果,判断输入电压Vin位于哪两个粗参考电压的区间,再传送控制信号204与205至参考电压产生电路22。参考电压产生电路22则将对应的多个细参考电压VFINE202或203传送到第一粗/细比较器21与第二粗/细比较器23,用以与输入电压Vin进行一细比较程序。当第一粗/细比较器21对输入电压Vin比较完后会输出一第一温度计码206至第一编码器24进行编码,当第二粗/细比较器23对输入电压Vin比较完后会输出一第二温度计码207至第二编码器26进行编码。
为更清楚说明图2中组件的运作,请同时参考图3。图3为图2中组件运作的时序图。于时间T1内,第一粗/细比较器21对输入电压Vin取样的第一电压值。于时间T2内,第一粗/细比较器21对该第一电压值进行一粗比较。于时间T3内,第一粗/细比较器21对该第一电压值进行一细比较。
于时间T3内并且时钟信号位于逻辑高电平时,第二粗/细比较器23进行取样,以得到一第二电压值。并且于时间T3内且时钟信号位于逻辑低电平时,第二粗/细比较器23对该第二电压值进行一粗比较。而于时间T4以及T5时,第二粗/细比较器23对第二电压值进行一细比较。
当第一粗/细比较器21对第一电压值进行比较完后,将比较的结果(即温度计码206)传送至第一编码器24进行编码。当第二粗/细比较器23对第二电压值进行比较完后会将比较的结果(即温度计码207)传送至第二编码器26进行编码。数据选择及锁存单元27则将第一编码器24与第二编码器26分别产生的数字码209、208循序输出(即第2、3图输出数据部分)。
图4为图2中第一编码器24的一实施例的方块示意图。第一编码器24包括一第一粗编码器41、一第一细编码器43、一第一数据锁存电路42以及一加法器44。当第一粗/细比较器21根据参考电压产生电路22产生的多个粗参考电压VCOARSE对输入电压Vin进行粗比较完后,产生一第一粗温度计码206a并传送至第一粗编码器41,用以产生第一高位数据403。当第一粗/细比较器21根据参考电压产生电路22产生的多个细参考电压VFINE对输入电压Vin进行细比较完后,产生一第一细温度计码206b并传送至第一细编码器43,用以产生第一低位数据404。由图3中可以发现到,当第一粗/细比较器21进行完粗比较程序后,需再等待一个时钟周期才能得到细比较程序后的结果,因此第一高位数据403被传送到第一数据锁存电路42中,用以延迟一个时钟周期后再传送到加法器44中,与第一低位数据404相加后产生输入电压Vin转换后的数字码209。
图5为图2中第二编码器26的一实施例的方块示意图。第二编码器26包括一第二粗编码器52、一第二细编码器51、一第二数据锁存电路53以及一加法器54。当第二粗/细比较器23根据参考电压产生电路22产生的多个粗参考电压VCOARSE对输入电压Vin进行粗比较完后,产生一第二粗温度计码207a并传送至第二粗编码器52,用以产生第二高位数据503。当第二粗/细比较器23根据参考电压产生电路22产生的多个细参考电压VFINE对输入电压Vin进行细比较完后,产生一第二细温度计码207b并传送至第二细编码器51,用以产生第二低位数据504。由图3中可以发现到,当第二粗/细比较器23进行完粗比较程序后,需再等待一个时钟周期才能得到细比较程序后的结果,因此第二高位数据503被传送到第二数据锁存电路53中,用以延迟一个时钟周期后再传送到加法器54中,与第二低位数据504相加后产生输入电压Vin转换后的数字码208。
图6为图2中参考电压产生电路中的一参考电压产生单元的电路图。第一开关SW1,受控于该第一控制信号,具有一第一端与一第二端,当该第一开关SW1导通时,该第一开关SW1的第二端输出一该细参考电压Vfine_A。第二开关SW2,受控于该第二控制信号,具有一第一端与一第二端,当该第二开关SW2导通时,该第二开关SW2的第二端输出一该细参考电压Vfine_B。第一电阻R1,具有一第一端与一第二端,其中该第一电阻R1的第一端耦接该第一开关SW1的第一端与该第二开关SW2的第一端。第二电阻R2,具有一第一端与一第二端,其中该第二电阻R2的第一端耦接该第一电阻R1的第二端与一该粗参考电压VR,该第二电阻R2的第二端耦接该第一电阻R1的第一端。在本发明的一较佳实施例中,图2中的参考电压产生电路22具有多个电压产生单元,以数组方式排列而成。
图7为图2中第一粗/细比较器22或第二粗/细比较器23中的一比较器单元的一实施例的电路图。
第一开关SW1,由第一导通信号S1控制,耦接输入电压Vin以及第一电容71的第一端。第二开关SW2,由第三导通信号S3控制,耦接细参考电压Vfine_x以及第一电容71的第一端。第三开关SW3,由第二导通信号S2控制,耦接参考电压Vref以及第一电容71的第一端。第四开关SW4,由第二导通信号S2控制,耦接参考电压Vref以及第二电容72的第一端。第五开关SW5,由该第三导通信号S3控制,耦接一粗参考电压Vcoarse_x以及第二电容72的第一端。第六开关SW6,由第一导通信号S1控制,耦接粗参考电压Vcoarse_x以及第二电容72的第一端。第七开关SW7,由该第一导通信号S1控制,其中一端耦接第一电容71的该第二端以及前置放大器73的正输入端,另一端耦接前置放大器73的负输出端。第八开关SW8,由该第一导通信号S1控制,其中一端耦接该第二电容72的该第二端以及该前置放大器73的负输入端,另一端耦接前置放大器73的正输出端。动态比较器74的正输入端耦接前置放大器73的负输出端,动态比较器74的负输入端耦接前置放大器73的正输出端、一正输出端以及一负输出端。而动态比较器的正输入端则耦接第七开关SW7一端以及前置放大器73负输出端于节点N1,动态比较器的负输入端则耦接第八开关SW8一端以及前置放大器73正输出端于节点N2。
当节点N1的电压大于节点N2的电压时,该动态比较器73的输出信号Out_P为一逻辑高电平的信号,输出信号Out_N为一逻辑低电平的信号。当节点N1的电压小于节点N2的电压时,该动态比较器73的输出信号Out_P为一逻辑低电平的信号,输出信号Out_N为一逻辑高电平的信号。
为更清楚说明,请参考图8。图8为图7中的比较器单元的时钟波形图。在时间T1时,第一导通信号S1为逻辑高电平,此时第一开关SW1、第六开关SW6、第七开关SW7以及第八开关SW8导通。由于第一开关SW1及第六开关SW6的导通,第一电容71的第一端接收输入电压Vin,亦即对输入电压Vin作信号取样的动作,而第二电容72的第一端接收粗参考电压Vcoarse_x,亦即对与输入电压Vin作电压比较的粗参考电压Vcoarse_x作取样动作,而第七开关SW7及第八开关SW8的导通,前置放大器73在时间T1内作输入电压误差储存(input offset storage),在理想状况下,前置放大器73的正输入端及负输入端的输入电压误差为0,因此在时间T1的状况下,前置放大器73的正输入端与负输入端的电压为相同(假设皆为Vx),因此在时间T1时,第一电容71的第二端点对第一端所储存的电压差为(VX-Vin),而第二电容72的第二端点对第一端点所储存的电压差为(VX-VCOARSE_X)。
在时间T2时,第二导通信号S2为逻辑高电平,此时第三开关SW3与第四开关SW4导通。第一电容71及第二电容的第一端皆接收参考电压Vref,因此前置放大器73的正输入端的电压将由(VX-VIN)改变为(VX-VIN+VREF),而负输入端的电压将由(VX-VCOARSE_X+VREF),其中VREF为一共模电压(commonvoltage),可以为系统最低电压至系统最高电压之间的任一电压,在本实施例中,设定为模拟数字转换器输入信号范围的一半,即为(VRT-VRB)/2+VRB),而节点N2及节点N1的电压差为(前置放大器正输入端的电压-前置放大器负输入端的电压)*αPREAMP,其中αPREAMP为前置放大器73的差动增益值(differentialgain)。而动态比较器74则依节点N2与节点N1间的电压差(节点N2电压-节点N1电压)变化,改变其输出OUT_P及OUT_N的状态。因此在T2的时间内,输入电压Vin与粗参考电压Vcoarse_x的电压比较即可完成,因此可得知,输入电压Vin是介于那二个粗参考电压Vcoarse_x之间。
在时间T3时,第三导通信号S3为逻辑高电平,此时第二开关SW2与第五开关SW5导通。第一电容71的第一端接收细参考电压Vfine_x,而第二电容72的第一端接收粗参考电压Vcoarse_x,因此前置放大器73的正输入端的电压由(VX-VIN+VREF)改变为(VX-VIN+VFINE_X),而前置放大器73的负输入端的电压由(VX-VCOARSE_X+VREF)改变为(VX-VCOARSE_X+VCOARSE_X),而节点N2及节点N1的电压差为前置放大器正输入端的电压-前置放大器负输入端的电压)*αPREAMP,其中αPREAMP为前置放大器73的差动增益值(differential gain),而动态比较器74则依节点N2与节点N1间的电压差(节点N2电压-节点N1电压)变化,改变其输出OUT_P及OUT_N的状态,因此前置放大器73便可比较输入电压Vin与细参考电压Vfine_x的大小,并通过动态比较器73输出比较结果。
由上述说明可知,利用如图7所示的比较器可解决已知技术中,因取样时间点的误差造成取样到的输入电压Vin不同,而造成粗参考电压Vcoarse_x与细参考电压Vfine_x所比较的输入电压Vin不为相同电压值的问题。
另外,采用图7所示的比较器时,由于前置放大器73及动态比较器74皆采用差动方式,因此开关在切换时、所造成通道电荷注入(charge injection)以及时钟馈入(clock feedthrough)的问题可大幅度降低。另外在传统的单端放大器中,当所提供的比较参考电压、电源电压及系统接地端受到噪声干扰时,其比较器输出的结果会发生错误。并且采用图7所示的比较器时,在前置放大器73及动态比较器74对输入信号Vin与参考电压作比较时,若此时系统的参考电压、电源电压及系统接地端受到噪声干扰时,由于输入端为一差动信号,而干扰源可视为一共模讯号,因此对一具有差动输入并且于预设时序下操作的前置放大器73及动态比较器74来说,其噪声干扰的影响可大幅度降低。
图9为根据本发明的一(N+M)位的模拟/数字转换器的一实施例的方块示意图。参考电压产生电路92耦接第一粗/细比较器91与第二粗/细比较器93,提供(2N-1)个粗参考电压Vcoarse与(2M-1)个细参考电压Vfine给第一粗/细比较器91与第二粗/细比较器93,用以比较输入电压Vin。第一编码器94耦接第一粗/细比较器91,用以将第一粗/细比较器91产生的第一粗温度计码906与第一细温度计码907编码成数字码910。第二编码器96耦接第二粗/细比较器93,用以将第二粗/细比较器93产生的第二粗温度计码908与第二细温度计码909编码成数字码911。数据选择及锁存单元97接收数字码910与911,用以循序输出数字码910与911。时钟产生器95则用以提供一时钟信号给模拟/数字转换器中所有需要时钟信号的组件。
参考电压产生电路92根据两个参考电压VRT与VRB产生并传送(2N-1)个粗参考电压Vcoarse901至第一粗/细比较器91与第二粗/细比较器93。第一粗/细比较器91与第二粗/细比较器93则根据比较结果,判断输入电压Vin位于哪两个粗参考电压之间,再传送2N个控制信号904与905至参考电压产生电路92。参考电压产生电路92根据控制信号904或905,将对应的(2M-1)个细参考电压Vfine902或903传送到第一粗/细比较器91与第二粗/细比较器93,用以与参考电压进行一细比较程序。
当第一粗/细比较器91对输入电压Vin进行完粗比较程序后,输出一第一粗温度计码906至第一编码器94进行编码以得到一N位的高位数据,当第一粗/细比较器91对输入电压Vin进行完细比较程序后,输出一第一细温度计码907至第一编码器94进行编码以得到M位的低位数据。第一编码器94会将高位数据与低位数据处理得到一(N+M)位数据,并传送至数据选择及锁存单元97。
当第二粗/细比较器93对输入电压Vin进行完粗比较程序后,输出一第二粗温度计码908至第二编码器96进行编码以得到一N位的高位数据,当第二粗/细比较器93对输入电压Vin进行完细比较程序后,输出一第二细温度计码909至第二编码器96进行编码以得到M位的低位数据。第二编码器96会将高位数据与低位数据处理得到一(N+M)位数据,并传送至数据选择及锁存单元97。
在图9中,第一粗/细比较器91与第二粗/细比较器93具有多个比较器单元,其中一较佳实施例如图7所示。当N等于M时,第一粗/细比较器91与第二粗/细比较器93至少具有(2N-1)个比较器单元。当N大于M时,第一粗/细比较器91与第二粗/细比较器93至少具有(2N-1)个比较器单元,而在对细参考电压作比较时,所需的比较器数目较对粗参考电压作比较时所需的比较器数目少,因此多余的比较器便可通过参考电压产生电路92中的控制装置,得到更多的细参考电压与输入电压比较,用以增加模拟/数字转换器的正确性。
举例来说,假设N为5,M为4,而输入电压Vin在经过粗比较后落在Vcoarse_15与Vcoarse_16之间。此时参考电压产生电路92传送Vcoarse_15与Vcoarse_16之间的15个细参考电压(Vfine_1~Vfine_15)。因为比较器内有31个比较器单元,因此可以再取得Vcoarse_14与Vcoarse_15之间的8个细参考电压(Vfine_9~Vfine_15及Vcoarse_15)以及Vcoarse_16与Vcoarse_17之间的8个细参考电压(Vcoarse_16及Vfine_1~Vfine_7)进行比较。利用这样的方法,便可大大提升模拟/数字转换器的正确性,也可以减少因为位数增加,细参考电压之间差距很小,如仅1mV所造成的误差。
图10为图9中第一编码器的一实施例的方块示意图。第一编码器94包括第一粗编码器1003、第一细编码器1001、校正单元1002、第一数据锁存电路1004、数据校正单元1005以及加法器1006。第一粗编码器1003接收该第一粗温度计码906并产生具有N位的一高位数字数据1009。
当第一粗/细比较器91进行完粗比较程序后,需再等待一个时钟周期才能得到细比较程序后的结果,因此高位数据1009被传送到第一数据锁存电路1004中,用以延迟一个时钟周期后再传送到数据校正单元1005。第一细编码器1001接收该第一细温度计码907并产生具有M位的一第一低位数字数据1007。校正单元1002根据第一细温度计码907产生一校正数据1008。数据校正单元1005,根据该校正数据1008与该高位数字数据1009产生一第一高位数据1010。加法器1006耦接该数据校正单元1005与该第一细编码器1001并根据第一高位数字数据1010与该第一低位数字数据1007,以输出数字码910。
图11为图9中第二编码器的一实施例的方块示意图。第二编码器96包括第二粗编码器113、第二细编码器111、校正单元112、第二数据锁存电路114、数据校正单元115以及加法器116。第二粗编码器113接收该第二粗温度计码908并产生具有N位的一高位数字数据1103。当第二粗/细比较器93进行完粗比较程序后,需再等待一个时钟周期才能得到细比较程序后的结果,因此高位数据1103被传送到第二数据锁存电路114中,用以延迟一个时钟周期后再传送到数据校正单元115。
第二细编码器111接收该第二细温度计码909并产生具有M位的一第二低位数字数据1101。校正单元112根据第二细温度计码909产生一校正数据1102。数据校正单元115,根据该校正数据1102与该高位数字数据1103产生一第二高位数据1104。加法器116,耦接该数据校正单元115与该第二细编码器111,根据该第二高位数字数据1104与该第二低位数字数据1101以输出数字码911。
图12为图9中参考电压产生电路的一实施例的电路图。在本实施例中,参考电压产生电路92具有2N×2M个参考电压产生单元,如图6所示。当第一粗/细比较器91判断输入电压Vin位于哪两个粗参考电压时,便通过控制信号Cx_A控制开关导通,便可得到位于这两个粗参考电压区间内的细参考电压Vfine_1A~Vfine_(2M-1)A。当第二粗/细比较器93判断输入电压Vin位于哪两个粗参考电压时,便通过控制信号Cx_B控制开关导通,即可得到位于这两个粗参考电压区间内的细参考电压Vfine_1B~Vfine_(2M-1)B。
利用这样的方式便可使得第一粗/细比较器91与第二粗/细比较器93有共同的参考电压源。当N大于M时,模拟/数字转换器可再进行细比较时要求参考电压产生电路92输出更多的细参考电压以增加模拟/数字转换的正确性。由图12的参考电压产生电路92来看,可以根据所需要的细参考电压数目P,在参考电压产生电路92中增加P个控制开关,将增加的细参考电压传送到第一粗/细比较器91或第二粗/细比较器93中进行比较。
由于本发明的模拟/数字转换器中的两粗/细比较器为采对称结构,如图2、9所示,因此在电路布局时,尚可针对这个结构作最佳的电路布局。图13为根据本发明的模拟/数字转换器的一电路布局的实施例的示意图。首先先将布局参考电压产生电路1301,接着可以在区域1302与1303或是区域1304与1305布局第一粗/细比较器与第二粗/细比较器。在本实施例中,第一粗/细比较器布局在区域1302,第二粗/细比较器布局在区域1303。接着在编码器上布局上可将第一编码器与第二编码器布局在相同的一侧,举例来说将第一编码器与第二编码器布局在区域1308与1309或区域1306与1307。利用上述的电路布局方法可以使得本发明的模拟/数字转换器占有最小的电路面积。
图14为根据本发明的一模拟/数字转换器的另一实施例的方块示意图。参考电压产生电路1402耦接第一粗/细比较器1401与第二粗/细比较器1403,用以提供参考电压给第一粗/细比较器1401与第二粗/细比较器1403,用以比较第输入电压Vin1与第二输入电压Vin2。第一编码器1404耦接第一粗/细比较器1401,用以将第一粗/细比较器1401产生的温度计码1411编码成数字码1413。第二编码器1406耦接第二粗/细比较器1403,用以将第二粗/细比较器1403产生的温度计码1412编码成数字码1414。数据选择及锁存单元1407接收数字码1413与1414,用以循序输出数字码1413与1414。
时钟产生器1405则用以提供一时钟信号给模拟/数字转换器中所有需要时钟信号的组件。参考电压产生电路1402根据两个参考电压VRT与VRB产生并传送多个粗参考电压VCOARSE1408至第一粗/细比较器1401与第二粗/细比较器1403。第一粗/细比较器1401与第二粗/细比较器1403则根据比较结果,判断第一输入电压Vin1以及第二输入电压Vin2位于哪两个粗参考电压的区间,再传送控制信号1415与1416至参考电压产生电路1402。参考电压产生电路1402则将对应的多个细参考电压VFINE1409或1410传送到第一粗/细比较器1401与第二粗/细比较器1403,用以与第一输入电压Vin1以及第二输入电压Vin2进行一细比较程序。当第一粗/细比较器1401对第一输入电压Vin1比较完后会输出一第一温度计码1411至第一编码器1404进行编码,当第二粗/细比较器1403对第二输入电压Vin2比较完后会输出一第二温度计码1412至第二编码器1406进行编码。
为更清楚说明图14中组件的运作,请同时参考图15。图15为图14中组件运作的时序图。于时间T1内,第一粗/细比较器1401对第一输入电压Vin1取样的第一电压值。于时间T2内,第一粗/细比较器1401对该第一电压值进行一粗比较。于时间T3内,第一粗/细比较器1401对该第一电压值进行一细比较。
于时间T3内且时钟信号位于逻辑高电平时,第二粗/细比较器1403对第二输入电压Vin2进行取样,以得到一第二电压值。并且于时间T3内且时钟信号位于逻辑低电平时,第二粗/细比较器1403对该第二电压值进行一粗比较。而于时间T4以及T5时,第二粗/细比较器1403对第二电压值进行一细比较。
当第一粗/细比较器1401对第一电压值进行比较完后,将比较的结果(即温度计码1411)传送至第一编码器1404进行编码。当第二粗/细比较器1403对第二电压值进行比较完后会将比较的结果(即温度计码1412)传送至第二编码器1406进行编码。数据选择及锁存单元1407则将第一编码器1404与第二编码器1406分别产生的数字码1413、1414循序输出。
虽然本发明已以较佳实施例披露如上,然其并非用以限定本发明,本领域的技术人员在不脱离本发明的精神和范围的前提下可作若干的更动与润饰,因此本发明的保护范围以本发明的权利要求为准。
权利要求
1.一种模拟数字转换器,包括一参考电压产生电路,用以产生多个粗参考电压以及多个细参考电压;一第一粗/细比较器,接收并比较一输入电压与所述粗参考电压,以输出一第一控制信号与一第一粗温度计码,其中该参考电压产生电路接受该第一控制信号后,输出多个对应的细参考电压,该第一粗/细比较器再比较该输入电压与所述对应细参考电压后,输出一第一细温度计码;一第二粗/细比较器,接收并比较该输入电压与所述粗参考电压,以输出一第二控制信号与一第二粗温度计码,其中该参考电压产生电路接受该第二控制信号后,输出多个对应的细参考电压,该第二粗/细比较器再比较该输入电压与所述对应细参考电压后,输出一第二细温度计码;一第一编码器,接收该第一粗温度计码与该第一细温度计码并输出一第一数字码;一第二编码器,接收该第二粗温度计码与该第二细温度计码并输出一第二数字码;以及一数据选择及锁存单元,接收并交替输出该第一数字码与该第二数字码。
2.如权利要求1所述的模拟数字转换器,其中还包括一时钟产生单元,用以提供一参考时钟信号。
3.如权利要求1所述的模拟数字转换器,其中该第一编码器包括一第一粗编码器,接收该第一粗温度计码并产生一第一高位数字数据;一第一细编码器,接收该第一细温度计码并产生一第一低位数字数据;一第一数据锁存电路,用以暂存该高位数字数据,使得该第一高位数字数据与该第一低位数字数据同步;以及一加法器,耦接该第一数据锁存电路与该第一细编码器,根据该第一高位数字数据与该第一低位数字数据以输出一第一数字数据。
4.如权利要求1所述的模拟数字转换器,其中该第二编码器包括一第二粗编码器,接收该第二粗温度计码并产生一第二高位数字数据;一第二细编码器,接收该第二细温度计码并产生一第二低位数字数据;一第二数据锁存电路,用以暂存该第二高位数字数据,使得该第二高位数字数据与该第二低位数字数据同步;以及一加法器,耦接该第二数据锁存电路与该第二细编码器,根据该第二高位数字数据与该第二低位数字数据以输出一第二数字数据。
5.如权利要求1所述的模拟数字转换器,其中该第一粗/细比较器与该第二粗/细比较器皆具有多个比较器单元,包括一第一电容,具有一第一端与一第二端;一第二电容,具有一第一端与一第二端;一前置放大器,具有一正输入端、一负输入端、一正输出端以及一负输出端;一第一开关,由一第一导通信号控制,耦接该输入电压以及一第一电容的该第一端;一第二开关,由一第三导通信号控制,耦接一细参考电压以及该第一电容的该第一端;一第三开关,由一第二导通信号控制,耦接一参考电压以及该第一电容的该第一端;一第四开关,由该第二导通信号控制,耦接一参考电压以及该第二电容的该第一端;一第五开关,由该第三导通信号控制,耦接一粗参考电压以及该第二电容的该第一端;一第六开关,由该第一导通信号控制,耦接该粗参考电压以及该第二电容的该第一端;一第七开关,由该第一导通信号控制,其中一端耦接该第一电容的该第二端以及该前置放大器的正输入端,另一端耦接该前置放大器的负输出端;一第八开关,由该第一导通信号控制,其中一端耦接该第二电容的该第二端以及该前置放大器的负输入端,另一端耦接该前置放大器的正输出端;以及一动态比较器,具有一正输入端耦接该前置放大器的负输出端、一负输入端耦接该前置放大器的正输出端、一正输出端以及一负输出端,其中,当该前置放大器的正输出端的电压大于前置放大器的负输出端的电压时,该动态比较器的正输出端输出一逻辑高电平的信号,该动态比较器的负输出端输出一逻辑低电平的信号,并且当该前置放大器的正输出端的电压小于前置放大器的负输出端的电压时,该动态比较器的正输出端输出一逻辑低电平的信号,该动态比较器的负输出端输出一逻辑高电平的信号。
6.如权利要求1所述的模拟数字转换器,其中该参考电压产生电路具有多个参考电压产生单元,包括一第一开关,受控于该第一控制信号,具有一第一端与一第二端,其中当该第一开关导通时,该第一开关的第二端输出一该细参考电压;一第二开关,受控于该第二控制信号,具有一第一端与一第二端,其中当该第二开关导通时,该第二开关的第二端输出一该细参考电压;一第一电阻,具有一第一端与一第二端,其中该第一电阻的第一端耦接该第一开关的第一端与该第二开关的第一端;以及一第二电阻,具有一第一端与一第二端,其中该第二电阻的第一端耦接该第一电阻的第二端与一该粗参考电压,该第二电阻的第二端耦接该第一电阻的第一端。
7.一种(N+M)位的模拟数字转换器,包括一参考电压产生电路,由多个参考电压产生单元组成的一(2N×(2M)的矩阵结构,用以产生(2N-1)个粗参考电压以及(2M-1)个细参考电压;一第一粗/细比较器,接收并比较一输入电压与所述(2N-1)个粗参考电压,以输出2N个第一控制信号与一第一粗温度计码,其中该参考电压产生电路接受该(2N个第一控制信号后,输出对应的(2M-1)个细参考电压,该第一粗/细比较器再比较该输入电压与所述对应的(2M-1)个细参考电压后,输出一第一细温度计码;一第二粗/细比较器,接收并比较该输入电压与所述(2N-1)个粗参考电压,以输出2N个第二控制信号与一第二粗温度计码,其中该参考电压产生电路接受该第二控制信号后,输出对应的(2M-1)个细参考电压,该第二粗/细比较器再比较该输入电压与所述对应的(2M-1)个细参考电压后,输出一第二细温度计码;一第一编码器,接收该第一粗温度计码与该第一细温度计码并输出具有(N+M)位的一第一数字码;一第二编码器,接收该第二粗温度计码与该第二细温度计码并输出具有(N+M)位的一第二数字码;以及一数据选择及锁存单元,接收并交替输出该第一数字码与该第二数字码。
8.如权利要求7所述的模拟数字转换器,其中还包括一时钟产生单元,用以提供一参考时钟信号。
9.如权利要求7所述的(N+M)位的模拟数字转换器,其中N大于M。
10.如权利要求9所述的模拟数字转换器,其中该第一编码器包括一第一粗编码器,接收该第一粗温度计码并产生具有N位的一第一高位数字数据;一第一细编码器,接收该第一细温度计码并产生具有M位的一第一低位数字数据;一第一数据锁存电路,用以暂存该高位数字数据,使得该第一高位数字数据与该第一低位数字数据同步;以及一加法器,耦接该第一数据锁存电路与该第一细编码器,根据该第一高位数字数据与该第一低位数字数据以输出一第一数字数据。
11.如权利要求9所述的模拟数字转换器,其中该第一编码器包括一第一粗编码器,接收该第一粗温度计码并产生具有N位的一高位数字数据;一第一细编码器,接收该第一细温度计码并产生具有M位的一第一低位数字数据;一校正单元,产生一校正数据;一数据校正单元,根据该校正数据与该高位数字数据产生一第一高位数据;以及一加法器,耦接该数据校正单元与该第一细编码器,根据该第一高位数字数据与该第一低位数字数据以输出一第一数字数据。
12.如权利要求11所述的模拟数字转换器,其中还包括一第一数据锁存电路,耦接该第一粗编码器,用以暂存该高位数字数据并输出至该数据校正单元。
13.如权利要求9所述的模拟数字转换器,其中该第二编码器包括一第二粗编码器,接收该第二粗温度计码并产生具有N位的一高位数字数据;一第二细编码器,接收该第二细温度计码并产生具有M位的一第二低位数字数据;一校正单元,产生一校正数据;一数据校正单元,根据该校正数据与该高位数字数据产生一第二高位数据;以及一加法器,耦接该数据校正单元与该第二细编码器,根据该第二高位数字数据与该第二低位数字数据以输出一第二数字数据。
14.如权利要求13所述的模拟数字转换器,其中还包括一第二数据锁存电路,耦接该第二粗编码器,用以暂存该高位数字数据并输出至该数据校正单元。
15.如权利要求9所述的(N+M)位的模拟数字转换器,其中还包括一数据校正电路,耦接所述参考电压单元,当该参考电压产生电路根据该第一控制信号或第二控制信号输出对应的细参考电压时,该数据校正电路可增加输出P个细参考电压以增加转换的准备度,其中P小于等于(2N-2M)。
16.如权利要求7所述的模拟数字转换器,其中该第一粗/细比较器与该第二粗/细比较器皆具有多个比较器单元,包括一第一电容,具有一第一端与一第二端;一第二电容,具有一第一端与一第二端;一前置放大器,具有一正输入端、一负输入端、一正输出端以及一负输出端;一第一开关,由一第一导通信号控制,耦接该输入电压以及一第一电容的该第一端;一第二开关,由一第三导通信号控制,耦接一细参考电压以及该第一电容的该第一端;一第三开关,由一第二导通信号控制,耦接一参考电压以及该第一电容的该第一端;一第四开关,由该第二导通信号控制,耦接一参考电压以及该第二电容的该第一端;一第五开关,由该第三导通信号控制,耦接一粗参考电压以及该第二电容的该第一端;一第六开关,由该第一导通信号控制,耦接该粗参考电压以及该第二电容的该第一端;一第七开关,由该第一导通信号控制,其中一端耦接该第一电容的该第二端以及该前置放大器的正输入端,另一端耦接该前置放大器的负输出端;一第八开关,由该第一导通信号控制,其中一端耦接该第二电容的该第二端以及该前置放大器的负输入端,另一端耦接该前置放大器的正输出端;以及一动态比较器,具有一正输入端耦接该前置放大器的负输出端、一负输入端耦接该前置放大器的正输出端、一正输出端以及一负输出端,其中,当该前置放大器的正输出端的电压大于该前置放大器的负输出端的电压时,该动态比较器的正输出端输出一逻辑高电平的信号,该动态比较器的负输出端输出一逻辑低电平的信号,并且当该前置放大器的正输出端的电压小于该前置放大器的负输出端的电压时,该动态比较器的正输出端输出一逻辑低电平的信号,该动态比较器的负输出端输出一逻辑高电平的信号。
17.如权利要求7所述的模拟数字转换器,其中该参考电压产生单元,包括一第一开关,受控于该第一控制信号,具有一第一端与一第二端,其中当该第一开关导通时,该第一开关的第二端输出一该细参考电压;一第二开关,受控于该第二控制信号,具有一第一端与一第二端,其中当该第二开关导通时,该第二开关的第二端输出一该细参考电压;一第一电阻,具有一第一端与一第二端,其中该第一电阻的第一端耦接该第一开关的第一端与该第二开关的第一端;以及一第二电阻,具有一第一端与一第二端,其中该第二电阻的第一端耦接该第一电阻的第二端与一该粗参考电压,该第二电阻的第二端耦接该第一电阻的第一端。
18.如权利要求7所述的模拟数字转换器,其中还包括一数据校正电路,耦接所述参考电压单元,当该参考电压产生电路根据该第一控制信号或第二控制信号输出对应的细参考电压时,该数据校正电路可增加输出P个细参考电压以增加转换的准备度,其中P小于等于(2N-2M)。
19.一种比较器,包括一第一电容,具有一第一端与一第二端;一第二电容,具有一第一端与一第二端;一前置放大器,具有一正输入端、一负输入端、一正输出端以及一负输出端;一第一开关,由一第一导通信号控制,耦接该输入电压以及一第一电容的该第一端;一第二开关,由一第三导通信号控制,耦接一细参考电压以及该第一电容的该第一端;一第三开关,由一第二导通信号控制,耦接一参考电压以及该第一电容的该第一端;一第四开关,由该第二导通信号控制,耦接一参考电压以及该第二电容的该第一端;一第五开关,由该第三导通信号控制,耦接一粗参考电压以及该第二电容的该第一端;一第六开关,由该第一导通信号控制,耦接该粗参考电压以及该第二电容的该第一端;一第七开关,由该第一导通信号控制,其中一端耦接该第一电容的该第二端以及该前置放大器的正输入端,另一端耦接该前置放大器的负输出端;一第八开关,由该第一导通信号控制,其中一端耦接该第二电容的该第二端以及该前置放大器的负输入端,另一端耦接该前置放大器的正输出端;以及一动态比较器,具有一正输入端耦接该前置放大器的负输出端、一负输入端耦接该前置放大器的正输出端、一正输出端以及一负输出端,其中,当该前置放大器的正输出端的电压大于该前置放大器的负输出端的电压时,该动态比较器的正输出端输出一逻辑高电平的信号,该动态比较器的负输出端输出一逻辑低电平的信号,并且当该前置放大器的正输出端的电压小于该前置放大器的负输出端的电压时,该动态比较器的正输出端输出一逻辑低电平的信号,该动态比较器的负输出端输出一逻辑高电平的信号。
20.如权利要求19所述的比较器单元,其中该比较器单元还耦接一时钟信号产生器。
21.一种模拟数字转换器的电路布局方法,包括提供一电路基板;布局一参考电压产生电路;在该参考电压产生电路的对应的两侧分别布局一第一粗/细比较器以及一第二粗/细比较器;以及在该第一粗/细比较器以及该第二粗/细比较器的一侧边分别布局一第一编码器以及一第二编码器。
22.一种具有二个输入信号的模拟数字转换器,包括一参考电压产生电路,用以产生多个粗参考电压以及多个细参考电压;一第一粗/细比较器,接收并比较一第一输入电压与所述粗参考电压,以输出一第一控制信号与一第一粗温度计码,其中该参考电压产生电路接受该第一控制信号后,输出多个对应的细参考电压,该第一粗/细比较器再比较该第一输入电压与所述对应细参考电压后,输出一第一细温度计码;一第二粗/细比较器,接收并比较一第二输入电压与所述粗参考电压,以输出一第二控制信号与一第二粗温度计码,其中该参考电压产生电路接受该第二控制信号后,输出多个对应的细参考电压,该第二粗/细比较器再比较该第二输入电压与所述对应细参考电压后,输出一第二细温度计码;一第一编码器,接收该第一粗温度计码与该第一细温度计码并输出一第一数字码;一第二编码器,接收该第二粗温度计码与该第二细温度计码并输出一第二数字码;以及一数据选择及锁存单元,接收并交替输出该第一数字码与该第二数字码。
23.如权利要求22所述的模拟数字转换器,其中还包括一时钟产生单元,用以提供一参考时钟信号。
24.如权利要求22所述的模拟数字转换器,其中该第一编码器包括一第一粗编码器,接收该第一粗温度计码并产生一第一高位数字数据;一第一细编码器,接收该第一细温度计码并产生一第一低位数字数据;一第一数据锁存电路,用以暂存该高位数字数据,使得该第一高位数字数据与该第一低位数字数据同步;以及一加法器,耦接该第一数据锁存电路与该第一细编码器,根据该第一高位数字数据与该第一低位数字数据以输出一第一数字数据。
25.如权利要求22所述的模拟数字转换器,其中该第二编码器包括一第二粗编码器,接收该第二粗温度计码并产生一第二高位数字数据;一第二细编码器,接收该第二细温度计码并产生一第二低位数字数据;一第二数据锁存电路,用以暂存该第二高位数字数据,使得该第二高位数字数据与该第二低位数字数据同步;以及一加法器,耦接该第二数据锁存电路与该第二细编码器,根据该第二高位数字数据与该第二低位数字数据以输出一第二数字数据。
26.如权利要求22所述的模拟数字转换器,其中该第一粗/细比较器与该第二粗/细比较器皆具有多个比较器单元,包括一第一电容,具有一第一端与一第二端;一第二电容,具有一第一端与一第二端;一前置放大器,具有一正输入端、一负输入端、一正输出端以及一负输出端;一第一开关,由一第一导通信号控制,耦接该输入电压以及一第一电容的该第一端;一第二开关,由一第三导通信号控制,耦接一细参考电压以及该第一电容的该第一端;一第三开关,由一第二导通信号控制,耦接一参考电压以及该第一电容的该第一端;一第四开关,由该第二导通信号控制,耦接一参考电压以及该第二电容的该第一端;一第五开关,由该第三导通信号控制,耦接一粗参考电压以及该第二电容的该第一端;一第六开关,由该第一导通信号控制,耦接该粗参考电压以及该第二电容的该第一端;一第七开关,由该第一导通信号控制,其中一端耦接该第一电容的该第二端以及该前置放大器的正输入端,另一端耦接该前置放大器的负输出端;一第八开关,由该第一导通信号控制,其中一端耦接该第二电容的该第二端以及该前置放大器的负输入端,另一端耦接该前置放大器的正输出端;以及一动态比较器,具有一正输入端耦接该前置放大器的负输出端、一负输入端耦接该前置放大器的正输出端、一正输出端以及一负输出端,其中,当该前置放大器的正输出端的电压大于前置放大器的负输出端的电压时,该动态比较器的正输出端输出一逻辑高电平的信号,该动态比较器的负输出端输出一逻辑低电平的信号,并且当该前置放大器的正输出端的电压小于前置放大器的负输出端的电压时,该动态比较器的正输出端输出一逻辑低电平的信号,该动态比较器的负输出端输出一逻辑高电平的信号。
27.如权利要求22所述的模拟数字转换器,其中该参考电压产生电路具有多个参考电压产生单元,包括一第一开关,受控于该第一控制信号,具有一第一端与一第二端,其中当该第一开关导通时,该第一开关的第二端输出一该细参考电压;一第二开关,受控于该第二控制信号,具有一第一端与一第二端,其中当该第二开关导通时,该第二开关的第二端输出一该细参考电压;一第一电阻,具有一第一端与一第二端,其中该第一电阻的第一端耦接该第一开关的第一端与该第二开关的第一端;以及一第二电阻,具有一第一端与一第二端,其中该第二电阻的第一端耦接该第一电阻的第二端与一该粗参考电压,该第二电阻的第二端耦接该第一电阻的第一端。
全文摘要
披露了一种二阶段模拟/数字转换器,其包含一参考电压产生电路、两个粗/细比较器,以及用以对粗/细比较器的比较结果编码的编码器。在本发明中,两个粗/细比较器在不同的时钟周期对输入电压进行粗比较和细比较,可有效减少因取样时间的误差所造成的取样电压的误差。另一方面,因为进行粗比较与细比较的比较器为共享,因此模拟/数字转换器的输入电容的电容值大幅降低,而不需要一个大功率的放大器来推动输入电容。
文档编号H03M1/34GK101072031SQ200610081840
公开日2007年11月14日 申请日期2006年5月12日 优先权日2006年5月12日
发明者徐献松, 彭国伟 申请人:硕颉科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1