微波带宽折叠接收器的本振频率产生电路的制作方法

文档序号:7523625阅读:386来源:国知局
专利名称:微波带宽折叠接收器的本振频率产生电路的制作方法
技术领域
本实用新型涉及一种微波带宽折叠接收器的本振频率产生电路。
背景技术
微波带宽折叠接收器主要由η级折叠器组成,η级折叠器把输入带宽对分成了相等的2η个信道,每个信道通过η级折叠,都变到了公共的最低信道,即归一化信道,输出信号的折叠码即信道编码和归一化误差频率。在折叠器的频带折叠过程中,通过本振频率将高子频带下变频为低子频带,只有η 个本振频率源同时具有高精度和髙稳定度才能保证输出的折叠码和归一化误差频率的高精度和高稳定度。显然,η个本振频率源要同时得到高精度和高稳定度的本振频率,不但技术难度大,而且成本高。

实用新型内容本实用新型的目的在于克服现有技术的不足,提供一种结构简单、成本低、精度高和稳定性好的微波带宽折叠接收器的本振频率产生电路。本实用新型的目的是通过以下技术方案实现的微波带宽折叠接收器的本振频率产生电路,它包括分频相干本振电路和倍频相干本振电路,分频相干本振电路包括一个晶体振荡器和至少一个分频器,晶体振荡器的输出接第一个分频器的输入,第一个分频器的输出接第二个分频器的输入,多个分频器依次串联;倍频相干本振电路包括一个晶体振荡器和一个倍频器,晶体振荡器的输出接倍频器的输入,倍频器包括高次谐波倍频器和锁相环倍频器两种。所述的高次谐波倍频器包括晶体振荡器、谐波产生器和至少一个窄带滤波器,晶体振荡器的输出接谐波产生器的输入,谐波产生器的输出接并联的窄带滤波器的输入。所述的锁相环倍频器包括晶体振荡器、相位检波器、放大器、滤波器、压控振荡器和至少一个分频器,分频器之间通过串联连接,晶体振荡器的输出接相位检波器的一个输入,相位检波器的另一个输入接串联分频器的输出,相位检波器的输出接放大器的输入,放大器的输出接滤波器的输出,滤波器的输出接压控振荡器的输入,压控振荡器的输出接串联分频器的输入。本实用新型的有益效果是本振频率高精度高,稳定性好,并具有结构简单、成本低廉等优势。

图1本实用新型与宽带折叠器的连接关系示意图图2本实用新型的分频相干本振电路结构示意图图3本实用新型的倍频相干本振电路结构示意图图4本实用新型的分频和倍频相干本振电路结构示意图[0013]图5高次谐波倍频器的结构示意图图6锁相环倍频器的结构示意图。
具体实施方式
以下结合附图进一步详细说明本实用新型的技术方案如图1所示,虚线部分是带宽折叠接收器部分,实线部分是本实用新型的结构,从图中可以看出,本实用新型是从每级折叠器中抽调出来的本振源,按本发明的原理重新组成的,通过本振频率返回每级折叠
ο如图2所示,当晶体振荡器频率Ftj彡最高本振频率Fu时,选Ftj=Fu,晶体振荡器与 n-1个串行分频器构成相干本振。分频器直接对Ftj做分频,每级分频器的输出就是相干本振频率Fu、Fl2、FL3、···、、。如图3所示,当晶体振荡器频率Ftj彡最低本振频率Fta时,选Ftj满足JK=FtaJ 为倍频系数,X为自然数,值越小,倍频次数越少,因此Ftj尽量取大为好。在此种条件下,F0 经倍频器倍频,输出相干本振频率&、&、&、···、、。如图4所示,当晶体振荡器频率Ftj,大于最低本振频率Fta,小于最高本振频率Fu 时,即FJFZFu,且选Ftj满足JxFtj=Fu, 2X为倍频系数,χ为自然数,值越小,倍频次数越少。 低于Ftj的本振频率,用分频器直接对Ftj做分频,直分频到输出等于Fta止,每级分频器的输出就是低于Ftj的相干本振频率;高于Ftj的本振频率用倍频器对Ftj做倍频,直倍频到输出等于Fu止,每级倍频器的输出就是高于Ftj的相干本振频率。如图5所示,高次谐波倍频器包括晶体振荡器、谐波产生器和至少一个窄带滤波器,晶体振荡器的输出接谐波产生器的输入,谐波产生器的输出接并联的窄带滤波器的输入;晶体振荡器生成参考频率Ftj,谐波产生器生成Ftj的高次谐波,窄带滤波器组分别滤出所需要的本振频率。由于谐波产生器生成Ftj的高次谐波,其幅度随谐波频率的增加而降低, 如果一次谐波得不到全部本振频率,可用已得到的最高本振频率代替Ftj,重复倍频,直倍频到Fli止。如图6所示,锁相环倍频器包括晶体振荡器、相位检波器、放大器、滤波器、压控振荡器和至少一个分频器,分频器之间通过串联连接,晶体振荡器的输出接相位检波器的一个输入,相位检波器的另一个输入接串联分频器的输出,相位检波器的输出接放大器的输入,放大器的输出接滤波器的输出,滤波器的输出接压控振荡器的输入,压控振荡器的输出接串联分频器的输入;晶体振荡器的输出频率仏作为相位检波器的参考频率,接相位检波器的一端,相位检波器另一端接串行分频器的输出,分频系数为2Χ,即Ftj=FuZ^15相位检波器输出的瞬时相位差送放大器放大,经滤波器滤波后,调整压控振荡器输出频率稳定在最高本振频率Fu。Fli经串行分频器的分频,当输出频率等于Ftj时,相位检波器输出的瞬时相位差为0,锁相环处于稳定状态。串行分频器的各级输出就是高于Ftl的本振频率。高次谐波倍频器与锁相环倍频器比较,χ的值较小,前者优于后者;反之,后者优于前者。其间,可按成本、体积、难度等,综合需要选择其中一种。
权利要求1.微波带宽折叠接收器的本振频率产生电路,其特征在于它包括分频相干本振电路和倍频相干本振电路,分频相干本振电路包括一个晶体振荡器和至少一个分频器,晶体振荡器的输出接第一个分频器的输入,第一个分频器的输出接第二个分频器的输入,多个分频器依次串联;倍频相干本振电路包括一个晶体振荡器和一个倍频器,晶体振荡器的输出接倍频器的输入,倍频器包括高次谐波倍频器和锁相环倍频器两种。
2.根据权利要求1所述的微波带宽折叠接收器的本振频率产生电路,其特征在于所述的高次谐波倍频器包括晶体振荡器、谐波产生器和至少一个窄带滤波器,晶体振荡器的输出接谐波产生器的输入,谐波产生器的输出接并联的窄带滤波器的输入。
3.根据权利要求1所述的微波带宽折叠接收器的本振频率产生电路,其特征在于所述的锁相环倍频器包括晶体振荡器、相位检波器、放大器、滤波器、压控振荡器和至少一个分频器,分频器之间串联,晶体振荡器的输出接相位检波器的一个输入,相位检波器的另一个输入接串联分频器的输出,相位检波器的输出接放大器的输入,放大器的输出接滤波器的输出,滤波器的输出接压控振荡器的输入,压控振荡器的输出接串联分频器的输入。
专利摘要本实用新型公开了一种微波带宽折叠接收器的本振频率产生电路,它包括分频相干本振电路和倍频相干本振电路,分频相干本振电路包括一个晶体振荡器和至少一个分频器,晶体振荡器的输出接第一个分频器的输入,第一个分频器的输出接第二个分频器的输入,多个分频器依次串联;倍频相干本振电路包括一个晶体振荡器和一个倍频器,晶体振荡器的输出接倍频器的输入,倍频器包括高次谐波倍频器和锁相环倍频器两种。本实用新型的有益效果是本振频率源精度高,稳定性好,并具有结构简单、成本低廉等优势。
文档编号H03L7/099GK201985842SQ20112005611
公开日2011年9月21日 申请日期2011年3月7日 优先权日2011年3月7日
发明者周绍槐, 杨松 申请人:成都雷思特电子科技有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1