一种谐波混频锁相介质振荡器设计方法

文档序号:7545809阅读:295来源:国知局
一种谐波混频锁相介质振荡器设计方法
【专利摘要】本发明公开了一种谐波混频锁相介质振荡器设计方法,其与现有技术相比,通过采用新颖的基于取样鉴相器的谐波混频锁相介质振荡器电路结构,省去了取样锁相的扩捕电路,减少调试,稳定可靠,利于量产。同时又避免了数字分频锁相使用N次微波分频器造成的环路相噪恶化。包括气密封装体积小于40mm×40mm×12.5mm,集成度较高。
【专利说明】一种谐波混频锁相介质振荡器设计方法

【技术领域】
[0001] 本发明涉及一种谐波混频锁相介质振荡器,属于微波锁相环领域。

【背景技术】
[0002] 锁相介质振荡器被广泛应用于各种微波组件和系统中,以实现为系统和电路提供 稳定可靠的低相位噪声频率源。
[0003] 到目前为止,传统的锁相介质振荡器主要分为取样锁相介质振荡器和分频锁相介 质振荡器两大类。取样锁相介质振荡器的稳定性和可靠性问题以及其较大的调试量是困扰 该技术的问题。而分频锁相介质振荡器虽解决了稳定性、可靠性和调试量的问题,但是相位 噪声由于引入了 N分频器而造成相位噪声大幅恶化。
[0004] 混频锁相可以较大程度上改善相位噪声的恶化,在现在的工程中也有较多应用。 但是一般的混频锁相方案多是采用单独的倍频链将参考信号倍频后再和振荡器信号混频 产生中频信号进行锁相。这样的设计电路结构复杂,电路体积较大。而采用新颖的基于取 样鉴相器的谐波混频锁相介质振荡器设计方法设计的锁相振荡器,不但获得了远优于传统 分频锁相电路的相位噪声,同时将电路形式大大简化,使得采用该方法设计的电路体积大 幅减小,在现代的通讯或导引设备中的应用前景更为广阔。


【发明内容】

[0005] 发明目的:本发明提出一种谐波混频锁相介质振荡器,省去了取样锁相电路中的 扩捕电路,并且具有低相位噪声的特点。
[0006] 技术方案:本发明采用的技术方案为一种谐波混频锁相介质振荡器设计方法,包 括以下步骤:
[0007] 1)利用非线性元件产生参考信号的N次谐波分量,N为正整数;
[0008] 2)所述N次谐波分量与来自介质振荡器的振荡信号混频,混频后的信号中选择频 率小于三分之一参考信号频率的信号作为中频信号;
[0009] 3)该中频信号与参考信号进行相位比较,并根据比较结果调节介质振荡器振荡信 号的频率,使振荡信号频率大于N次谐波分量频率与中频信号频率之差,并且小于N次谐波 分量频率与三分之一参考信号频率之和,直到振荡信号与参考信号频率、相位相等。
[0010] 优选地,所述步骤1)中非线性元件为阶跃恢复二极管。所述介质振荡器为电调介 质振荡器。所述N为140。
[0011] 有益效果:本发明与现有技术相比,通过采用新颖的基于取样鉴相器的谐波混频 锁相介质振荡器电路结构,省去了取样锁相的扩捕电路,减少调试,稳定可靠,利于量产。同 时又避免了数字分频锁相使用N次微波分频器造成的环路相噪恶化。包括气密封装体积小 于40mmX40mmX 12. 5謹,集成度较高。

【专利附图】

【附图说明】
[0012] 图1为本发明的信号流示意图;
[0013] 图2为本发明使用在Ku波段中的测试结果图。

【具体实施方式】
[0014] 下面结合附图和具体实施例,进一步阐明本发明,应理解这些实施例仅用于说明 本发明而不用于限制本发明的范围,在阅读了本发明之后,本领域技术人员对本发明的各 种等同形式的修改均落于本申请所附权利要求所限定的范围。
[0015] 电调介质振荡器本身的振荡频率和相位可能会有偏差,所以一般都与鉴相器及滤 波器构成锁相环,以提供稳定的信号源。
[0016] 如图1所示,首先参考信号经过放大激励电路加载到取样鉴相器的阶跃恢复二极 管(SRD)上产生丰富的谐波分量,其中的N次谐波分量是我们所需要的,N为正整数。之所 以选用取样鉴相器,是因为它含有阶跃恢复二极管(SRD)以及平衡混频器。SRD具有极为陡 峭的下降沿,因而容易产生高次谐波。
[0017] 经过滤波器的选择,该N次谐波分量在取样鉴相器的平衡混频器中与来自电调介 质振荡器的振荡信号混频,混频后的信号经过中频放大器选择其中频率小于三分之一参考 信号频率的部分作为中频信号。
[0018] 所述中频信号与参考信号在数字鉴频鉴相器进行鉴相,数字鉴频鉴相器输出的误 差信号经有源环路滤波器后作为控制电压加载到电调介质振荡器上,控制电压改变电调介 质振荡器的频率,直到振荡信号与参考信号频率、相位相等。电调介质振荡器锁相后经过隔 离放大输出级输出振荡信号。
[0019] 上述电调介质振荡器振荡信号的频率应控制在一个范围内,这个范围的下限是N 次谐波分量频率与中频信号频率之差,而上限为N次谐波分量频率与三分之一参考信号频 率之和。这样选择调整的原因是由于混频后产生的中频信号要送入数字鉴频鉴相器进行锁 相,同时由于数字鉴频鉴相器的鉴频功能是单调的,所以电路设计中要求谐波混频后产生 的中频信号对应的电调电压也必须是单调的,否则就会出现失锁和错锁的情况。
[0020] 举例说明如下:假设参考信号频率为100MHz,而N = 140,即N次谐波分量为 14GHz,然后选择中频为小于1/3参考信号的频率,因为如果选择大于等于1/2参考信号的 频率作为中频,则可能造成产生的中频非单调,参考频率的第140次谐波可能混频产生大 于等于1/2参考信号,参考频率的第141次谐波也可能混频产生大于等于1/2参考信号,所 以可能产生错锁和失锁。通常为留有更多的余量选择中频为小于1/3参考信号的频率,在 这里可以选择1/10参考信号,即10MHz。这样我们将需要调整电调介质振荡器频率覆盖范 围到14GHz+l/3*100MHz = 14. 0333GHz范围以下,同时当电调介质振荡器的频率覆盖范围 超过14GHz-l/10*100MHz = 13. 990GHz)范围以下时,由于数字鉴频鉴相器的鉴频功能单调 性,锁相环路输出的电压将进一步拉低,这时实际电调介质振荡器已经处于频率覆盖范围 的低端,这样就会造成鉴频器的误判,造成失锁。所以最终确定需调整的电调介质振荡器的 频率覆盖范围为13. 990GHz?14. 0333GHz间。
[0021] 在Ku波段(14. 01GHz),采用新颖的基于取样鉴相器的谐波混频锁相电调介质 振荡器设计方法设计的锁相源,实测中1GHz范围内杂散抑制优于80dBc,相位噪声优 于-109dBc/Hz@lKHz,-112dBc/Hz@10KHz,-113dBc/Hz@100KHz,如图 2 所示,可广泛应用于 各类微波组件和系统中。
【权利要求】
1. 一种谐波混频锁相介质振荡器设计方法,其特征在于,包括以下步骤: 1) 利用非线性元件产生参考信号的N次谐波分量,N为正整数; 2) 所述N次谐波分量与来自介质振荡器的振荡信号混频,混频后的信号中选择频率小 于三分之一参考信号频率的信号作为中频信号; 3) 该中频信号与参考信号进行相位比较,并根据比较结果调节介质振荡器振荡信号的 频率,使振荡信号频率大于N次谐波分量频率与中频信号频率之差,并且小于N次谐波分量 频率与三分之一参考信号频率之和,直到振荡信号与参考信号频率、相位相等。
2. 根据权利要求1所述的谐波混频锁相介质振荡器设计方法,其特征在于,所述步骤 1)中非线性元件为阶跃恢复二极管。
3. 根据权利要求1所述的谐波混频锁相介质振荡器设计方法,其特征在于,所述介质 振荡器为电调介质振荡器。
4. 根据权利要求1所述的谐波混频锁相介质振荡器设计方法,其特征在于,所述N为 140。
【文档编号】H03L7/085GK104065379SQ201410211256
【公开日】2014年9月24日 申请日期:2014年5月19日 优先权日:2014年5月19日
【发明者】张君直, 陈产源 申请人:中国电子科技集团公司第五十五研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1