包括具有浮动轨的开关功率级的电荷回收电路的制作方法

文档序号:13766091阅读:149来源:国知局
包括具有浮动轨的开关功率级的电荷回收电路的制作方法

本申请要求2014年04月24日提交的、题目为“CHARGE-RECYCLING CIRCUITS INCLUDING SWITCHING POWER STAGES WITH FLOATING RAILS”的美国申请No.14/260,733的优先权,针对所有目的以其整体通过引用并入本文。

本申请与2014年04月24日提交的、题目为“CHARGE-RECYCLING CIRCUITS”的美国专利申请No.14/260,592以及2014年04与24日提交的、题目为“CHARGE PUMPS HAVING VARIABLE GAIN AND VARIABLE FREQUENCY”的美国专利申请No.14/260,658相关,以其整体通过引用并入本文。

技术领域

本公开涉及电荷回收电路,并且具体地涉及包括具有浮动轨的开关功率级的电荷回收电路。



背景技术:

除非本文另有指示,在本部分描述的方法不因包括在本部分中而被承认是现有技术。

功率级是开关电源的核心块并且用来在操作的每个相期间改变电流和功率流。功率级的内部损耗是功率级的关键设计参数并且应当被最小化以改善总体功率转换效率。

使用经调节的中间轨(辅助轨)来驱动功率级的每个功率开关以优化开关的过驱动(over-drive)电压(或栅极-源极电压VGS)非常常见。经常使用低压差调节器(LDO)生成和调节中间轨。然而,LDO遭受低效率的问题,尤其是在跨传输器件的电压降高时。



技术实现要素:

本公开描述包括具有浮动轨的开关功率级的电荷回收电路。

在一个实施例中,一种电路包括第一开关晶体管和第二开关晶体管。第一开关晶体管和第二开关晶体管被串联耦合在输入电压和地之间并且在两者之间具有公共节点以提供开关输出。第一开关电路将第一开关晶体管的栅极选择性地耦合到输入电压和第一中电平电压电源。第二开关电路将第二开关晶体管的栅极选择性地耦合到第二中电平电压电源和地。电荷回收电路被耦合到第一开关晶体管的栅极、第二开关晶体管的栅极、第一中电平电压电源和第二中电平电压电源以选择性地回收第一中电平电压电源和第二中电平电压电源之间的电荷。

在一个实施例中,电荷回收电路包括第三开关电路。

在一个实施例中,第三开关电路包括第一开关,第一开关被选择性地耦合在第一开关晶体管的栅极和第二中电平电压电源之间以在第一开关晶体管导通之前将电荷从第一开关晶体管的栅极转移到第二中电平电压电源。第一开关进一步包括第二开关,第二开关被选择性耦合在第二开关晶体管的栅极和第一中电平电压电源之间以在第二开关晶体管导通之前将电荷从第二开关晶体管的栅极转移到第一中电平电压电源。

在一个实施例中,电荷回收电路包括第四开关电路。

在一个实施例中,第三开关电路包括第一开关,第一开关被选择性耦合在第一开关晶体管的栅极和第二中电平电压电源之间以在第一开关晶体管导通之前将电荷从第一开关晶体管的栅极转移到第二中电平电压电源。第四开关电路包括第二开关,第二开关被选择性耦合在第二开关晶体管的栅极和第一中电平电压电源之间以在第二开关晶体管导通之前将电荷从第二开关晶体管的栅极转移到第一中电平电压电源。

在一个实施例中,电荷回收电路包括电荷泵,用于在第一开关晶体管导通之前存储来自第一开关晶体管的栅极的电荷。

在一个实施例中,在第二开关晶体管导通时和在第一开关晶体管导通时,电荷泵对第二中电平电压电源升压。

在一个实施例中,电荷回收电路包括电荷泵,电荷泵在第一开关晶体管导通之前将来自第一开关晶体管的栅极的电荷存储在多个电容器中。

在一个实施例中,在第二开关晶体管导通时和在第一开关晶体管导通时,该多个电容器被串联配置在第一中电平电压和第二中电平电压电源的电压之间。

在一个实施例中,第一中电平电压电源具有小于第二中电平电压电源的电压的电压。

在一个实施例中,一种方法包括将第一开关晶体管的栅极选择性地耦合到输入电压和第一中电平电压电源;将第二开关晶体管的栅极选择性地耦合到第一中电平电压电源和地,第一开关晶体管和第二开关晶体管被串联耦合在输入电压和地之间并且在两者之间具有公共节点以提供开关输出;以及选择性地回收在第一开关晶体管的栅极、第二开关晶体管的栅极、第一中电平电压电源和第二中电平电压电源之间的电荷。

在一个实施例中,方法进一步包括将第一开关晶体管的栅极选择性地耦合到第二中电平电压电源以在第一开关晶体管导通之前将电荷从第一开关晶体管的栅极转移到第二中电平电压电源。

在一个实施例中,方法进一步包括将第二开关晶体管的栅极选择性地耦合到第一中电平电压电源以在第二开关晶体管导通之前将电荷从第二开关晶体管的栅极转移到第一中电平电压电源。

在一个实施例中,方法进一步包括在第一开关晶体管导通之前存储来自第一开关晶体管的栅极的电荷。

在一个实施例中,方法进一步包括在第二开关晶体管导通时和在第一开关晶体管导通时,使用存储的电荷对第二中电平电压电源升压。

在一个实施例中,方法进一步包括在第一开关晶体管导通之前将来自第一开关晶体管的栅极的电荷存储在多个电容器中。

在一个实施例中,方法进一步包括在第二开关晶体管导通时和在第一开关晶体管导通时,将这些电容器串联耦合在第一中电平电压和第二中电平电压电源的电压之间。

在一个实施例中,方法进一步包括第一中电平电压电源具有小于第二中电平电压电源的电压的电压。

以下的详细描述和附图提供了对本公开的性质和优势的更好的理解。

附图说明

关于以下的讨论以及尤其是关于附图,应当强调,示出的特例代表用于解释性讨论的目的的示例,并且是为了提供本公开的原理和概念性方面的描述而呈现。鉴于此,并没有作示出超出本公开的基础理解所需的实施细节的尝试。结合着附图的以下的讨论使得可以如何实践根据本公开的实施例对本领域技术人员显而易见。在附图中:

图1是图示根据一个实施例的电荷回收电路的框图。

图2是图示根据另一实施例的电荷回收电路的框图。

图3是图示根据又一实施例的电荷回收电路的框图。

图4图示了图示根据一个实施例的回收电流的流程的简化图。

具体实施方式

在以下的描述中,为了解释的目的,阐述了许多示例和具体的细节以便提供对本公开的透彻的理解。然而,对本领域技术人员将显而易见的是如在权利要求中表述的本公开可以包括这些示例中的一些或所有特征(单独或与下文描述的其他特征组合)并且可以进一步包括本文描述的特征和概念的修改和等价物。

图1是图示根据一个实施例的电荷回收电路100的框图。电荷回收电路100包括多个低压差调节器(LDO)102和104、高侧开关晶体管106、低侧开关晶体管108和多个开关110、112、114、116、118和120。

响应于电源电压VDD,压控振荡器(VCO)(未示出)或其他时钟生成器生成时钟时钟时钟和时钟其在该示例中是运行在100MHz的非重叠时钟。如在图1中所示,时钟和时钟具有比时钟和时钟更短的脉冲宽度。时钟用于针对开关110和开关114的控制信号。时钟用于针对开关112和开关116的控制信号。时钟用于针对开关118的控制信号。时钟用于针对开关120的控制信号。

高侧开关晶体管106和低侧开关晶体管108在输入电压Vin和地之间串联耦合并且形成用于诸如降压转换器的开关调节器(未示出)的开关驱动器。在晶体管106和晶体管108之间的开关输出节点提供用于控制例如该开关调节器的开关输出信号。LDO 102响应于高侧基准电压(VREF-HS)而生成高侧中电压(VHS)。LDO 102包括运算放大器132和传输晶体管134。LDO 346响应于低侧基准电压(VREF-LS)而生成低侧中电压(VLS)。LDO 104包括运算放大器142和传输晶体管144。

在该示例中,高侧中电压(VHS)在大约0.4V-0.8V之间并且输出电荷到低侧中电压(VLS)以将低侧中电压(VLS)维持在接近1.2V。在该示例中,输入电压Vin等于可以从1.6V-2V变化的电源Vdd。

在输入电压Vin和高侧中电压(VHS)之间耦合的开关110和开关112是高侧开关中的开关。在低侧中电压(VLS)和地之间耦合的开关114和开关116是低侧开关中的开关。

在高侧开关上,开关110响应于第一控制信号(时钟)(例如,处于活跃状态或导通状态)而将高侧开关晶体管106的栅极和开关112选择性地耦合到输入电压Vin。开关112响应于第二控制信号(时钟)(例如,处于活跃状态或导通状态)而将高侧开关晶体管106的栅极选择性地耦合到LDO 102的输出。

在低侧开关上,开关116响应于第二控制信号(时钟)(例如,处于活跃状态或导通状态)而将低侧开关晶体管108的栅极选择性地耦合到地。开关114响应于第一控制信号(时钟)(例如,处于活跃状态或导通状态)而将低侧开关晶体管108的栅极选择性地耦合到LDO 104的输出。

开关118响应于第三控制信号(时钟)(例如,处于活跃状态或导通状态)而将LDO 102的输出选择性地耦合到低侧开关晶体管108的栅极到地。开关120响应于第四控制信号(时钟)(例如,处于活跃状态或导通状态)而将LDO 104的输出选择性地耦合到高侧开关晶体管106的栅极到地。

如在图1中所示,时钟以时钟时钟时钟和时钟的顺序出现。在开关110和开关114断开和闭合之前开关118闭合和断开;在开关112和开关116闭合和断开之前开关120闭合和断开,等等。时钟的非重叠性提供对应的开关的“先断后合”的闭合和断开。

以两步完成低侧的导通。低侧开关晶体管108的栅极上的电压首先被上拉到高侧中电压(VHS),在该示例中是在0.6V。其次,低侧开关晶体管108的栅极上的电压被上拉到低侧中电压(VLS),在该示例中是在1.2V。在时钟和时钟期间,低侧导通。时钟闭合开关118以将低侧开关晶体管108的栅极上拉到LDO 102的输出的高侧中电压(VHS)(例如,0.6V)。时钟闭合开关114以将高侧开关晶体管106的栅极拉到低侧中电压(VLS)(例如,1.2V)来导通低侧开关晶体管108。时钟还闭合开关110以将高侧开关晶体管106的栅极拉到输入电压Vin以关断高侧开关晶体管106。

以两步完成高侧的导通。高侧开关晶体管106的栅极上的电压首先被从输入电压Vin(在该示例中是在1.8V)下拉到低侧中电压(VLS)(在该示例中在1.2V)。其次,高侧开关晶体管106的栅极上的电压被下拉到高侧中电压(VHS)(在该示例中在0.6V)。在时钟和时钟期间,高侧导通。时钟闭合开关120以将高侧开关晶体管106的栅极下拉到LDO 104的输出(在该示例中在1.2V)的低侧中电压(VLS)(例如,1.2V)。时钟闭合开关112以将高侧开关晶体管106的栅极下拉到高侧中电压(VHS)(例如,0.6V)以导通高侧开关晶体管106。时钟还闭合开关116以将低侧开关晶体管108的栅极拉到地以关断低侧开关晶体管108。

在时钟和期间,在LDO 102和LDO 104中原本会消散的电荷和电流被回收。这降低了LDO 102和LDO 104的功率损耗并且增加了功率级的总体效率。

电荷回收电路100耦合在LDO 102和LDO 104之间的电流。维持LDO输出电压可能(时常)需要额外的电流,这通常通过LDO 102或104提供,这导致能量损耗。在一个实施例中,由LDO 102或LDO 104中的一个所需要的电流的变化可以通过开关118或120从LDO 102或LDO 104提供以便减少经过LDO 102、LDO 104中的一个或两个的电流,由此降低功率损耗。这被称为电荷回收。

图2是图示根据一个实施例的电荷回收电路200的框图。电荷回收电路200包括开关驱动器210、高侧缓冲电路214和低侧缓冲电路216、高侧中电压源244和低侧中电压源246。

开关驱动器210包括高侧开关功率晶体管220、低侧开关功率晶体管222、高侧共源共栅晶体管224和低侧共源共栅晶体管226。开关驱动器210可以是用于降压转换器的开关驱动器。共源共栅晶体管224和226分别是高侧共源共栅晶体管和低侧共源共栅晶体管以分别减少跨开关功率晶体管220和222的电压降。高侧中电压源244和低侧中电压源246分别提供高侧中电压(VHS)和低侧中电压(VLS)作为分别到共栅晶体管224和共源共栅晶体管226的近似恒定的栅极驱动电压。在该示例中,低侧中电压(VLS)大于高侧中电压(VHS)。在一个实施例中,高侧中电压源244可以是LDO 102并且低侧中电压源246可以是LDO 104。在该示例中,高侧中电压源244的负载是高侧缓冲电路214。此外,高侧中电压源244可以被用作高侧驱动器的低电源电压,高侧驱动器产生开关信号到高侧开关功率晶体管220。因此,高侧驱动器是高侧中电压源244上的负载。

对低侧使用类似的布置。在该示例中,低侧中电压源246的负载是低侧缓冲电路216。此外,低侧中电压源246可以被用作低侧驱动器的低电源电压,低侧驱动器产生开关信号到低侧开关功率晶体管222。因此,低侧驱动器是低侧中电压源246上的负载。缓冲电路214和缓冲电路216从用于驱动开关驱动器210的前置驱动器电路(未示出)分别接收前置功率级电压VpreP和VpreN。开关(未在图2中示出而结合着图1和图3描述)为在高侧开关功率晶体管220和低侧开关功率晶体管222之间的电荷回收提供耦合。

图3是图示根据一个实施例的电荷回收电路300的详细的电路。电荷回收电路300包括低压差调节器(LDO)102和104、高侧开关晶体管106、低侧开关晶体管108、多个开关110、112、114和116以及电荷泵302。电荷泵302包括多个电容器312-1和312-2以及多个开关312-1、312-2、314-1、314-2、316-1、316-2、318-1和312-2。

电荷回收电路300可以用于图2的开关驱动器210。电荷回收电路300与电荷回收电路100类似,它将功率开关晶体管106和108上的双电平栅极信号改变成三电平信号。在一些情况下,三电平栅极信号减慢开关转变并且可能不适于一些应用。在导通高侧之前,电荷泵302将高侧开关晶体管106的栅极耦合到电容器312以同时将该栅极放电到高侧中电压(VHS)以及将电容器312充电。

在输入电压Vin和高侧中电压(VHS)之间耦合的开关110和开关112是在高侧驱动器中的开关。在低侧中电压(VLS)和地之间耦合的开关114和开关116是在低侧驱动器中的开关。

如在图3中所示,在高侧开关期间,时钟控制低侧开关并且时钟控制低侧驱动器。时钟控制高侧驱动器的放电。时钟控制高侧开关。在到低侧驱动器的电荷回收期间,时钟和时钟控制电荷泵302以用于电荷转移。时钟时钟时钟时钟和时钟用于电荷泵302以及开关110、112、114和116的控制信号的定时。

在高侧驱动器上,开关110响应于第一控制信号(时钟)(例如,处于活跃状态或导通状态)而将高侧开关功率晶体管106的栅极和开关112选择性地耦合到输入电压Vin。开关312响应于第四控制信号(时钟)(例如,处于活跃状态或导通状态)而将高侧开关功率晶体管106的栅极选择性地耦合到LDO 102的输出。

在低侧驱动器上,开关116响应于第二控制信号(时钟)(例如,处于活跃状态或导通状态)而将低侧开关晶体管108的栅极选择性地耦合到地。开关114响应于第一控制信号(时钟)(例如,处于活跃状态或导通状态)而将低侧开关晶体管108的栅极选择性地耦合到LDO 104的输出。

在时钟期间,低侧导通并且高侧关断。时钟闭合开关110以将高侧开关功率晶体管106的栅极拉到输入电压Vin以关断高侧开关功率晶体管106并且将低侧开关功率晶体管108的栅极拉到低侧中电压(VLS)来导通低侧开关功率晶体管108。

在时钟期间,高侧导通并且低侧关断。时钟闭合开关316以将低侧开关功率晶体管222的栅极拉到地以关断开关功率晶体管222。如上文说明的,在利用时钟导通高侧之前,时钟被提供到电荷泵302以放电高侧开关功率晶体管106的栅极。开关314-1和314-2响应于对应的控制信号(时钟)而分别选择性地将电容器312-1到312-2耦合到高侧开关功率晶体管106的栅极以将该栅极放电到电容器312。在电容器312的充电期间,开关316-1和316-2响应于对应的控制信号(时钟)而分别选择性地将电容器312-1到312-2耦合到地。时钟断开开关314和316。时钟闭合开关112以将高侧开关功率晶体管106的栅极拉到高侧中电压(VHS)以将高侧开关功率晶体管106导通时钟的时间段。

在时钟期间,当低侧导通时,电荷回收被提供到低侧驱动器,其中时钟控制电荷泵302以用于电荷转移。时钟闭合开关318以将LDO 102的输出耦合到LDO 104的输出以将电荷从电容器312转移到低侧轨(低侧中电压(VLS))。时钟和时钟在低侧上重叠。

在时钟期间,当高侧导通时,如上文描述的,时钟将高侧开关功率晶体管106的栅极上的电荷放电到电容器312中。时钟闭合开关318以将LDO 102的输出耦合到LDO 104的输出以将电荷从电容器312转移到低侧轨(低侧中电压(VLS))。时钟和时钟在高侧上重叠。

在各种实施例中,可以在低侧开关晶体管108的栅极和地之间耦合可开关电容器电路在低侧开关期间以类似的方式提供从高侧中电压(VHS)的栅极的电荷回收。

本文描述的开关可以被实施成一个或多个晶体管。控制器或状态机(未示出)可以控制本文描述的开关。

电荷回收电路100、200、300的输出可以被耦合到开关调节器。

图4图示了图示根据一个实施例的回收电流的流程400的简化图。在402,通过非重叠时钟,高侧开关功率晶体管106的栅极经由开关110被选择性地耦合到输入电压VIN并且经由开关112被选择性地耦合到高侧中电平电压源(VHS)。在404,通过非重叠时钟,低侧开关功率晶体管108的栅极经由开关114被选择性地耦合到低侧中电平电压源(VLS)并且经由开关116被选择性地耦合到地。在406,在高侧开关功率晶体管106的栅极、低侧开关功率晶体管108的栅极、高侧中电平电压源(VHS)和低侧中电平电压源(VLS)之间选择性地回收电荷。

以上描述解释了本公开的各种实施例以及特定实施例的方面可以如何被实施的示例。以上示例不应当被认为是仅有的实施例并且被呈现以解释如被以下的权利要求所限定的特定实施例的灵活性和优势。基于以上公开和以下权利要求,在不脱离如权利要求所限定的本公开的范围的情况下,可以采用其他布置、实施例、实施方式和等价物。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1