一种提升跨阻放大电路中RSSI脚抗噪能力的电路的制作方法

文档序号:18328572发布日期:2019-08-03 11:43阅读:498来源:国知局
一种提升跨阻放大电路中RSSI脚抗噪能力的电路的制作方法

本发明涉及电子电路,尤其涉及跨阻放大器。



背景技术:

跨阻放大器(tia)是将电流信号转化成电压信号并加以放大的电子电路,常作为光通信接收芯片的前端电路,为了降低对电源与地噪声的敏感度,转化的电信号必须为差分信号。因此在跨阻放大电路里面,为了把单端的电信号转化成差分信号,需要一个单转双电路,即分相电路。

而光功率监测功能即rssi功能,是目前tia产品必要的功能,它的目的在于通过检测pd的光生电流来监控光功率,如图1所示。

tia产品一般有7个管脚:

1.pink:用来作为pd的阴极偏极,同时也是光功率监测功能即rssi功能的输入脚。

2.pina:用来作为pd的阳极偏极,同时也是高速信号的输入脚。

3.outp:是与输入光信号同相的输出信号脚

4.outn:是与输入光信号反相的输出信号脚

5.vcc:芯片的共同高电位

6.vss:芯片的共同低电位

7.rssi:rssi的输出脚,输出直流光电流信号。

pd与tia一般封装成to-can,其打线方式如图2:

其中lvsslvcclpinklpinaloutploutnlrssi为各管脚打线的寄生电感,crssi为rssi管脚到vss管脚的内部电容。

rssi输出的是直流电流信号irssi,外部需要一个irssi采样电路。此时采样电路的噪声及外部pcb上的噪声以及空间的wifi噪声将从rssi的键合线端输入,假设此噪声为vnoise。vnoise在vss端产生的噪声为vnoisevss。

其中lvss为vss的等效电感,crssi为rssi脚的等效电容,lrssi为rssi脚的等效电感。上述的噪声vnoisevss将耦合进tia的信号通道。

现有技术的tia多采用共电源共地,或者rssi模块与tia输入级电路共用电源与地。而tia输入级电路多采用单端电路。因此vnoisevss将直接耦合入跨阻放大前端电路,从而影响outp与outn。

因此现有技术的缺点在于:rssi管脚的抗噪声能力差。



技术实现要素:

本发明所要解决的主要技术问题是提供一种提升跨阻放大电路中rssi脚抗噪能力的电路,提高rssi脚的抗噪能力。

为了解决上述的技术问题,本发明提供了一种提升跨阻放大电路中rssi脚抗噪能力的电路,包括:第一供电电源和第二供电电源;

其中第一供电电源通过共同高电位vcc1和共同低电位vss1给跨阻放大前端电路与pink端的非线性采样电路供电;第二供电电源通过共同高电位vcc2和共同低电位vss2给差分信号通道及rssi模块的负反馈放大器与取样镜像电路供电;

所述第一供电电源和第二供电电源的电源地之间,在集成电路版图上具有衬底隔离;所述rssi模块的非线性采样电路产是电压信号通过电阻riso连接至负反馈放大器和取样镜像电路后输出光电流。

在一较佳实施例中:还包括irssi采样电路,其输入的噪声经过rssi键合端、共同低电位vss2输入差分信号通道。

在一较佳实施例中:所述差分信号通道为全差分电路。

在一较佳实施例中:所述电阻riso将第一供电电源和第二供电电源的电源地隔离。

相较于现有技术,本发明的技术方案具备以下有益效果:

本发明提供的一种提升跨阻放大电路中rssi脚抗噪能力的电路,rssi脚处的噪声vnoise不会在共同低电位vss1产生噪声,而会在共同低电位vss2端产生噪声。vss2端产生的噪声会通过差分信号通道在输出端产生噪声。但是差分信号通道采用的电路是全差分电路,因此对共同低电位vss2的噪声会有一定的抑制作用。从而提升了rssi脚的抗噪声能力。

附图说明

图1为现有技术中跨阻放大器的电路原理图;

图2为现有技术中跨阻放大器的噪声耦合路径图;

图3是本发明优选实施例中跨阻放大器的电路原理图;

图4是本发明优选实施例中跨阻放大器的噪声耦合路径图。

具体实施方式

下文结合附图和具体实施方式对本发明做进一步说明。

参考图3-图4,本实施例提供了了一种提升跨阻放大电路中rssi脚抗噪能力的电路,包括:第一供电电源和第二供电电源;

其中第一供电电源通过共同高电位vcc1和共同低电位vss1给跨阻放大前端电路与pink端的非线性采样电路供电;第二供电电源通过共同高电位vcc2和共同低电位vss2给差分信号通道及rssi模块的负反馈放大器与取样镜像电路供电;

所述第一供电电源和第二供电电源的电源地之间,在集成电路版图上具有衬底隔离;所述rssi模块的非线性采样电路产是电压信号通过电阻riso连接至负反馈放大器和取样镜像电路后输出光电流。所述电阻riso将第一供电电源和第二供电电源的电源地隔离,其阻值越大越好。

为了采集rssi输出的光电流,本实施例中还包括irssi采样电路,其输入的噪声经过rssi键合端、共同低电位vss2输入差分信号通道。所述差分信号通道为全差分电路。

由于引入了irssi采样电路,irssi采样电路就会在rssi脚处产生噪声vnoise。但是由于第一供电电源和第二供电电源之间有衬底隔离环,因此这个噪声输入共同低电位vss1产生噪声,而会输入共同低电位vss2。vss2端产生的噪声会通过差分信号通道在输出端产生噪声。但是差分信号通道采用的电路是全差分电路,因此对共同低电位vss2的噪声会有一定的抑制作用。从而提升了rssi脚的抗噪声能力。也就是说,本实施例中的噪声不会进入跨阻放大前端电路中。

以上仅为本发明的优选实施例,但本发明的范围不限于此,本领域的技术人员可以容易地想到本发明所公开的变化或技术范围。替代方案旨在涵盖在本发明的范围内。因此,本发明的保护范围应由权利要求的范围确定。



技术特征:

技术总结
本发明提供了一种提升跨阻放大电路中RSSI脚抗噪能力的电路,包括:第一供电电源和第二供电电源;其中第一供电电源通过共同高电位VCC1和共同低电位VSS1给跨阻放大前端电路与PINK端的非线性采样电路供电;第二供电电源通过共同高电位VCC2和共同低电位VSS2给差分信号通道及RSSI模块的负反馈放大器与取样镜像电路供电;所述第一供电电源和第二供电电源的电源地之间,在集成电路版图上具有衬底隔离;所述RSSI模块的非线性采样电路产是电压信号通过电阻RISO连接至负反馈放大器和取样镜像电路后输出光电流,从而提升了RSSI脚的抗噪能力。

技术研发人员:陈伟;高淑君;林淑寒;洪佳程
受保护的技术使用者:厦门优迅高速芯片有限公司
技术研发日:2019.02.28
技术公布日:2019.08.02
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1