一种射频开关电路的制作方法

文档序号:32461673发布日期:2022-12-07 04:10阅读:来源:国知局

技术特征:
1.一种射频开关电路,其特征在于,包括射频输入端口、射频输出端口、级联于所述射频输入端口和所述射频输出端口之间的n级晶体管、栅极偏置电路、体极偏置电路、源漏极偏置电路、阻抗增加电路组和控制端组;所述射频输入端口用于输入射频信号;所述射频输出端口用于输出射频信号;所述晶体管包括栅极、体极、第一极和第二极,若第一极为源极时,则第二极为漏极,若第一极为漏极时,则第二极为源极;所述晶体管通过其第一极或第二极与其相邻的晶体管进行级联;n为大于或等于3的整数;所述栅极偏置电路用于对各晶体管的栅极提供偏置电压;所述栅极偏置电路包括:n个栅极节点和n-1个栅极偏置电阻,每个栅极节点对应一个晶体管;所述晶体管的栅极与该晶体管对应的栅极节点直接连接,或者,所述晶体管的栅极通过一配置电阻与该晶体管对应的栅极节点连接;各相邻晶体管对应的栅极节点之间连接有所述栅极偏置电阻;所述体极偏置电路用于对各晶体管的体极提供偏置电压;所述体极偏置电路包括:n个体极节点和n-1个体极偏置电阻,每个体极节点对应一个晶体管,各相邻晶体管对应的体极节点之间连接有所述体极偏置电阻,且各晶体管的体极与该晶体管对应的体极节点直接连接;或者,所述体极偏置电路包括:n个偏置晶体管,每个晶体管对应有一个所述偏置晶体管;所述偏置晶体管的栅极、体极和第一极都连接于对应级的晶体管的栅极节点,所述偏置晶体管的第二极连接于对应级的晶体管的体极;或者,所述偏置晶体管的栅极、体极和第一极都连接于对应级的晶体管的体极,所述偏置晶体管的第二极连接于对应级的晶体管的栅极节点;所述源漏极偏置电路用于对各晶体管的源极和漏极提供偏置电压;所述源漏极偏置电路包括:n个源漏极偏置电阻,各晶体管的第一极和第二极之间都连接有所述源漏极偏置电阻;所述阻抗增加电路组用于增加第一级的晶体管和/或第n级的晶体管的栅极和/或体极向外阻抗;所述第一级的晶体管为靠近所述射频输入端口的晶体管,且其输入极与所述射频输入端口连接,所述输入极为所述第一极或第二极;第n级的晶体管为靠近所述射频输出端口的晶体管,且其输出极与所述射频输出端口连接,所述输出极为所述第一极或第二极;所述阻抗增加电路组包括以下至少一者:连接于所述第一级的晶体管的输入极和对应的栅极节点之间的电阻电容串联电路;连接于所述第一级的晶体管的输入极和对应的体极节点之间的电阻电容串联电路;连接于所述第n级的晶体管的输出极和对应的栅极节点之间的电阻电容串联电路;连接于所述第n级的晶体管的输出极和对应的体极节点之间的电阻电容串联电路;所述控制端组用于接收控制信号;所述控制信号用于控制所述体极偏置电路、栅极偏置电路和源漏极偏置电路向各晶体管的体极、栅极、源极和漏极所提供的偏置电压,以控制所述晶体管的导通和断开;所述控制端组包括一个控制端,所述栅极偏置电路还包括栅极公共电阻,所述第n级的晶体管对应的栅极节点通过所述栅极公共电阻连接到所述控制端,或者,连接于所述第n级的晶体管的输出极和对应的栅极节点之间的电阻电容串联电路中电阻的一端与所述第n级的晶体管对应的栅极节点连接,另一端通过所述栅极公共电阻连接到所述控制端;或者,
所述控制端组包括两个控制端,所述栅极偏置电路还包括栅极公共电阻,所述第n级的晶体管对应的栅极节点通过所述栅极公共电阻连接到其中一个控制端,或者,连接于所述第n级的晶体管的输出极和对应的栅极节点之间的电阻电容串联电路中电阻的一端与所述第n级的晶体管对应的栅极节点连接,另一端通过所述栅极公共电阻连接到所述其中一个控制端;所述体极偏置电路还包括体极公共电阻,所述第n级的晶体管对应的体极节点通过所述体极公共电阻连接到另一个控制端,或者,连接于所述第n级的晶体管的输出极和对应的体极节点之间的电阻电容串联电路中电阻的一端与所述第n级的晶体管对应的体极节点连接,另一端通过所述体极公共电阻连接到所述另一个控制端。2.一种射频开关电路,其特征在于,包括射频输入端口、射频输出端口、级联于所述射频输入端口和所述射频输出端口之间的n级晶体管、栅极偏置电路、体极偏置电路、源漏极偏置电路、阻抗增加电路组和控制端组;所述射频输入端口用于输入射频信号;所述射频输出端口用于输出射频信号;所述晶体管包括栅极、体极、第一极和第二极,若第一极为源极时,则第二极为漏极,若第一极为漏极时,则第二极为源极;所述晶体管通过其第一极或第二极与其相邻的晶体管进行级联;n为大于或等于3的整数,或者,n为大于或等于4的整数;所述n级晶体管包括两组晶体管,一组为奇数组晶体管,一组为偶数组晶体管,所述奇数组晶体管由序号为奇数的晶体管构成,所述偶数组晶体管由序号为偶数的晶体管构成,其中第一级的晶体管为靠近所述射频输入端口的晶体管,且其输入极与所述射频输入端口连接,所述输入极为所述第一极或第二极;第n级的晶体管为靠近所述射频输出端口的晶体管,且其输出极与所述射频输出端口连接,所述输出极为所述第一极或第二极;所述栅极偏置电路用于对各晶体管的栅极提供偏置电压;所述栅极偏置电路包括:n个栅极节点和n-2个栅极偏置电阻,每个栅极节点对应一个晶体管;各晶体管的栅极与该晶体管对应的栅极节点直接连接,或者,各晶体管的栅极通过一配置电阻与该晶体管对应的栅极节点连接;每组晶体管中各相邻的晶体管对应的栅极节点之间连接有所述栅极偏置电阻;所述体极偏置电路用于对各晶体管的体极提供偏置电压;所述体极偏置电路包括:n个体极节点和n-2个体极偏置电阻,每个体极节点对应一个晶体管,每组晶体管中各相邻晶体管对应的体极节点之间连接有所述体极偏置电阻,且各晶体管的体极与该晶体管对应的体极节点直接连接;或者,所述体极偏置电路包括:n个偏置晶体管,每个晶体管对应有一个所述偏置晶体管;所述偏置晶体管的栅极、体极和第一极都连接于对应的晶体管的栅极节点,所述偏置晶体管的第二极连接于对应级的晶体管的体极;或者,所述偏置晶体管的栅极、体极和第一极都连接于对应晶体管的体极,所述偏置晶体管的第二极连接于对应晶体管的栅极节点;所述源漏极偏置电路用于对各晶体管的源极和漏极提供偏置电压;所述源漏极偏置电路包括:n个源漏极偏置电阻,各晶体管的第一极和第二极之间都连接有所述源漏极偏置电阻;所述阻抗增加电路组用于增加第一级的晶体管、第二级的晶体管、第n-1级的晶体管和/或第n级的晶体管的栅极和/或体极向外阻抗;所述第一级的晶体管为靠近所述射频输
入端口的晶体管,且其输入极与所述射频输入端口连接,所述输入极为所述第一极或第二极;第n级的晶体管为靠近所述射频输出端口的晶体管,且其输出极与所述射频输出端口连接,所述输出极为所述第一极或第二极;所述阻抗增加电路组包括以下至少一者:第一电容、第一电阻和第二电阻;第二电容、第三电阻和第四电阻;第三电容、第五电阻和第六电阻;第四电容、第七电阻和第八电阻;所述第一电阻的一端与第一级晶体管对应的栅极节点连接,第二电阻的一端与第二级晶体管对应的栅极节点连接,第一电阻和第二电阻的另一端都与第一电容的一端连接,第一电容的另一端与第一级晶体管的输入极连接;第三电阻的一端与第n-1级晶体管对应的栅极节点连接,第四电阻的一端与第n级晶体管对应的栅极节点连接,第三电阻和第四电阻的另一端都与第二电容的一端连接,第二电容的另一端与第n级晶体管的输出极连接;所述第五电阻的一端与第一级晶体管对应的体极节点连接,第六电阻的一端与第二级晶体管对应的体极节点连接,第五电阻和第六电阻的另一端都与第三电容的一端连接,第三电容的另一端与第一级晶体管的输入极连接;所述第七电阻的一端与第n-1级晶体管对应的体极节点连接,第八电阻的一端与第n级晶体管对应的体极节点连接,第七电阻和第八电阻的另一端都与第四电容的一端连接,第四电容的另一端与第n级晶体管的输出极连接;所述控制端组用于接收控制信号;所述控制信号用于控制所述体极偏置电路、栅极偏置电路和源漏极偏置电路向各晶体管的体极、栅极、源极和漏极所提供的偏置电压,以控制所述晶体管的导通和断开;所述控制端组包括一个控制端,所述栅极偏置电路还包括栅极公共电阻,所述栅极公共电阻的一端与所述第二电容未与所述输出极连接的一端连接,所述栅极公共电阻的另一端与所述控制端连接;或者,所述控制端组包括两个控制端,所述栅极偏置电路还包括栅极公共电阻,所述体极偏置电路还包括体极公共电阻,所述栅极公共电阻的一端与所述第二电容未与所述输出极连接的一端连接,所述栅极公共电阻的另一端与其中一个控制端连接,所述体极公共电阻的一端与所述第四电容未与所述输出极连接的一端连接,所述体极公共电阻的另一端与其中另一个控制端连接。3.一种射频开关电路,其特征在于,包括:射频输入端口,用于输入射频信号;射频输出端口,用于输出射频信号;级联于所述射频输入端口和所述射频输出端口之间的多级晶体管,所述晶体管至少包括第一控制极、第一极和第二极;用于第一控制极的偏置电路,用于对各晶体管的第一控制极提供偏置电压;用于第一极和第二极的偏置电路,用于对各晶体管的第一极和第二极提供偏置电压;控制端组,用于接收控制信号;所述控制信号用于控制各偏置电路向各晶体管的所提供的偏置电压,以控制所述晶体管的导通和断开;阻抗增加电路组,用于增加至少一级的晶体管的第一控制极向外阻抗。4.如权利要求3所述的射频开关电路,其特征在于,所述晶体管还包括第二控制极;所
述射频开关电路还包括用于第二控制极的偏置电路,用于对各晶体管的第二控制极提供偏置电压;所述阻抗增加电路组还用于增加至少一级晶体管的第二控制极向外阻抗。5.如权利要求3或4所述的射频开关电路,其特征在于,所述阻抗增加电路组包括以下至少一者:连接于第一级的晶体管的输入极和第一控制极节点之间的阻抗增加电路,用于增加所述第一级的晶体管的第一控制极向外阻抗;所述第一级的晶体管为靠近所述射频输入端口的晶体管,且其输入极与所述射频输入端口连接,所述输入极为所述第一极或第二极;每个晶体管对应有一个第一控制极节点;连接于所述第一级的晶体管的输入极和第二控制极节点之间的阻抗增加电路,用于增加所述第一级的晶体管的第二控制极向外阻抗;每个晶体管对应有一个第二控制极节点;连接于最后一级的晶体管的输出极和第一控制极节点之间的阻抗增加电路,用于增加所述最后一级的晶体管的第一控制极向外阻抗;所述最后一级的晶体管为靠近所述射频输出端口的晶体管,且其输出极与所述射频输出端口连接,所述输出极为所述第一极或第二极;连接于所述最后一级的晶体管的输出极和第二控制极节点之间的阻抗增加电路,用于增加所述最后一级的晶体管的第二控制极向外阻抗。6.如权利要求3或4所述的射频开关电路,其特征在于,所述多级晶体管被划分为m组;m为大于或等于1的整数,或者,m为大于或等于2的整数,或者,m为大于或等于3的整数;所述用于第一控制极的偏置电路包括:连接在每组晶体管中各相邻的晶体管的第一控制极节点之间的第一控制极偏置电阻;其中每个晶体管对应有一个第一控制极节点。7.如权利要求6所述的射频开关电路,其特征在于:所述晶体管的第一控制极与该晶体管对应的第一控制极节点直接连接,或者,所述晶体管的第一控制极通过一配置电阻与该晶体管对应的第一控制极节点连接。8.如权利要求7所述的射频开关电路,其特征在于,在所述射频开关电路包括用于第二控制极的偏置电路的情况下,所述用于第二控制极的偏置电路包括:为每个晶体管都分别配置的一个偏置晶体管;其中每一级的晶体管对应一个偏置晶体管;所述偏置晶体管的第一极、第一控制极和第二控制极都连接于对应级的晶体管的第一控制极节点,所述偏置晶体管的第二极连接于对应级的晶体管的第二控制极;或者,所述偏置晶体管的第一极、第一控制极和第二控制极都连接于对应级的晶体管的第二控制极,所述偏置晶体管的第二极连接于对应级的晶体管的第一控制极节点。9.如权利要求6所述的射频开关电路,其特征在于,所述阻抗增加电路组包括:为每组晶体管中的第一个晶体管都分别配置的一个阻抗增加电路,用于增加对应晶体管的第一控制极向外阻抗;和/或,为每组晶体管中的最后一个晶体管都分别配置的一个阻抗增加电路,用于增加对应晶体管的第一控制极向外阻抗。10.如权利要求4所述的射频开关电路,其特征在于,所述多级晶体管被划分为m组;m为大于或等于1的整数,或者,m为大于或等于2的整数,或者,m为大于或等于3的整数;所述用于第二控制极的偏置电路包括:连接在每组晶体管中各相邻的晶体管的第二控制极之间的第二控制极偏置电阻。
11.如权利要求10所述的射频开关电路,其特征在于,所述阻抗增加电路组包括:为每组晶体管中的第一个晶体管都分别配置的一个阻抗增加电路,用于增加对应晶体管的第二控制极向外阻抗;和/或,为每组晶体管中的最后一个晶体管都分别配置的一个阻抗增加电路,用于增加对应晶体管的第二控制极向外阻抗。12.如权利要求4所述的射频开关电路,其特征在于,所述用于第二控制极的偏置电路包括:为每个晶体管都分别配置的一个偏置晶体管;其中每一级的晶体管对应一个偏置晶体管;所述偏置晶体管的第一极、第一控制极和第二控制极都连接于对应级的晶体管的第一控制极节点,所述偏置晶体管的第二极连接于对应级的晶体管的第二控制极节点;或者,所述偏置晶体管的第一极、第一控制极和第二控制极都连接于对应级的晶体管的第二控制极节点,所述偏置晶体管的第二极连接于对应级的晶体管的第一控制极节点;每个晶体管对应有一个第一控制极节点;所述晶体管的第一控制极与该晶体管对应的第一控制极节点直接连接,或者,所述晶体管的第一控制极通过一配置电阻与该晶体管对应的第一控制极节点连接。13.如权利要求3所述的射频开关电路,其特征在于,所述用于第一极和第二极的偏置电路包括:连接在各晶体管的第一极和第二极之间的第一二极偏置电阻。14.如权利要求5所述的射频开关电路,其特征在于,所述阻抗增加电路包括阻抗增加主电路和阻抗增加辅助电路,所述阻抗增加辅助电路用于通直流隔交流,所述阻抗增加主电路用于增加阻抗。15.如权利要求9或11所述的射频开关电路,其特征在于,所述阻抗增加电路包括阻抗增加主电路和阻抗增加辅助电路,所述阻抗增加辅助电路用于通直流隔交流,所述阻抗增加主电路用于增加阻抗。16.如权利要求14所述的射频开关电路,其特征在于,所述阻抗增加主电路为电阻,和/或,所述阻抗增加辅助电路为电容。17.如权利要求15所述的射频开关电路,其特征在于,所述阻抗增加主电路为电阻,和/或,所述阻抗增加辅助电路为电容。18.如权利要求6所述的射频开关电路,其特征在于,在所述射频开关电路包括用于第二控制极的偏置电路的情况下:所述控制端组包括两个控制端;所述用于第一控制极的偏置电路还包括第一控制极公共电阻,所述用于第二控制极的偏置电路还包括第二控制极公共电阻;其中每组晶体管的最后一个的晶体管对应的第一控制极节点都与所述第一控制极公共电阻一端连接,所述第一控制极公共电阻另一端连接到其中一个控制端,每组晶体管的最后一个的晶体管对应的第二控制极节点都与所述第二控制极公共电阻一端连接,所述第二控制极公共电阻另一端连接到其中另一个控制端。19.如权利要求10所述的射频开关电路,其特征在于,在所述射频开关电路包括用于第二控制极的偏置电路的情况下:所述控制端组包括两个控制端;所述用于第一控制极的偏置电路还包括第一控制极公共电阻,所述用于第二控制极的偏置电路还包括第二控制极公共电阻;其中每组晶体管的最后一个的晶体管对应的第一控制极节点都与所述第一控制极公共电阻一端连接,所述第一控制极公共电阻另一端连接到其中一个控制端,每组晶体管
的最后一个的晶体管对应的第二控制极节点都与所述第二控制极公共电阻一端连接,所述第二控制极公共电阻另一端连接到其中另一个控制端。20.如权利要求8或12所述的射频开关电路,其特征在于,所述控制端组包括一个控制端;所述用于第一控制极的偏置电路还包括第一控制极公共电阻;每组晶体管的最后一个晶体管对应的第一控制极节点都与所述第一控制极公共电阻一端连接,所述第一控制极公共电阻另一端连接到所述控制端。21.如权利要求6所述的射频开关电路,其特征在于,每组晶体管中相邻的两个晶体管之间间隔有m-1个晶体管。22.如权利要求10所述的射频开关电路,其特征在于,每组晶体管中相邻的两个晶体管之间间隔有m-1个晶体管。23.如权利要求3所述的射频开关电路,其特征在于,所述多级晶体管为至少三级晶体管、至少四级晶体管或至少五级晶体管。

技术总结
一种射频开关电路,包括:射频输入端口,用于输入射频信号;射频输出端口,用于输出射频信号;级联于所述射频输入端口和所述射频输出端口之间的多级晶体管,所述晶体管至少包括第一控制极、第一极和第二极;用于第一控制极的偏置电路,用于对各晶体管的第一控制极提供偏置电压;用于第一极和第二极的偏置电路,用于对各晶体管的第一极和第二极提供偏置电压;控制端组,用于接收控制信号;所述控制信号用于控制各偏置电路向各晶体管的所提供的偏置电压,以控制所述晶体管的导通和断开;阻抗增加电路组,用于增加至少一级的晶体管的第一控制极向外阻抗。本申请通过引入阻抗增加电路组,能够有效提升射频开关电路的谐波性能。能够有效提升射频开关电路的谐波性能。能够有效提升射频开关电路的谐波性能。


技术研发人员:冯昊 李小勇
受保护的技术使用者:苏州瀚宸科技有限公司
技术研发日:2022.06.06
技术公布日:2022/12/6
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1