一种反相器电路和输入信号取反的方法_3

文档序号:9250819阅读:来源:国知局
]所述第一非门的输入端连接延时复制信号INDD,所述第一与非门的输入端连接所述第一非门的输出端和延时信号IND,所述第一与非门的输出端连接所述第一电平转换器Level Shiftl的输入端,所述第一电平转换器Level Shiftl的输出端连接所述第二非门的输入端,所述第二非门的输出端连接所述第二 NMOS管丽2的栅极,所述第二 NMOS管丽2的源极连接电源电压VHV,所述第二 NMOS管MN2的漏极连接所述第三PMOS管MP3的漏极,所述第三NMOS管MN3的源极和所述负载等效电容C,所述第三NMOS管MN3的漏极和所述负载等效电容C接地;
[0064]所述第二与非门的输入端连接所述输入信号IN和延时复制信号INDD,所述第二与非门的输出端连接所述第二电平转换器Level Shift2的输入端,所述第二电平转换器Level Shift2的输出端连接所述第三PMOS管MP3的栅极;
[0065]所述第三与非门的输入端连接所述输入信号IN和延时信号IND,所述第三与非门的输出端连接所述第三电平转换器Level Shift3的输入端,所述第三电平转换器LevelShift3的输出端连接所述第三NMOS管丽3的栅极;
[0066]若所述输入信号IN为低电平,则按照所述相差一个时钟信号CLK的时钟周期的延时信号IND和延时复制信号INDD在导通所述第二 NMOS管丽2时,给所述负载等效电容C进行第一次充电;在截止所述第二 NMOS管MN2,所述导通第三PMOS管MP3,所述截止第三NMOS管丽3时,给所述负载等效电容C进行第二次充电;
[0067]当所述负载等效电容C充电完成时,在作为输出端的所述第三PMOS管MP3的漏极和所述第三NMOS管丽3的源极处输出所述输入信号IN对应的高电平输出信号0UT1。
[0068]在本发明的一种优选实施例中,
[0069]若所述输入信号IN为高电平,则按照所述相差一个时钟信号CLK的时钟周期的延时信号IND和延时复制信号INDD在导通所述第三NMOS管丽3,所述截止第三PMOS管MP3时,给所述负载等效电容C进行放电;
[0070]当所述负载等效电容C放电完成时,在作为输出端的所述第三PMOS管MP3的漏极和所述第三NMOS管丽3的源极处输出所述输入信号IN对应的低电平输出信号0UT2。
[0071]本发明实施例的反相器,利用输入信号IN的跳变,通过时钟信号CLK先产生一个CLK时钟周期宽度的脉冲信号(脉冲信号包括延时信号IND以及延时复制信号INDD)将第二 NMOS管MN2打开,产生一个小的预充电电流,给负载等效电容C进行预充电;然后再过一个时钟信号CLK的时钟周期,将第二 NMOS管丽2关闭,同时把第三PMOS管MP3打开,利用被偏置模块控制电源电压VHV后产生的电流对负载等效电容C进行大电流充电,实现分段充电负载,节约了功耗,而且同时也比单纯打开第三PMOS管MP3给负载充电C的传统架构更加节省负载等效电容C充放电时间。
[0072]参照图6,示出了本发明的一种输入信号取反的方法实施例的步骤流程图,具体可以包括如下步骤:
[0073]步骤101,接收输入信号IN和时钟信号CLK,并依据所述输入信号IN和时钟信号CLK生成延时信号IND和延时复制信号INDD ;
[0074]步骤102,接收带隙基准电压VBG,并依据所述基准电压VBG输出限制电压VP ;
[0075]步骤103,接收电源电压VHV和输入信号IN,依据所述限制电压VP控制所述电源电压VHV,以及依据所述电源电压VHV,延时复制信号INDD和延时信号IND进行分段式充电,并在充电完成时输出所述输入信号IN对应的反相输出信号OUT。
[0076]在本发明的一种优选实施例中,所述步骤101可以为如下子步骤:
[0077]当所述时钟信号CLK的边沿发生变化时,根据所述输入信号IN输出延时信号IND,以及根据所述延时信号IND输出相差一个时钟信号CLK的时钟周期的延时复制信号INDD。
[0078]在本发明的一种优选实施例中,所述步骤102的步骤可以为如下子步骤:
[0079]所述带隙基准电压VBG生成偏置电压,并依据所述偏置电压输出限制电压VP。
[0080]在本发明的一种优选实施例中,所述步骤103的步骤可以为如下子步骤:
[0081]若所述输入信号IN为低电平,则按照所述相差一个时钟信号CLK的时钟周期的延时信号IND和延时复制信号INDD进行第一次充电以及进行第二次充电;
[0082]当充电完成时,输出所述输入信号IN对应的高电平输出信号OUTl。
[0083]在本发明的一种优选实施例中,所当充电完成时,输出所述输入信号IN对应的反相输出信号OUT的步骤可以包括如下子步骤:
[0084]若所述输入信号IN为高电平,则按照所述相差一个时钟信号CLK的时钟周期的延时信号IND和延时复制信号INDD进行放电;
[0085]当放电完成时,输出所述输入信号IN对应的低电平输出信号0UT2。
[0086]需要说明的是,对于方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明实施例并不受所描述的动作顺序的限制,因为依据本发明实施例,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作并不一定是本发明实施例所必须的。
[0087]本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
[0088]需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
[0089]以上对本发明所提供的一种反相器电路和一种输入信号取反的方法,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在【具体实施方式】及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
【主权项】
1.一种反相器电路,其特征在于,包括: 时钟模块,用于接收输入信号IN和时钟信号CLK,并依据所述输入信号IN和时钟信号CLK生成延时信号IND和延时复制信号INDD ; 偏置模块,用于接收带隙基准电压VBG,并依据所述基准电压VBG输出限制电压VP ; 反相模块,用于接收电源电压VHV和输入信号IN,依据所述限制电压VP控制所述电源电压VHV,以及依据所述电源电压VHV,延时复制信号INDD和延时信号IND进行分段式充电,并在充电完
当前第3页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1