基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz混沌系统电路的制作方法

文档序号:21354阅读:409来源:国知局
专利名称:基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz混沌系统电路的制作方法
【专利摘要】本实用新型提供一种基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz混沌系统电路,混合型分数阶积分电路模块由六部分组成,每部分电阻由四个电阻和一个电位器串联组成,每部分电容由四个电容并联组成,第一部分为电阻和电容的并联,以后部分中的电阻都是与前面部分的整体电路串联,然后与该部分电容并联组成通用分数阶积分模块电路。本实用新型采用混合型结构,设计制作了PCB电路,0.1阶分数阶积分电路由前三部分组成,后三部分的电阻为零,电容悬空,采用这种方法的实现0.1阶分数阶混沌系统电路,可靠性高,不易出错。
【专利说明】基于混合型分数阶积分电路模块的0.1阶含X方的Lorenz 混沌系统电路

【技术领域】
[0001] 本发明涉及一种通用分数阶积分电路模块及其0.1阶混沌系统电路实现,特别涉 及一种基于混合型分数阶积分电路模块的0. 1阶含X方的Lorenz混沌系统电路。

【背景技术】
[0002] 因为实现分数阶混沌系统的电路的电阻和电容都是非常规电阻和电容,一般采用 电阻串联和电容并联的方法实现,目前,实现的主要方法是利用现有的电阻和电容在面包 板上组合的方法,这种方法可靠性和稳定性比较低,并且存在容易出错,出错后不易查找等 问题,本发明为克服这个问题,采用混合型结构,设计制作了PCB电路,电路由六部分组成, 每部分电阻由四个电阻和一个电位器串联组成,每部分电容由四个电容并联组成,第一部 分为电阻和电容的并联,以后部分中的电阻都是与前面部分的整体电路串联,然后与该部 分电容并联组成通用分数阶积分模块电路,〇. 1阶分数阶积分电路由前三部分组成,后三部 分的电阻为零,电容悬空,采用这种方法的实现〇. 1阶分数阶混沌系统电路,可靠性高,不 易出错。


【发明内容】

[0003] 本发明要解决的技术问题是提供一种基于混合型分数阶积分电路模块的0. 1阶 含x方的Lorenz混沌系统电路,本发明采用如下技术手段实现发明目的:
[0004] 1、基于混合型分数阶积分电路模块的0. 1阶含X方的Lorenz混沌系统电路,其特 征是在于:电阻Rx与电容Cx并联,形成第一部分,第一部分与电阻Ry串联后再与电容Cy 并联,形成第二部分,前两部分与电阻Rz串联后再与电容Cz并联,形成第三部分,前三部分 与电阻Rw串联后再与电容Cw并联,形成第四部分,前四部分与电阻Ru串联后再与电容Cu 并联,形成第五部分,前五部分与电阻Rv串联后再与电容Cv并联,形成第六部分,输出引脚 A接第一部分,输出引脚B接第六部分。
[0005] 2、根据权利要求1所述基于混合型分数阶积分电路模块的0. 1阶含x方的Lorenz 混沌系统电路,其特征在于:所述电阻Rx由电位器Rxl和电阻1^2、1^3、1^4、1^5串联组成, 所述电容Cx由电容Cxi、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ryl和电阻Ry2、 1^3、1^4、1^5串联组成,所述电容07由电容071、0 72、073、074,并联组成;所述电阻1^由 电位器Rzl和电阻1^2、1^3、1^4、1^5串联组成,所述电容〇2由电容〇21、〇22、〇23、〇24并 联组成;所述电阻Rw由电位器Rwl和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电 容〇¥1、〇¥2、〇¥3、〇¥4并联组成;所述电阻此由电位器1?111和电阻1?112、1?113、1?114、1?115串联 组成,所述电容Cu由电容Cul、Cu2、Cu3、Cu4并联组成;所述电阻Rv由电位器Rvl和电阻 Rv2、Rv3、Rv4、Rv5串联组成,所述电容Cv由电容Cvl、Cv2、Cv3、Cv4并联组成。
[0006] 3、根据权利要求2所述基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz 混沌系统电路,其特征在于,还包括0. 1阶积分电路模块,所述电阻Rx= 0. 6286M,所述电 位器Rxl= 3. 5K,所述电阻Rx2 = 500K、Rx3 = 100K、Rx4 = 20K、Rx5 = 5. 1K,所述电容Cx=15. 75uF,所述电容Cxi= 10uF、Cx2 = 4. 7uF、Cx3 =luF、Cx4 = 47nF;所述电阻Ry= 0? 3845M,所述电位器Ryl= 3. 5K,所述电阻Ry2 = 200K、Ry3 = 100K、Ry4 = 51K、Ry5 = 30K,所述电容Cy= 0? 1569uF,所述电容Cyl= 100nF、Cy2 = 47nF、Cy3 = 10nF、Cy4 悬空; 所述电阻Rz= 0. 5718M,所述电位器Rzl= 0. 8K和所述电阻Rz2 = 500K、Rz3 = 51K、Rz4 =20K、Rz5 = 0K,所述电容Cz= 0? 631nF,所述电容Czl= 0? 33nF、Cz2 = 0? 33nF、Cz3 悬 空、Cz4悬空;所述电阻Rw、Ru、Rv均为零,所述电容Cw、Cu、Cv均悬空。
[0007] 4、根据权利要求3所述基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz 混沌系统电路,其特征在于:
[0008] (1)含x方的Lorenz混沌系统的数学模型i:

【权利要求】
1. 基于混合型分数阶积分电路模块的0. 1阶含X方的Lorenz混沌系统电路,其特征 是在于:电阻Rx与电容Cx并联,形成第一部分,第一部分与电阻Ry串联后再与电容Cy并 联,形成第二部分,前两部分与电阻Rz串联后再与电容Cz并联,形成第三部分,前三部分与 电阻Rw串联后再与电容Cw并联,形成第四部分,前四部分与电阻Ru串联后再与电容Cu并 联,形成第五部分,前五部分与电阻Rv串联后再与电容Cv并联,形成第六部分,输出引脚A 接第一部分,输出引脚B接第六部分。2. 根据权利要求1所述基于混合型分数阶积分电路模块的0. 1阶含X方的Lorenz混 沌系统电路,其特征在于:所述电阻Rx由电位器Rxl和电阻Rx2、Rx3、Rx4、Rx5串联组成, 所述电容Cx由电容Cxi、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ryl和电阻Ry2、 Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cyl、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由 电位器Rzl和电阻1^2、1^3、1^4、1^5串联组成,所述电容〇2由电容〇21、〇22、〇23、〇24并 联组成;所述电阻Rw由电位器Rwl和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电 容Cwl、Cw2、Cw3、Cw4并联组成;所述电阻Ru由电位器Rul和电阻Ru2、Ru3、Ru4、Ru5串联 组成,所述电容Cu由电容Cul、Cu2、Cu3、Cu4并联组成;所述电阻Rv由电位器Rvl和电阻 Rv2、Rv3、Rv4、Rv5串联组成,所述电容Cv由电容Cvl、Cv2、Cv3、Cv4并联组成。3. 根据权利要求2所述基于混合型分数阶积分电路模块的0. 1阶含X方的Lorenz混 沌系统电路,其特征在于,还包括0. 1阶积分电路模块,所述电阻Rx = 0. 6286M,所述电位 器 Rxl = 3· 5K,所述电阻 Rx2 = 500K、Rx3 = 100K、Rx4 = 20K、Rx5 = 5· 1K,所述电容 Cx =15. 75uF,所述电容 Cxl = 10uF、Cx2 = 4. 7uF、Cx3 = luF、Cx4 = 47nF ;所述电阻 Ry = 0· 3845M,所述电位器 Ryl = 3· 5K,所述电阻 Ry2 = 200K、Ry3 = 100K、Ry4 = 51K、Ry5 = 30K,所述电容 Cy = 0· 1569uF,所述电容 Cyl = 100nF、Cy2 = 47nF、Cy3 = 10nF、Cy4 悬空; 所述电阻Rz = 0. 5718M,所述电位器Rzl = 0. 8K和所述电阻Rz2 = 500K、Rz3 = 51K、Rz4 =20K、Rz5 = 0K,所述电容 Cz = 0· 631nF,所述电容 Czl = 0· 33nF、Cz2 = 0· 33nF、Cz3 悬 空、Cz4悬空;所述电阻Rw、Ru、Rv均为零,所述电容Cw、Cu、Cv均悬空。4. 根据权利要求3所述基于混合型分数阶积分电路模块的0. 1阶含X方的Lorenz混 沌系统电路,其特征在于: (1) 含X方的Lorenz混沛系统的数学模型i :(2) -个含X方的0. 1阶Lorenz混沛系统的数学模型ii为:(3)根据0. 1阶含X方的Lorenz混沌系统的数学模型ii构造模拟电路,利用运算放 大器U1、运算放大器U2及电阻和0. 1阶积分电路模块U5、0. 1阶积分电路模块U6、0. 1阶积 分电路模块U7构成反相加法器和反相0. 1阶积分器,利用乘法器U3和乘法器U4实现乘法 运算,所述运算放大器Ul和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用 AD633JN ; 所述运算放大器Ul连接运算放大器U2、乘法器U3、乘法器U4和0. 1阶积分电路模块 U5、0. 1阶积分电路模块U6,所述运算放大器U2连接乘法器U3、乘法器U4和0. 1阶积分电 路模块U7,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2 ; 所述运算放大器Ul的第1引脚通过电阻R7与Ul的第6引脚相接,第2引脚通过电阻 R6与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接 混合型分数阶积分电路U7的A引脚,第7引脚接输出y,通过电阻Rl与第13引脚相接,通 过电阻R8与第6引脚相接,接混合型分数阶积分电路U8的B引脚,第8引脚接输出X,通 过电阻R4与第9引脚相接,通过电阻R5与第2引脚相接,接乘法器U3的第1引脚,接乘法 器U4的第1、3引脚,接混合型分数阶积分电路U6的B引脚,第9引脚接混合型分数阶积分 电路U5的A引脚,第13引脚通过电阻R2与第14引脚相接,第14引脚通过电阻R3与第9 引脚相接; 所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC, 第11引脚接VEE,第8引脚输出z,通过电阻R12与第9引脚相接,接乘法器U3的第3引 脚,接接混合型分数阶积分电路UlO的B引脚,第9引脚接混合型分数阶积分电路U9的A 引脚,第13引脚通过电阻RlO接第14引脚,第14引脚通过电阻R13接第9引脚; 所述乘法器U3的第1引脚接Ul的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚 均接地,第5引脚接VEE,第7引脚通过电阻R9接Ul第6引脚,第8引脚接VCC ; 所述乘法器U4的第1引脚接Ul的第8脚,第3引脚接Ul的第7脚,第2、4、6引脚均 接地,第5引脚接VEE,第7引脚通过电阻Rll接U2第13引脚,第8引脚接VCC ; 所述〇. 1阶积分电路模块U5的A引脚接运算放大器Ul的第9引脚,B引脚接接运算 放大器Ul的第8引脚; 所述〇. 1阶积分电路模块U6的A引脚接运算放大器Ul的第6引脚,B引脚接接运算 放大器Ul的第7引脚; 所述〇. 1阶积分电路模块U7的A引脚接运算放大器U2的第9引脚,B引脚接接运算 放大器U2的第8引脚。
【文档编号】H04L9-00GK204272143SQ201420671444
【发明者】范丽娟 [申请人]滨州学院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1