用于发送不可解码分组的方法和装置的制作方法

文档序号:7939559阅读:236来源:国知局
专利名称:用于发送不可解码分组的方法和装置的制作方法
技术领域
公开的方案总体上涉及发送不可解码(non-decodable)分组的通信系统,更具体 地,涉及在使用混合自动重传请求(HARQ)的同时发送不可解码分组的系统。
背景技术
在许多通信系统中使用自动重传请求(ARQ)协议。ARQ是一种用于通过请求信息 的重新发送来增大通信系统的可靠性的方法,其中所述信息通常是被错误接收的分组。ARQ 利用确认(ACK)来实现可靠的数据传输。确认(ACK)是由接收机发送到发射机以表示其已 经正确接收到数据的消息。通常,当发射机在一时间期限内没有接收到ACK时,它就重新发 送该信息。发射机持续重新发送该信息,直到该信息被正确接收且接收机向发射机发送了 ACK为止,或者直到超过了预定的重新发送次数为止。接收机还可以以非ACK(NACK)形式请 求重新发送。NACK通知发射机没有成功接收到分组。在本领域中存在许多已知的并被使用 的ARQ的变体。 混合自动重传请求(HARQ)是ARQ的一种变体。HARQ通常以更大的实现复杂 性为代价来提供比普通ARQ更好的性能。HARQ通常具有一个目标重新发送次数,并使 用某种类型的前向纠错(FEC)编码。在本领域中存在几种已知的并被使用的HARQ的变 体。然而,大多数变体都归为两个主要类别Chase合并(Chase Combining)和增量冗余 (IncrementalRed皿dancy)。 —个HARQ变体称为类型I HARQ。类型I HARQ简单地将前向纠错(FEC)与ARQ进 行组合。基本上,在发送之前用FEC对数据块进行编码。当接收到编码的数据块时,接收机 首先对纠错码进行解码。如果接收机检测到使用FEC无法纠正错误,那么就由接收机请求 重新发送。发射机随后重新发送相同的信息或分组。接收机通常对这些重新发送进行软组 合以便对分组进行解码。相同信息或分组的重新发送通常称为Chase合并(CC)重新发送。
另一个HARQ变体是类型II/III HARQ。类型II/III HARQ是增量冗余(IR)HARQ。 基本上,对不同的重新发送进行不同的编码,这提供了更好的性能,因为在各个重新发送之 间有效地进行编码。在类型II HARQ与类型III HARQ之间的主要区别是,类型III HARQ 中的重新发送分组可以由其自身解码。 如在3GPP标准中定义的,在高速下行链路分组接入(HSDPA)中使用了增量冗余类 型II HARQ的一个示例。首先通常用Turbo 1/3比率码对数据块进行编码,随后在每一个 重新发送过程中常常对编码块进行穿孔(交织);只选择并发送一部分编码比特。在每一 个重新发送过程中使用的穿孔模式是不同的,所以每次都发送不同的编码比特。并非是丢弃不可解码的分组,而是保存分组并结合重新发送的分组一起使用从而增大解码分组的机 会。HSDPA通常使用用于HARQ的停止并等待(Stop-And-Wait, SAW)协议,其中,发射机在 发送下一个分组或信息块之前,等待来自接收机的ACK。通常将重新发送的次数设定为一个 目标数量。尽管HARQ方案是有用的,并提供了通信系统中数据的可靠性,但存在与其相关 的问题。 HARQ所遇到的一个问题是,由于当发送ACK/NACK消息时增大了开销,因此会降低 总体系统效率。 另一个问题是,通常,当发送更多的分组以便正确地对分组进行解码时,在解码分 组时就会存在更多的延迟。此外,在发射机处会出现ACK/NACK检测错误,导致通信系统的严重传输问题。主 要是因为ACK/NACK指示通常是单比特的,从而更易于出错。
此外,增加HARQ发送会导致更低的频谱效率。 所有这些问题在高速的有限资源的通信系统中都是不希望出现的。因此,本领域 中需要提供对以上认定的问题的解决方案。

发明内容
本文公开的各种方案针对用于发送并接收不可解码分组的方法和装置。 在一些方案中,提供了一种方法,在该方法中,当接收不可解码分组时,抑制发送
对于所接收的不可解码分组的确认。 在一些方案中,提供了一种方法,在该方法中,当发送不可解码分组时,抑制对于 所发送的不可解码分组的确认。 在一些方案中,一种计算机可读介质包括用于使得计算机执行一种方法的代码, 在该方法中,经由在控制信道上发送的信息来向接收机通知不可解码分组发送模式,接收 不可解码分组,并响应于所述不可解码分组发送模式而禁止发送对于所接收的不可解码分 组的确认。 在一些方案中,一种计算机可读介质包括用于使得计算机执行一种方法的代码, 在该方法中,在控制信道上发送用于向接收机通知不可解码分组发送模式的信息,发送不 可解码分组,以及丢弃对于所发送的不可解码分组的确认。 在一些方案中,提供了 一种装置,在该装置中,分配模块使得所述装置能够在控制 信道上接收用于向所述装置通知不可解码分组通信模式的信息,数据接收模块使得所述装 置能够接收不可解码分组,并且确认编码模块使得所述装置能够基于所述不可解码分组通 信模式来抑制发送对于所接收的不可解码分组的NACK。 在一些方案中,提供了 一种装置,在该装置中,调度模块使得所述装置能够在控制 信道上发送用于向接收机通知不可解码分组通信模式的信息,数据发送模块使得所述装置 能够发送不可解码分组,并且确认解码模块使得所述装置能够丢弃对于所发送的不可解码 分组的NACK。 在一些方案中,提供了一种集成电路,在该集成电路中,处理器可操作来在控制 信道上接收用于向接收机通知不可解码分组发送模式的信息;接收不可解码分组;并且响 应于所述不可解码分组发送模式,禁止发送对于所接收的不可解码分组的确认。所述处理器还与存储器相连。 在一些方案中,提供了 一种集成电路,在该集成电路中,处理器可操作来在控制 信道上发送用于向接收机通知不可解码分组发送模式的信息;发送不可解码分组;并且丢 弃对于所发送的不可解码分组的确认。所述处理器还与存储器相连。 在一个方案中,描述了用于发送不可解码分组的模块以及用于抑制对于所发送的 不可解码分组的确认的模块。 在再另一个方案中,描述了用于接收不可解码分组的模块以及用于禁止发送对于 所接收的不可解码分组的确认的模块。 依据以下的详细描述、附图和权利要求,各种方案的其他益处、特点和优点会变得 显而易见。然而应理解,仅是作为举例说明来给出详细描述和具体示例,因为依据这个详细 描述,在本发明的精神和范围内的各种变化和修改对于本领域技术人员都是显而易见的。


图1显示了可以用于实现公开的各种方案的典型无线通信系统的示例性高级示 意图; 图2显示了使用HARQ的发射机和接收机的方框图; 图3显示了使用较大尺寸子块和较小尺寸子块的HARQ重新发送之间的比较; 图4显示了利用根据公开文件的一个方案的HARQ的发射机和接收机的方框图; 图5显示了用于使用根据公开文件的一个方案的HARQ的接收机的方法流程图; 图6显示了用于使用根据公开文件的一个方案的HARQ的发射机的方法流程图。
具体实施例方式
以下描述本公开文件的各种方案。本文中被描述为"示例性的"任何方案都并非 一定要解释为对于其它方案而言是优选的或有优势的。显然,本文的教导可以体现为各种 形式,并且本文公开的任何具体结构、功能或结构和功能都仅仅是代表性的。根据本文的教 导,本领域技术人员应明白,本文公开的一个方案可以独立于任何其他方案来实现,并且可 以以各种方式来组合这些方案中的两个或更多个。例如,可以使用本文阐述的任意数量的 方案来实现装置或实施方法。另外,除了本文阐述的一个或多个方案之外的或者作为其补 充的其它结构、功能或结构及功能来实现这个装置或实施这个方法。 多个方案公开了一种方法和一种装置,用于抑制对不可解码分组的确认,以便解 决上述的各种问题。 图1显示了可以用于实现公开的各种方案的典型无线通信系统100的示例性高 级示意图。可以在使用一种形式的HARQ的任意类型的通信系统上使用公开的各个方案。 例如,通信系统可以利用全球移动电信系统(UMTS)、宽带CDMA(W-CDMA)、正交频分复用 (0F匿)、多输入多输出(MIMO)或HSDPA。所使用的系统不局限于无线通信。本文描述了无 线系统仅是为了示例性的目的,以便于对公开的各种方案的描述。 无线通信系统100包括接入终端106x和106y,其通过空中链路108与接入点104 通信。接入点104通过网络链路IIO连接到通信网络102。接入点通常是固定站,其与用 户终端通信,并且还可以被称为基站、节点B或者本领域公知的一些其他术语。在一些实例中,"主"接入终端可以充当AP。为了举例说明,仅显示了两个接入终端和一个接入点。然 而,本领域中公知的,通常的无线通信系统具有许多接入点和终端。通信网络102是用于端 到端通信的任何网络,例如,可以包括PSTN/ISDN、MSC、DSL、用户数据库、WLAN、其他接入点、 POTS或互联网。 AT可以包括但不限于,任意类型的终端设备,其提供用于与无线通信网络相关联 的无线通信手段。例如,AT可以包括膝上型电脑、个人数字助理(PDA)或移动电话。此夕卜, AT可以起到AP的作用,从而允许对等和自组类型的通信。 图1中所示的接入点104可以包括如图2所示的发射机单元200和接收机单元 220。类似地,AT 106x可以包括如图2所示的发射机单元200和接收机单元220。发射 机单元200和接收机单元220利用一种形式的HARQ来彼此进行通信。在发射机单元200 处,可以由数据源202将k个数据比特提供给编码器204。可以将编码器204假定为比率 1/3Turbo编码器,但也可以使用任何类型的纠错编码。编码器204随后可以向交织器206 提供N*k个比特(在这个示例中是3*k比特)。交织器可以提供速率匹配。交织器206随 后可以选择要由调制器208调制的M个比特。交织器206确定将多少个比特打包到一个用 于HARQ重新发送的子块中。这可以是基于许多因素,例如,输入比特的数量、信道的速率容 量、所使用的编码和调制方案、频谱效率以及目标重新发送次数。调制器208可以使用自适 应的或固定的任何类型的调制方案,例如,本领域中已知的QPSK或16QAM。随后可以由收发 机210在空中链路108上发送调制的比特。 理论上,如果没有遇到错误,就可以在接收机单元220处由收发机212接收调制的 比特。解调器214对调制的比特进行解调,并向解交织器216发送M个比特。解交织器216 可以提供速率匹配。解交织器216提取,k个编码比特,并将它们提供给解码器218。解码 器218对这N*k个比特进行解码,并将原始的k个数据比特提供给数据宿221。当没有检 测到错误且正确解码了这k个数据比特时,接收机单元220就向发射机单元200发送ACK, 使得发射机获知该分组被成功接收到。数据源219向编码器217发送比特。编码器217随 后向调制器215提供编码的数据比特。调制器向收发机212发送调制的数据比特。在发射 机单元200处,收发机210接收调制的数据比特。随后将接收到的调制的数据比特发送到 解调器207。由解码器205对解调的数据比特进行解码。解码器205将解码的数据比特发 送到数据宿203。处理器201可以包括编码器204、交织器206、调制器208、解调器207、和 解码器205。处理器201可以是单个处理器,可以包括几个单独的分立处理器,或者可以包 括包含在一个芯片中的几个单独的处理器。此外,存储器209可以耦合到或包含于处理器 201。类似地,在接收机单元220处,处理器211可以包括编码器217、解交织器216、调制器 215、解调器214和解码器218。处理器211可以是单个处理器,可以包括几个单独的分立处 理器,或者可以包括包含在一个芯片中的几个单独的处理器。此外,存储器213可以耦合到 或包含于处理器211。 实际上,例如,会出现由信道状况造成的错误,并导致在接收机单元220处对分组 进行不正确解码。在使用一种形式的HARQ的许多系统中,当这种情况发生时,接收机可以 以NACK形式请求重新发送,该NACK通知发射机单元200重新发送分组。接收机单元220 还可以不发送ACK。在此情况下,发射机单元200在没有接收到ACK达到一个预定时间之 后,就会重新发送该分组。这通常称为同步HARQ。还存在另一类HARQ-异步HARQ,其中,重新发送的延迟是不固定的,而是对于每一次发送发射机单元200都发送新的分配消息。异 步HARQ通常用于HSDPA中。在任何情况下,发射机单元200都随后进行重新发送,直到接 收到ACK或者超过了预定的重新发送次数为止。通常,HARQ使用较大的固定尺寸的重新发 送子块。 图3显示了使用较大尺寸子块和较小尺寸子块的HARQ重新发送之间的比较。如 图2所示,可以使用发射机单元200发送这些子块,使用接收机单元220接收这些子块。公 开的各种方案利用了不可解码分组的特点(较小尺寸的子块)。如下来认定一个分组是"可 解码的"还是"不可解码的"如果所发送的分组具有多于或等于k个预编码比特,其中,预 编码比特的数量k是如图2所示来自数据源202的分组中的原始未编码比特的数量,那么 所发送的分组就称为"可解码的"。当所发送的分组具有少于k个预编码比特,那么该分组 就称为"不可解码的"。例如,在图2中,如果发射机单元200在编码(,k个比特)和交织 (M个比特)后发送的分组包含少于k个原始预编码比特,那么就将该分组认为是不可解码 的。更具体的示例固有1/5比率(N = 5)编码器处理来自数据源的要发送的1000比特的 分组,其产生5000个编码比特。随后假定交织器选择M二 800个比特用于初始发送。由于 800 < IOOO,这个首次发送就会是不可解码的。因此,通常,根据在分组中发送了多少个编 码比特来确定所发送的分组的可解码性。较大尺寸的子块通常是"可解码的",而较小尺寸 的子块通常是"不可解码的"。 即使发送较大的"可解码的"子块似乎是有利的,但在特定情况下会出现几个问 题。 一个问题是,HARQ通常将信道能够支持的实际重新发送次数"向上舍入"到下一个重 新发送次数。所以例如,如果信道能够支持的实际重新发送次数是二 (2),那么HARQ就会 向上舍入到重新发送三(3)次。这意味着本可以在两(2)次重新发送中解码分组,但系统 自动地发送了三(3)次。图3表明了这个示例。用于成功解码分组的实际重新发送次数位 于点304处。然而,HARQ将会向上舍入到下一个更高的整数重新发送,并重新发送第三个 子块,如在点306所示的。从而,由于重新发送的第三个子块而浪费了带宽。HARQ的这种 "向上舍入"的本质还会导致一些解码延迟。为了克服这种在频谱效率和解码延迟方面的损 失,可以如图3所示,发送较小的不可解码分组。如果发送较小的"不可解码"子块,那么在 接收到第4个"不可解码"子块之后,在点304处就可以成功解码分组,而不会浪费由于重 新发送达到点306所需的带宽。因此,即使将分组发送为不可解码的情况,所发送的分组的 IR本质也使得接收机能够以与较大固定尺寸的分组的频谱效率相比更高的频谱效率来更 快地解码它们。 图4显示了根据实施例的利用一种形式的HARQ的发射机410和接收机420的方 框图。发射机410和接收机420可以发送并接收如图3所示的较小的"不可解码"子块。发 射机410和接收机420使用一种形式的HARQ来彼此通信。 发射机410通过数据信道412向预期的接收机420发送小的不可解码分组。可任 选地,发射机410可以为每一个分组选择调制方案,并根据所选择的调制方案,来发送一些 可解码分组以及不可解码分组。在一个方案中,发射机410可以具有数据发送模块402,其 向接收机420发送分组。接收机420可以具有数据接收模块422,其接收从发射机发送的分 组。发射机410知道除非达到了目标重新发送次数,否则这些分组将不能被解码。公开的 方案的一个可任选的特征可以是发射机410可以具有调度模块406,其在控制信道416上发送通知、消息或信息,以便向接收机420通知该不可解码分组发送模式。
接收机420可以可任选地具有分配模块426,其接收这个通知,并使得接收机420 能够运行在该不可解码分组模式中。根据信道状况或其他系统参数,发射机410可以可任 选地在发送可解码分组模式与不可解码分组模式之间进行转换。在任何情况下, 一旦发送 模式是不可解码分组模式,发射机410和接收机420就可以通过抑制在HARQ中通常会在 ACK/NACK信道414上发生的任何ACK/NACK,来彼此独立地或共同地利用这个知识。发射机 410可以具有确认解码模块404,其忽略、禁用ACK/NACK接收功能,不查找或期望来自接收 机420的NACK。公开的另一个方案是发射机410还可以选择不解码任何接收到的确认;并 且可以丢弃接收到的NACK。接收机420可以具有确认编码模块424,其抑制、禁用ACK/NACK 的发送,或者不向发射机410发送NACK。在一个方案中,接收机420可以发送ACK而不管发 射机决定如何处置ACK/NACK。这些公开的方案以与常规HARQ相比较小开销的形式节省了 宝贵的带宽。系统还可以利用它不必停止并等待(SAW)NACK的事实。从而减小了延迟,释 放了宝贵的处理资源,并释放了信道及其他系统资源。此外,不发送或接收ACK/NACK的另 一个优点在于消除了对ACK/NACK的误检测的风险。对ACK/NACK的不正确检测会导致数据 块的损失,并造成严重的传输问题。公开的方案通过抑制ACK/NACK,从该系统中消除了这个 风险。 图5显示了根据公开文件的用于使用一种形式的HARQ的接收机的方法500。如图 4所示的接收机420可以用于执行图5的方法500。首先,在步骤502处,接收关于不可解 码分组模式的通知。接下来,在步骤504处,接收不可解码分组。最后,在步骤506处,禁止 确认的发送并且不进行发送。可以重复这个过程直到达到预定的重新发送次数为止。
图6显示了根据公开文件的用于使用一种形式的HARQ的发射机的方法600。如 图4所示的发射机410可以用于执行图6的方法600。首先,在步骤602处,发送关于不可 解码分组模式的通知。接下来,在步骤604处,发送不可解码分组。最后,在步骤606处,丢 弃、不解码或查找接收到的确认。可以重复这个过程直到达到预定的重新发送次数为止。
本领域技术人员还会意识到,结合本文所公开的各个方案描述的各种示例性逻辑 块、模块和步骤可以实现为硬件、软件、固件或其任何组合,并且硬件实现方式可以是数字 实现方式、模拟实现方式或二者的组合。为了明确地示出硬件和软件的这个互换性,以上各 种示例性组件、块、模块、和步骤通常是按照它们的功能进行总体描述的。至于这种功能是 实现为硬件还是实现为软件取决于具体应用和施加在总体系统上的设计约束。本领域普通 技术人员可以针对每一种具体应用以变通的方式来实现所述的功能,但这种实现绝不应解 释为导致背离本公开文件的范围。 结合本文所公开的各个方案描述的各种示例性逻辑块和模块可以用通用处理器、 数字信号处理器(DSP)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或者其它可编程 逻辑器件、分立逻辑门或晶体管逻辑、分立硬件组件,或者被设计为执行本文所述功能的它 们的任何组合来实现或执行。通用处理器可以是微处理器,但可替换地,该处理器可以是任 何传统处理器、控制器、微控制器或者状态机。处理器还可以实现为计算设备的组合,例如, DSP和微处理器的组合、多个微处理器、集成电路、一个或多个微处理器结合DSP内核,或者 任何其它这种结构。 —种示例性存储介质可以耦合到处理器,使得处理器可以从存储介质读取信息,并向该存储介质写入信息。可替换的,该存储介质可以集成到处理器中。处理器和存储介 质可以位于ASIC中。ASIC可以位于用户终端中。可替换的,处理器和存储介质可以作为分 立组件位于用户终端中。 结合本文所公开的各个方案描述的方法和算法的步骤或功能可以直接体现在硬 件中、由处理器执行的软件模块中,或者二者的组合中。在不脱离这些方案的范围的情况下 可以对步骤或功能进行互换。 如果在软件中实现步骤或功能,则所述步骤或功能可以作为一个或多个代码的指 令在计算机可读介质上进行存储或传送。计算机可读介质包括计算机存储介质和包括便于 从一个位置向另一位置传送计算机程序的任意介质的通信介质。存储介质可以是可由通用 计算机或专用计算机访问的任意可用介质。示例性地而非限制性地,这种计算机可读介质 可以包括RAM、闪存存储器、R0M、 EPR0M、 EEPR0M、寄存器、硬盘、可移动盘、CD-R0M、光盘存储 器、磁盘存储器、磁性存储设备或者可用于以指令或数据结构的形式承载或存储预期程序 代码模块并且可由通用或专用计算机或者通用或专用处理器访问的任意其它介质。此外, 将任何连接适当地称为计算机可读介质。例如,如果使用同轴电缆、纤维光缆、双绞线、数字 用户线路(DSL)或例如红外、无线电和微波的无线技术将软件从网站、服务器或其它远程 源进行发送,则同轴电缆、纤维光缆、双绞线、DSL或例如红外、无线电和微波的无线技术包 括在介质的定义中。本文使用的盘片和光盘包括紧致盘(CD)、激光光盘、光盘、数字多功能 光盘(DVD)、软盘和蓝光光盘,其中盘片常常以磁性方式再现数据,而光盘以光学再现数据。 计算机程序产品也可以表示用以在其中封装CD或软件介质的材料。上述介质的组合也包 括在计算机可读介质的范围内。 提供了对于某些方案的以上描述,以使得本领域任何技术人员都能够实现或使用 本发明。本领域技术人员将会容易地获知对这些方案的各种修改,并且可以在不脱离本公 开文件的范围的情况下将本文定义的一般原理应用于其它方案。因此,本发明并不旨在限 于本文所示的方案,而应被给予与本文公开的原理和新颖特征相一致的最大范围。
权利要求
一种用于接收不可解码分组的方法,包括接收不可解码分组;及抑制发送对于所接收的不可解码分组的确认。
2. 如权利要求l所述的方法,还包括在控制信道上接收指示不可解码分组通信模式的信息,其中,基于对所述不可解码分 组通信模式的接收来激活对发送所述确认的所述抑制。
3. 如权利要求1所述的方法,其中,对发送所述确认的所述抑制包括 禁止发送所述确认。
4. 如权利要求1所述的方法,其中,该被抑制的确认是NACK。
5. 如权利要求l所述的方法,其中,不可解码分组是在其中发送了少于k个编码比特的 分组,其中,k是在编码之前在所述分组中的预编码比特数量。
6. —种用于发送不可解码分组的方法,包括 发送不可解码分组;及 抑制对于所发送的不可解码分组的确认。
7. 如权利要求6所述的方法,还包括在控制信道上发送用于向接收机通知不可解码分组通信模式的信息。
8. 如权利要求6所述的方法,其中,所述抑制对于所发送的不可解码分组的确认包括 丢弃对于所发送的不可解码分组的所述确认。
9. 如权利要求6所述的方法,其中,该被抑制的确认是NACK。
10. 如权利要求6所述的方法,还包括 发送预定数量的不可解码分组。
11. 如权利要求6所述的方法,其中,所述抑制对于所发送的不可解码分组的确认包括无论是否接收到所述确认,都拒绝解码所述确认。
12. 如权利要求6所述的方法,还包括 为每一个所发送的分组选择调制方案;及对于一些所述发送,根据所选择的调制方案来发送不可解码分组。
13. 如权利要求6所述的方法,其中,所发送的不可解码分组是利用MIM0来发送的。
14. 一种用于在使用混合自动重传请求(HARQ)的通信系统中接收不可解码分组的装 置,包括用于接收不可解码分组的模块;及用于禁止发送对于所接收的不可解码分组的确认的模块。
15. 如权利要求14所述的装置,还包括用于在控制信道上接收用以向所述装置通知不可解码分组模式的信息的模块,其中, 基于对所述不可解码分组通信模式的接收来激活所述用于禁止发送确认的模块。
16. 如权利要求14所述的装置,其中,所述确认是NACK。
17. 如权利要求14所述的装置,其中,所接收的不可解码分组是利用MIMO来接收的。
18. —种用于在使用混合自动重传请求(HARQ)的通信系统中发送不可解码分组的装 置,包括用于发送不可解码分组的模块;及 用于抑制对于所发送的不可解码分组的确认的模块。
19. 如权利要求18所述的装置,还包括用于在控制信道上发送用以向接收机通知不可解码分组模式的信息的模块。
20. 如权利要求18所述的装置,其中,所述确认是NACK。
21. 如权利要求18所述的装置,其中,所发送的不可解码分组是利用MIM0来发送的。
22. 如权利要求18所述的装置,还包括 用于发送预定数量的不可解码分组的模块。
23. 如权利要求18所述的装置,其中,所述用于抑制对于所发送的不可解码分组的确 认的模块还包括用于无论是否接收到所述确认都拒绝解码所述确认的模块。
24. 如权利要求18所述的装置,还包括 用于为每一个所发送的分组选择调制方案的模块;及用于对于一些所述发送,根据所选择的调制方案来发送不可解码分组的模块。
25. —种用于接收不可解码分组的集成电路,包括 处理器,可操作来在控制信道上接收用于向接收机通知不可解码分组发送模式的信息, 接收不可解码分组,以及响应于所述不可解码分组发送模式,禁止发送对于所接收的不可解码分组的确认;及 存储器,与所述处理器相连。
26. 如权利要求25所述的集成电路,其中,所述确认是NACK。
27. 如权利要求25所述的集成电路,其中,所接收的不可解码分组是利用MIM0和混合 自动重传请求(HARQ)来接收的。
28. —种用于发送不可解码分组的集成电路,包括 处理器,可操作来在控制信道上发送用于向接收机通知不可解码分组发送模式的信息, 发送不可解码分组,及 丢弃对于所发送的不可解码分组的确认;及 存储器,与所述处理器相连。
29. 如权利要求28所述的集成电路,其中,所述确认是NACK。
30. 如权利要求28所述的集成电路,其中,所发送的不可解码分组是利用MIM0和混合 自动重传请求(HARQ)来发送的。
31. 如权利要求28所述的集成电路,其中,所述处理器还可操作来 发送预定数量的不可解码分组。
32. 如权利要求28所述的集成电路,其中,所述处理器还可操作来 无论是否接收到所述确认,都拒绝解码所述确认。
33. 如权利要求28所述的集成电路,其中,所述处理器还可操作来 为每一个所发送的分组选择调制方案;及对于一些所述发送,根据所选择的调制方案来发送不可解码分组。
34. —种用于接收不可解码分组的装置,包括分配模块,其使得所述装置能够在控制信道上接收用于向所述装置通知不可解码分组 通信模式的信息;数据接收模块,其使得所述装置能够接收不可解码分组;及确认编码模块,其使得所述装置能够基于所述不可解码分组通信模式,抑制发送对于 所接收的不可解码分组的NACK。
35. 如权利要求34所述的装置,其中,所述装置被配置为以MIMO和混合自动重传请 求(HARQ)方案运行。
36. —种用于发送不可解码分组的装置,包括调度模块,其使得所述装置能够在控制信道上发送用于向接收机通知不可解码分组通 信模式的信息;数据发送模块,其使得所述装置能够发送不可解码分组;及确认解码模块,其使得所述装置能够丢弃对于所发送的不可解码分组的NACK。
37. 如权利要求36所述的装置,其中,所述装置被配置为以MMO和混合自动重传请 求(HARQ)方案运行。
38. 如权利要求36所述的装置,其中,所述调度装置还使得所述装置能够发送预定数 量的不可解码分组。
39. 如权利要求36所述的装置,其中,所述确认解码模块还使得所述装置能够无论是 否接收到所述确认都拒绝解码所述确认。
40. 如权利要求36所述的装置,其中,所述数据发送模块还使得所述装置能够 为每一个所发送的分组选择调制方案;及对于一些所述发送,根据所选择的调制方案来发送不可解码分组。
41. 一种计算机程序产品,包括计算机可读介质,包括用于使得计算机在控制信道上接收用以向接收机通知不可解码分组发送模式的信息的代码; 用于使得计算机接收不可解码分组的代码;及 用于使得计算机响应于所述不可解码分组发送模式,禁止发送对 于所接收的不可解码分组的确认的代码。
42. —种计算机程序产品,包括 计算机可读介质,包括用于使得计算机在控制信道上发送用以向接收机通知不可解码分组发送模式的信息 的代码;用于使得计算机发送不可解码分组的代码;及 用于使得计算机丢弃对于所发送的不可解码分组的确认的代码。
全文摘要
当在利用HARQ的通信系统中发送不可解码分组时,对确认(ACK/NACK)进行抑制。发送不可解码分组以节省系统带宽,并使得总频谱效率更高。发射机和接收机知道在HARQ中发射机何时向接收机发送不可解码分组,这会导致接收机自动发送回NACK。发射机和接收机(分别地)通过丢弃和/或不发送NACK来利用这个事实。
文档编号H04L1/18GK101785233SQ200880102832
公开日2010年7月21日 申请日期2008年8月13日 优先权日2007年8月16日
发明者A·戈罗霍夫, A·汉德卡尔, A·阿格拉瓦尔, E·H·蒂格 申请人:高通股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1