具有错误检测和/或隐藏电路系统及技术的数字视频和/或音频接收和/或输出的装置和方法

文档序号:7736561阅读:191来源:国知局
专利名称:具有错误检测和/或隐藏电路系统及技术的数字视频和/或音频接收和/或输出的装置和方法
具有错误检测和/或隐藏电路系统及技术的数字视频和/ 或音频接收和/或输出的装置和方法相关申请该非临时申请要求2008年9月沈日提交的、题为“具有错误检测和/或隐藏电路系统及技术的数字视频和/或音频接收和/或输出的装置和方法(Devices and Methods of Digital Video and/or Audio Reception and/or Output having Error Detection and/or Concealment Circuitry and Techniques) ”的美国临时申请序列第61/194,315号 (下文中的“临时申请”)的优先权;该临时申请的内容整体通过引证结合于此。1U本发明涉及如下的数字视频和/或音频接收和/或输出的装置和/或方法其具有和/或实现错误检测和/或隐藏电路系统及技术,以检测、定位并隐藏在视频和/或音频解码系统中接收到的信号中的错误。更特别地,在一个方面中,对于实现传输流(transport stream)多路分离器电路系统的卫星、陆地和/或电缆接收器(例如数字广播电视接收器 (例如,移动式电视接收器)),该传输流多路分离器电路系统中具有错误检测、识别、和/或隐藏电路系统,以检测传输流中的一个以上的错误,并且在某些情况下,对此作出响应,以对例如用户、操作者、听众和/或观众隐藏这些一个以上的错误。简单地说,数字广播电视接收器总体上可由电视调谐器构成,该电视调谐器用于 (i)将接收器调谐至例如用户所选频带的频道并且(ii)将接收到的RF信号转换成基带信号。数字广播电视接收器还包括基带处理器电路系统,该基带处理器电路系统作出响应地通过将基带信号解调并解码成传输数据流而获取一个以上的频道(与一个以上的用户所选频道相关)。数字广播电视接收器进一步包括传输流多路分离器电路系统,以识别所选节目(program)流,并从传输数据流中提取并分离出音频数据流和视频数据流。数字广播电视接收器还包括视频解码器电路系统和音频解码器电路系统,该视频解码器电路系统和音频解码器电路系统将对应的视频数据流和音频数据流解压或解码。视频输出电路系统和音频输出电路系统使用解压或解码的视频数据流和音频数据流来提供视频渲染(rendering)功能和音频渲染功能。最后,数字广播电视接收器总体上包括用于对应的视频显示和/或音频重放的用户界面(例如,显示器和/或扬声器)。当数字广播电视接收由于例如干扰(例如,天气干扰)而中断、不足、错误、不恰当和/或不兼容时,数字广播电视接收器经常会接收到其中包含有错误的传输流包。在传统系统中,由于那些包中包含有错误,基带处理电路系统(包括,例如,频道解码器电路系统) 作出响应地将基带信号解调并解码成具有启用(enable)的或生效(assert)的一个以上的错误位(bit)和/或标记(例如,MPEG-2环境中的传输错误指示器(“TEI”)位)的传输流包。在MPEG-2环境中,多路分离器电路系统典型地丢弃具有生效的TEI位或标记的传输流包。当视频基本流和/或音频基本流损坏时,视频解码器和/或音频解码器经常会产生错误的视频数据和音频数据。当把这些错误的音频数据和视频数据重放和/或显示给例如用户、操作者、听众和/或观众时,可能会出现音频假象(artifact)和视频假象。

发明内容
在此描述并说明了许多发明。本发明既不受限于其任何单个方面或实施例,也不受限于这些方面和/或实施例的任何组合和/或排列。而且,本发明的每个方面和/或其每个实施例都可单独应用或者与本发明的一个以上的其它方面和/或其一个以上的其它实施例组合应用。为了简洁起见,在此将不分别论述许多那样的排列和组合。重要地,本发明既不受限于任何单个方面或实施例,也不受限于这些方面和/或实施例的组合和/或排列。而且,本发明的每个方面和/或其每个实施例都可单独应用或者与本发明的一个以上的其它方面和/或其一个以上的其它实施例组合应用。为了简洁起见,在此不分别论述和/或说明某些排列和组合。在第一原理方面中,某些本发明针对一种用于输出视频数据和/或音频数据(例如,与广播频谱的多个频道中的一个所选频道对应)的装置,本装置包括(i)基带处理器电路系统,以用于将基带信号解调成具有包括多个视频包和/或音频包的多个包的数据流(例如,MPEG型数据流,诸如MPEG-2传输数据流或节目数据流),其中,每个视频包都包含一个视频有效载荷(payload)和/或每个音频包都包含一个音频有效载荷;(ii) 多路分离器电路系统,耦接至基带处理器电路系统,以用于(a)对数据流进行多路分离 (de-multiplex)以获得多个视频包的视频有效载荷和/或音频包的音频有效载荷,(b)检测并定位一个以上的音频包和/或视频包中的一个以上的错误,并且(c)产生代表一个以上的视频包和/或音频包中的一个以上的错误的或表现错误的特征的错误特征数据(例如,代表视频有效载荷和/或音频有效载荷中的错误的类型和/或错误的位置的信息);以及(iii)解码器电路系统,耦接至多路分离器电路系统,以用于(a)接收视频有效载荷和/ 或音频有效载荷及错误特征数据,并且(b)使用错误特征数据来隐藏视频有效载荷和/或音频有效载荷中的一个以上的错误和/或使用视频有效载荷和/或音频有效载荷及视频错误特征数据来输出视频数据。在另一原理方面中,某些本发明针对一种用于输出视频数据(例如,与广播频谱的多个频道中的一个所选频道对应)的装置,本装置包括基带处理器电路系统,以用于将基带信号解调成具有包括多个视频包的多个包的数据流(例如,MPEG型数据流,诸如 MPEG-2传输数据流或节目数据流),其中,每个视频包都包含一个视频有效载荷;以及多路分离器电路系统,耦接至基带处理器电路系统,以用于(i)对数据流进行多路分离以获得与每个视频包相关的视频有效载荷,(ii)检测并定位视频有效载荷中的一个以上的错误, 并且(iii)响应于检测到视频有效载荷中的错误而产生视频错误特征数据(例如,代表视频有效载荷中的错误的类型和/或错误的位置的数据)。本装置进一步包括视频解码器电路系统,耦接至多路分离器电路系统,以用于(i)接收多个视频有效载荷及视频错误特征数据,(ii)将视频有效载荷解压,并且(iii)使用与该视频有效载荷相关的视频错误特征数据来隐藏在视频有效载荷中检测到的一个以上的错误。本视频解码器电路系统可使用视频有效载荷及视频错误特征数据来产生输出的视频数据。事实上,本装置可进一步包括用户界面,以显示代表输出的视频数据的视频。在另一实施例中,多路分离器电路系统进一步将数据流多路分离成多个音频包, 并且多路分离器电路系统构造成用于(i)检测并定位音频包的音频有效载荷中的一个以上的错误,并且(ii)产生代表在音频有效载荷中检测到的一个以上的错误的或表现错误的特征的音频错误特征数据(其可代表音频有效载荷中的错误的类型和/或错误的位置)。 在此实施例中,本装置可包括音频解码器电路系统,耦接至多路分离器电路系统,以用于 (i)接收音频有效载荷及音频错误特征数据,( )将音频有效载荷解压,并且(iii)使用音频错误特征数据来隐藏在音频有效载荷中检测到的一个以上的错误。在一个实施例中,视频解码器电路系统可使用视频有效载荷及视频错误特征数据来产生输出的视频数据,音频解码器电路系统可使用音频有效载荷及音频错误特征数据来产生输出的音频数据,并且本装置可进一步包括用户界面,以用于(i)显示代表输出的视频数据的视频并且(ii)输出代表输出的音频数据的音频。在另一原理方面中,本发明针对一种用于输出与所选节目对应的视频数据的装置,上述节目与包括多个视频包的数据流(例如,传输数据流或节目数据流)相关,本装置包括多路分离器电路系统(i)以用于将数据流多路分离成多个视频包,其中,每个视频包都包含一个视频有效载荷,并且(ii)构造成用于检测并定位一个以上的视频包中的一个以上的错误。此实施例的多路分离器电路系统包括错误数据产生电路系统,以产生多个描述符,其中,每个描述符都与一个视频有效载荷相关。该描述符包括视频错误标记,其中, 当在相关视频有效载荷的视频包中检测到错误时,启用该视频错误标记;以及视频错误特征数据,当在相关视频有效载荷的视频包中检测到错误时,该视频错误特征数据代表视频包中的一个以上的错误或表现错误的特征。此方面的本装置包括视频解码器电路系统,耦接至多路分离器电路系统,以用于 接收多个视频有效载荷和与这些视频有效载荷相关的描述符,并且使用以下来产生输出的视频数据(i)接收到的多个视频有效载荷及(ii)如果启用与接收到的多个视频有效载荷中的一个视频有效载荷相关的描述符的视频错误标记,与该视频有效载荷相关的具有启用的视频错误标记的描述符。视频错误特征数据可包括代表相关视频有效载荷的视频包中的错误的类型和/ 或错误的位置的信息。数据流可以是MPEG型数据流。而且,每个视频包都进一步包括一个视频标头(header)。另外,多路分离器电路系统可将描述符和相关的视频有效载荷大致同时地输出至视频解码器电路系统。在一个实施例中,接收到的多个视频有效载荷包括第一视频有效载荷,并且第一视频有效载荷与第一描述符相关,其中,视频解码器电路系统对第一描述符的启用的视频错误标记作出响应而使用第一视频有效载荷和第一描述符的视频错误特征数据通过基于第一描述符的视频错误特征数据隐藏第一视频有效载荷中的一个以上的错误来产生输出的视频数据。本装置可包括用户界面,以显示代表输出的视频数据的视频。此实施例的装置还可包括基带处理器电路系统,以将基带信号解调成具有多个视频包的数据流,并且其中,基带处理器电路系统将与所选频道对应的数据流输出至多路分离器电路系统。在本发明的此方面的另一实施例中,多路分离器电路系统(i)将数据流进一步多路分离成多个音频包,其中,每个音频包都包括一个音频有效载荷,并且(ii)构造成用于检测并定位一个以上的音频包中的一个以上的错误。另外,错误数据产生电路系统进一步产生多个音频描述符,其中,每个音频描述符都与一个音频有效载荷相关,并且其中,该音频描述符包括(i)音频错误标记,其中,当在相关音频有效载荷的音频包中检测到错误时,启用该音频错误标记;以及(ii)音频错误特征数据,当在相关音频有效载荷的音频包中检测到错误时,该音频错误特征数据代表音频包中的一个以上的错误或表现错误的特征。另外,本装置进一步包括音频解码器电路系统,耦接至多路分离器电路系统,以用于(i) 接收多个音频有效载荷和与这些音频有效载荷相关的描述符,并且(ii)使用音频有效载荷,并且如果启用相关音频描述符的音频错误标记,还使用与该音频有效载荷相关的音频描述符,来产生输出的音频数据。本装置可包括用户界面,以用于(i)显示代表输出的视频数据的视频并且(ii)输出代表输出的音频数据的音频。音频错误特征数据可包括代表相关音频有效载荷中的错误的类型和/或错误的位置的信息。另外,本装置可包括基带处理器电路系统,以用于将基带信号解调成具有多个视频包和多个音频包的数据流,并且其中,基带处理器电路系统将与所选频道对应的数据流输出至多路分离器电路系统。特别地,虽然未详细论述,本发明还针对如下的数字视频和/或音频接收和/或输出的方法和技术其具有和/或实现错误检测和/或隐藏技术,以检测、定位并隐藏在视频解码系统和/或音频解码系统中接收到的信号中的错误,并且输出这些隐藏的视频数据和 /或音频数据。事实上,如上所述,有许多发明,并且在此已描述和说明了各发明的各方面。 此概要并未详尽阐述本发明的范围。事实上,此概要可能并未反映出本申请中的或其继续申请/分案申请中的权利要求所保护的发明或者可能并未与之相关。而且,此概要并非意在限定本发明或权利要求(不管是现在提出的权利要求还是分案申请/继续申请的权利要求)并且不应以那种方式来解释。虽然在此概要中已描述和 /或概述了某些实施例,但应当理解的是,本发明不限于这些实施例、描述和/或概述,权利要求也不限于这种方式(其也不应被解释成受此概要限制)。事实上,从以下的描述、图示及权利要求中,与在此概要中提出的方面、发明、及实施例不同的和/或类似的很多其它方面、发明及实施例将是显而易见的。另外,虽然在此概要中已描述和说明了各种特征、属性及优点和/或根据本概要各种特征、属性及优点是显而易见的,但应当理解的是,不要求这些特征、属性及优点存在于本发明的一个、一些或全部实施例中,并且,事实上,无需存在于本发明的任何实施例中。附图简要说明在以下的详细描述中,将参考附图。这些图示出了本发明的不同方面并且,在恰当之处,相似地标注示出了不同图中的类似结构、构件、材料和/或元件的参考标号。应当理解的是,除了那些专门示出的以外,能设想出这些结构、构件、和/或元件的各种组合,并且这些组合都落在本发明的范围内。而且,在此描述并说明了许多发明。本发明既不受限于任何单个方面或其实施例, 也不受限于这些方面和/或实施例的任意组合和/或排列。而且,本发明的每个方面和/ 或其每个实施例都可单独应用或者与本发明的一个以上的其它方面和/或其一个以上的其它实施例组合应用。为了简洁起见,在此将不分别论述和/或说明某些排列和组合。图IA是代表根据本发明的至少某些方面的接收器电路系统的示意性框图,该接收器电路系统包括传输流多路分离器电路系统;图IB和图IC是示出由传输流多路分离器电路系统接收到的示例性传输数据流的框图,其中,图IC中的每个传输包(TP)都包括一个有效载荷或数据载荷并可包括一个标头。图2A和图2B是代表根据本发明的某些实施例的至少某些方面的用在数字广播电视环境中的示例性接收器电路系统的示意性框图,该接收器电路系统包括调谐器电路系统、基带处理器电路系统(其可包括解调器、和/或频道解码器电路系统、和/或解扰器 (discrambler)电路系统)、传输流多路分离器电路系统及解码器电路系统。图3A-图3G是示出根据本发明的某些实施例的至少某些方面的、连同处理器、用户界面(例如,视频显示器)和/或记录装置的、耦接至一机构以接收来自例如电传导介质或光传导介质的广播频谱的、根据在此描述和/或说明的任何实施例的示例性接收器电路系统的示意性框图。图4A-图4D详细地示出了根据本发明的至少一个方面的至少一个实施例的示例性传输流多路分离器电路系统的示意性框图,其中,这种示例性传输流多路分离器电路系统可适于在卫星、陆地和/或电缆数字电视环境(包括,例如,数字电视接收器(例如,数字广播电视接收器,诸如,移动式电视接收器))和/或数字数据(视频和/或音频)重放装置中实现;图5A是示出由传输流多路分离器电路系统接收到的传输数据流的框图;并且图5B是示出由传输流多路分离器电路系统输出的解调和修正的数据流的框图;图5C是示出解调的传输数据流的框图,其中,解调的传输数据流包括(i)解码的有效载荷或数据载荷以及(ii)描述符或描述符包,除了别的以外,该描述符或描述符包还包括代表相关有效载荷或数据载荷中的错误信息(例如,错误的特征,包括,例如,错误的类型、错误的位置、和/或错误的范围(extent))的数据;图5D-图5J是示出示例性描述符或描述符包的框图,这些描述符或描述符包可包括例如错误标记或指示器、管理信息/数据、和/或错误信息/数据;图6A是示出由传输流多路分离器电路系统接收到的传输数据流的多个示例性数据流包的框图;图6B是检测、识别和/或定位包含在由传输流多路分离器电路系统接收并分析的传输数据流(及其包)中的一个以上的片段(slice)中的一个以上的错误的示例性过程的流程图;图7A是示出由错误数据产生电路系统产生、形成和/或输出的示例性视频描述符或视频描述符包的框图;图7B是示出由错误数据产生电路系统产生、形成和/或输出的示例性音频描述符或音频描述符包的框图;图8A是示出由错误数据产生电路系统产生、形成和/或输出的示例性视频描述符或视频描述符包的框图,其中,启用访问单元隐藏标记(“AUCFlag”),从而表示将要(通过解码器或处理器电路系统)对与示例性视频描述符或视频描述符包相关的传输数据流的包的整个相关视频有效载荷或数据载荷实现某种形式或类型的隐藏;图8B是示出由错误数据产生电路系统产生、形成和/或输出的示例性视频描述符或视频描述符包的框图,其中,停用(disable)访问单元隐藏标记(“AUCFlag”),并且启用片段号隐藏标记(“SliceCFlag”),从而表示与示例性视频描述符或视频描述符包相关的有效载荷或数据载荷的解码视频数据的一个以上的片段是错误的,这可能需要(通过解码器或处理器电路系统)对与示例性视频描述符或视频描述符包相关的传输数据流的包的相关视频有效载荷或数据载荷的某些片段实现某种形式或类型的隐藏;图9是当传输流多路分离器电路系统读出具有生效的或启用的TEI位的传输数据流的包时检测、识别和/或定位包含在传输数据流的一个包中的一个以上的片段中的一个以上的错误的示例性过程的流程图;

图10是示出由错误数据产生电路系统产生的示例性音频描述符或音频描述符包的框图,其中,启用访问单元隐藏标记(“AUCFlag”),从而表示将要(通过解码器电路系统或处理器电路系统)对与示例性音频描述符或音频描述符包相关的传输数据流的包的相关音频有效载荷或数据载荷实现某种形式或类型的隐藏;图IlA-图IlE是示出根据本发明的某些实施例的至少某些方面的、耦接至视频解码器电路系统和/或音频解码器电路系统以提供解调的数据流及在某些情况下错误数据或信息(其可通过专用和/或多路/共用信号线提供)的示例性传输流多路分离器电路系统的框图;图12A和图12B示出了根据本发明的至少一个方面的至少一个实施例的示例性传输流多路分离器电路系统的示意性框图;图13A和图1 示出了根据本发明的至少一个方面的至少一个实施例的、连同解码器电路系统和用户界面(例如,显示屏和/或扬声器)的某一示例性传输流多路分离器电路系统的示意性框图(虽然在此描述和/或说明的传输流多路分离器电路系统的所有示例性实施例也都是适合的);图13C和图13D示出了根据本发明的至少一个方面的至少一个实施例的、连同处理器电路系统和用户界面(例如,显示屏和/或扬声器)的、根据在此描述和/或说明的任何实施例的传输流多路分离器电路系统的示意性框图;以及图14A和图14B示出了根据本发明的至少一个方面的至少一个实施例的、连同解码器电路系统、存储器和用户界面(例如,显示屏和/或扬声器)的示例性传输流多路分离器电路系统的示意性框图。再次,在此描述并说明了许多发明。本发明既不受限于其任何单个方面或实施例, 也不受限于这些方面和/或实施例的任意组合和/或排列。本发明的每个方面和/或其每个实施例都可单独应用或者与本发明的一个以上的其它方面和/或其一个以上的其它实施例组合应用。为了简洁起见,在此将不分别论述许多那样的组合和排列。
具体实施例方式在此描述和说明了许多发明。在一个方面中,本发明针对用在视频解码系统和/ 或音频解码系统中的多路分离器电路系统,除了对传输数据流(例如,MPEG-2型数据流)进行多路分离以外,该多路分离器电路系统包括(i)用于检测和/或识别传输数据流的一个以上的包中的一个以上的错误的电路系统,( )用于定位传输数据流的一个以上的包中的一个以上的错误的电路系统,和/或(iii)用于在将多路分离的传输数据流提供和/或输出至视频解码器电路系统和/或音频解码器电路系统之前隐藏或掩盖(mask)传输数据流的一个以上的包中的一个以上的错误的电路系统。本发明可应用在卫星、陆地和/或电缆数字电视环境(包括,例如,数字电视接收器(例如,数字广播电视接收器,诸如,移动式电视接收器))和/或数字数据(视频和/或音频)重放装置(例如,光盘(CD)或数字化视频光盘(DVD)播放器)中。在某些情况下,隐藏在传输数据流的一个以上的包中的错误对于例如用户、操作者、听众和/或观众而言可能是较不明显的或不明显的。事实上,隐藏电路系统可降低、最小化、和/或消除传输数据流的一个以上的包中的错误对例如用户、操作者、听众和/或观众的任何不利影响。在另一方面中,本发明针对如下的方法其用于检测和/或识别传输数据流(例如,MPEG-2型数据流)的一个以上的包中的一个以上的错误,定位传输数据流的一个以上的包中的一个以上的错误和/或,在某些情况下,在将多路分离的传输数据流提供至视频解码器电路系统和/或音频解码器电路系统之前,隐藏或掩盖传输数据流的一个以上的包中的一个以上的错误。再次,本发明可应用在卫星、陆地和/或电缆数字电视环境(除了别的以外)和/或实现编码的传输数据流通信的接收器(例如数字广播电视接收器)中。在某些情况下,根据本发明的某些方面的方法可隐藏传输数据流的一个以上的包中的错误, 从而降低、最小化、和/或消除传输数据流的一个以上的包中的这些错误的任何不利影响。在再一方面中,本发明针对如下的电路系统和方法其用于检测和/或识别传输数据流(例如,MPEG-2型数据流)的一个以上的包中的一个以上的错误,定位传输数据流的一个以上的包中的一个以上的错误,和/或,作出响应地,连同多路分离的传输数据流,或与之分开地,产生代表错误信息(例如,错误的特征,包括,例如,错误的类型、错误的位置、 和/或错误的范围)或表现错误信息的特征的信号或数据,并将这些信号或数据输出至视频解码器电路系统和/或音频解码器电路系统。在这些实施例中,视频解码器电路系统和 /或音频解码器电路系统可理解(interpret)、分析和/或应用代表错误信息(或表现错误的特征)的信号或数据,并隐藏或掩盖传输数据流的一个以上的包中的一个以上的错误。因此,除了在多路分离器电路系统中实现错误隐藏电路系统及技术以外或者作为对此的替代,可在视频解码器电路系统和/或音频解码器电路系统中实现错误隐藏电路系统及技术,其中,这种错误隐藏电路系统及技术采用代表错误信息的数据并且,在某些情况下,隐藏或掩盖传输数据流的一个以上的包中的错误。在这一点上,视频解码器电路系统和 /或音频解码器电路系统可接收来自多路分离器电路系统的或由多路分离器电路系统产生的错误信息(与多路分离的传输有效载荷或数据流或包分开地、大致与之同时地、和/或连同或与之一起),并且对此作出响应地,使用和/或基于错误信息,执行和/或实现错误隐藏或额外的错误隐藏(相对于在多路分离器电路系统中实现的任何错误隐藏)。如此,多路分离器电路系统,除了对来自传输数据流的节目包进行多路分离以外, 还在将这些多路分离的传输数据流提供至视频解码器电路系统和/或音频解码器电路系统之前,实现错误检测或识别、错误定位和/或隐藏。除此之外或者作为对此的替代,多路分离器电路系统可将代表错误的或表现错误的特征的信号或数据提供至视频解码器电路系统和/或音频解码器电路系统(或其它电路系统),该视频解码器电路系统和/或音频解码器电路系统作出响应地基于或使用这些错误信息来执行和/或实现错误隐藏。特别地,在某些方面中,本发明可提供一种更有效且实际的错误检测技术,因为某些错误检测可基于通过接收器中的基带处理器电路系统而启用的和/或生效的一个以上的错误启用/生效位和/或标记(例如,MPEG-2环境中的生效的传输错误指示器(“TEI”)位)设定来执行。在这一点上,一个以上的错误启用/生效位和/或标记可通过基于例如位流语法(其可很好地确定或理解、标准化和/或专有)分析数据流来识别、定位和/或确定。而且,另外,应当注意的是,在某些方面中,实现本发明的发明可提供一种更有效的方法,因为可对更压缩的数据流域(domain)(与提供至视频解码器电路系统和/或音频解码器电路系统的数据流相比)执行错误检测和识别。如此,将要处理的数据的量可少于解压的数据流(由视频解码器电路系统和/或音频解码器电路系统接收到的)的量。事实上,本发明可使用硬件和/或软件技术(和/或其组合)来实现,从而提供了降低成本和灵活设计的机会。参考图IA和图1B,在一个示例性实施例中,本发明针对具有传输流多路分离器电路系统12的接收器10。传输流多路分离器电路系统12包括电路系统并执行如下技术识别所选的节目流,并且从一个以上的传输数据流中提取并分离出音频数据流和/或视频数据流。另外,传输流多路分离器电路系统12包括电路系统并执行如下技术(i)检测和/或识别传输数据流(例如,MPEG-2型数据流)的一个以上的包中的一个以上的错误,(ii)在将多路分离的传输数据流提供并/或输出至视频解码器电路系统和/或音频解码器电路系统之前,隐藏或掩盖传输数据流的一个以上的包中的一个以上的错误,和/或(iii)产生代表错误(例如,错误的特征)的或表现错误的特征的信号或数据和/或将这些信号或数据输出至例如视频解码器电路系统和/或音频解码器电路系统。在一个实施例中,传输流多路分离器电路系统12接收具有标头(包括,例如,多个字节)和有效载荷或数据载荷(包括,例如,多个字节)的传输数据流14。传输数据流14 典型地包括具有预定的标头和预定的有效载荷或数据载荷的规定格式或数据结构(例如, 在IS0/IEC 13818中详细描述的MPEG-2型数据流,其作为附件1附于临时申请中)。使用或基于传输数据流的定义或特征,传输流多路分离器电路系统12识别所选的节目流,并且提取并分离出音频数据流和/或视频数据流。另外,传输流多路分离器电路系统12对传输数据流14进行分析,以检测和/或识别传输数据流(例如,MPEG-2型数据流)的一个以上的包中的一个以上的错误。在某些实施例中,传输流多路分离器电路系统12在将多路分离的传输数据流提供和/或输出至视频解码器电路系统和/或音频解码器电路系统之前隐藏或掩盖一个以上的错误。除此之外或者作为对此的替代,传输流多路分离器电路系统12将代表错误(例如,错误的特征)的或表现错误的特征的信号或数据输出至例如视频解码器电路系统和/或音频解码器电路系统。在这些实施例中,下游电路系统可理解代表错误的或表现错误的特征的信号或数据并且,在某些情况下,隐藏或掩盖在传输数据流的一个以上的包中检测或识别到的一个以上的错误。因此,在运行时,传输流多路分离器电路系统12可将音频数据流输出至音频解码器电路系统,并将视频数据流输出至视频解码器电路系统。传输流多路分离器电路系统12 还可将代表在这些数据流中识别出的错误(例如,错误的特征)的或表现错误的特征的信息输出至视频解码器电路系统和/或音频解码器电路系统(或其它电路系统)。视频解码器电路系统和/或音频解码器电路系统(或其它电路系统)可基于或使用由传输流多路分离器电路系统12输出的错误信息来执行和/或实现错误隐藏。特别地,在数字广播电视接收器环境中,视频解码器电路系统和音频解码器电路系统将对应的视频数据流和音频数据流解码并解压,并且视频输出电路系统和音频输出电路系统向例如用户界面(例如显示器和/或扬声器)提供视频渲染功能和音频渲染功能(使用解码并解压的视频数据流和音频数据流),以用于对应的视频显示和/或音频重放。参考图2A和图2B,在示例性数字广播电视接收器环境中,接收器10可包括传输流多路分离器电路系统12、调谐器电路系统16、基带处理器电路系统18及解码器电路系统 20。简单地说,电视接收器10的调谐器电路系统16将接收器电路系统IOa调谐至例如用户所选频带的频道,将接收到的RF信号转换成基带信号,并将此基带信号输出至基带处理器电路系统18。基带处理器电路系统18 (其可包括频道解码器电路系统)作出响应地通过将基带信号解调并解码成传输数据流且此后将传输数据流输出至传输流多路分离器电路系统12而获取一个以上的频道(例如,与一个以上的用户所选频道相关的一个以上的频道)。除了别的以外,如上所述,传输流多路分离器电路系统12分离数据流。特别地,本发明可连同任意类型的、无论是现在已知的还是后来研发的调谐器电路系统16和基带处理器电路系统18 (包括分立(discrete)装置或集成装置)来实现。所有符合在此概述的数字通信的调谐器电路系统16和基带处理器电路系统18都旨在落入本发明的范围内。继续参考图2A和图2B,解码器电路系统20接收相关解调的传输数据流并将其解压或解码。解码器电路系统20可包括音频解码器电路系统和/或视频解码器电路系统,该音频解码器电路系统和/或视频解码器电路系统将对应的音频数据流和/或视频数据流解压,以执行音频渲染操作和视频渲染操作(通过解压的音频数据流和视频数据流)。而且, 如上所述,解码器电路系统20可作出响应地基于或使用由传输流多路分离器电路系统12 产生并输出的错误信息来执行和/或实现错误隐藏。解码器电路系统20可通过多个离散逻辑元件(logic)或集成逻辑元件、和/或一个以上的状态机、专用或通用处理器(适当地编程)和/或现场可编程门阵列(或其组合)来实现。此外,在那些传输流多路分离器电路系统12没有将错误信息提供至解码器电路系统20和/或解码器电路系统20没有采用这种错误信息的实施例中,本发明可连同任意类型的、无论是现在已知的还是后来研发的解码器电路系统20来实现。在那些情况下,所有用来将编码的数据流解码的、符合在此描述和/或说明的发明的电路系统(例如,离散逻辑元件或集成逻辑元件、状态机、专用或通用处理器(适当地编程)和/或现场可编程门阵列(或其组合))都旨在落入本发明的范围内。如上所述,本发明可应用在实现传输流多路分离器电路系统的卫星、陆地和/或电缆通信环境中(除了别的以外)。(参见,例如,图3A)。例如,本发明可在卫星、陆地和/ 或电缆数字电视环境和/或接收器(例如,数字广播电视接收器,例如,移动式电视接收器) 中实现。而且,接收器电路系统IOa可将数据输出至用户界面22 (例如,显示器和/或扬声器)、和/或记录装置(例如,DVD、硬盘驱动器等)。(参见,例如,图:3B-图3G)。参考图4A,在可应用在数字电视接收器和/或数字数据(视频和/或音频)重放装置中的传输流多路分离器电路系统12的一个详细示例性实施例中,传输流多路分离器电路系统12可包括数据缓冲器沈、数据过滤器电路系统观、检测并提取电路系统30、包含数据缓冲器34的存储器32、及存储器访问电路系统36,例如,直接存储器访问(DMA)电路系统。数据缓冲器26可以是对输入的传输数据流进行缓冲并可在将传输数据流包提供至数据过滤器电路系统观以供处理之前为某些操作提供适当的同步性的任意存储器。缓冲器26可以是任何种类或类型的集成或分立存储器,包括静态存储器(SRAM)、动态随机访问存储器(DRAM)、锁存器(latch)、和/或寄存器。所有存储器类型和形式、及其排列和/或组合都旨在落入本发明的范围内。数据过滤器电路系统观接收传输数据流并过滤数据流,以识别包含在其中的特定数据。例如,在MPEG-2的情况下,数据过滤器电路系统观可对数据流进行分析(例如, 解析)以识别包识别符(PID)并确定或识别传输错误指示器(“TEI”)。在此,传输流多路分离器电路系统12确定PID值是否与PID过滤器表中的至少一个给定值相匹配,其中,在那些PID值与PID过滤器表中的至少一个给定值都不匹配的情形中,可丢弃此包,因为它与用户/操作者和/或所选的频道无关。特别地,在TEI生效/启用的情况下,在一个实施例中,传输流多路分离器电路系统12可基于例如位于具有生效的/启用的TEI位的传输流包之前或之后的片段号来确定“损坏的”或错误的片段的位置。如此,通过数据过滤器电路系统观对传输数据流进行的分析(例如,解析操作)可理解和/或识别序列标头、图片组 (GOP)标头、图片标头、片段标头、数据流的PID值和/或TEI值。如下面更详细地论述的,传输流多路分离器电路系统12的数据过滤器电路系统 28可对具有生效的/启用的TEI位或标记的连续包的个数进行监控或计数。在一个实施例中,如果数据过滤器电路系统观检测到预定个数的具有生效的/启用的TEI位或标记的连续包(例如,200个具有生效的TEI位或标记的连续包),传输流多路分离器12可确定例如存在适度的频道干扰,此时,基带处理器电路系统18保持锁定,并且TP同步得以维持,(即, 此包与传输数据流的给定包适当地同步,也就是说,没有TP同步损失),错误数据(例如,代表错误的或表现错误的特征的数据)可提供至传输流多路分离器电路系统12中的电路系统(例如,错误数据产生电路系统40)。作出响应地,错误数据产生电路系统40(传输流多路分离器电路系统12的,参见,图4B)可计算错误数据(例如,插入到传输流14中的并代表错误的((例如,连续生效的/启用的TEI位或标记的个数))或表现错误的特征的另一传输包)的个数并且,作出响应地,实现一个以上的错误处理办法(mechanism)。特别地,可创建、建立、维持和/或定义PID过滤器表,以列出PID过滤操作所采用的用来与传输数据流包的PID值相比较的PID值。在一个实施例中,可使用三十二个可编程的PID值来对传输数据流进行过滤。PID索引(index)可与PID过滤器表中的三十二个条目(entry)中的每个相关联。如上面所指出的,当启用时,PID过滤操作会丢弃那些其PID 值与列入PID过滤器表中的任何PID值都不匹配的包。数据过滤器电路系统观可使用多个离散逻辑元件或集成逻辑元件、状态机、专用或通用处理器(恰当地编程)和/或现场可编程门阵列(或其组合)来实现。事实上,使用主要是硬接线(hardwired)逻辑元件(例如,硬件加速电路系统,即,以预定构造布置的多个逻辑(例如,EX-OR门)来实现PID和TEI过滤操作以改善过滤操作的性能/速度可能是有利的。用于实现数据过滤器电路系统的硬接线电路系统和可编程电路系统(其例如通过软件来编程)的所有排列和/或组合都旨在落入本发明的范围内。检测并提取电路系统30对传输数据流的包的起始码首标(prefix)(例如,在 MPEG-2环境或通信的情况下,二十四位二进制字符串“0000000000000000 00000001")进行检测。在一个实施例中,当检测到传输数据流的给定包的起始码首标之后,检测并提取电路系统30提取出继包中的起始码首标之后的起始码值。检测并提取操作可持续,直到处理完整个包。特别地,起始码提取操作可仅连同与视频相关数据流有关的传输数据流包来执行。如此,在此实施例中,在传输数据流的给定包的PID值与视频流的PID值相匹配或相对应的情况下,传输流多路分离器电路系统12可对该包调用(invoke)起始码提取过程。在给定包的PID值与视频流的PID值不匹配或不对应的情况下,检测并提取电路系统30可不对该包执行起始码提取操作。与数据过滤器电路系统观类似,检测并提取电路系统30可使用多个分立或集成逻辑、状态机、专用或通用处理器(恰当地编程)和/或现场可编程门阵列(或其组合)来实现。事实上,使用主要是硬接线逻辑元件(例如,硬件加速电路系统,即,以预定构造布置的多个逻辑(例如,EX-OR门)来实现检测并提取电路系统30以改善过滤操作的性能/速度可能是有利的。用于实现检测并提取电路系统的硬接线电路系统和可编程电路系统(其例如通过软件来编程)的所有排列和/或组合都旨在落入本发明的范围内。存储器32 (包括缓冲器34)存储起始码检测并提取的结果及传输数据流的多路分离的包。这些多路分离的包可包括相对于传输数据流的原始格式的修正格式。例如,在 MPEG-2的情况下,原始格式(参见图5A)可被修正并以一种不同的格式存储在存储器32中 (参见图5B)。具有视频相关数据的包的多路分离的部分可提供至例如视频解码器,并且具有音频相关数据的包的多路分离的部分可提供至例如音频解码器。存储器访问电路系统36 有利于编码的数据的数据传输。特别地,存储器32可具有一定容量,以同时地和/或并行地(concurrently)存储和/或维持多个包,例如,100个包。存储器(包括缓冲器34)可以是任何种类或类型的集成或分立存储器,包括静态存储器、(SRAM)、动态随机存取存储器(DRAM)、锁存器、和/或寄存器。无论是现在已知的还是今后研发的,所有存储器类型和形式、及其排列和/或组合都旨在落入本发明的范围内。而且,在那些传输流多路分离器电路系统12包括存储器访问电路系统36的实例中,这种电路系统36可以是直接存储器存取(DMA)型电路系统,以向例如解码器电路系统20 (参见,例如,图2A和图2B)、用户界面22 (参见,例如,图3B)、和/或处理器电路系统24 (参见,例如,图3C和图3D)提供期望的、改善的和/或适当的数据传输率或带宽。参考图4B,传输流多路分离器电路系统12可包括错误数据产生电路系统40,以用于除了别的以外,产生并输出代表错误信息的或表现一个以上的错误的特征的信号或数据,上述错误信息例如是错误的类型、错误的位置(例如,在MPEG-2的情况下,错误所处的位置例如按照编码的数据流中的宏模块位置、片段位置和/或图片位置)、和/或错误的范围(例如,具有生效的/启用的TEI位或标记的连续包的个数和/或具有同步(TP同步)损失的连续包的个数)。错误数据产生电路系统40可将错误信息提供至解码器电路系统20, 该解码器电路系统作出响应地基于或使用由错误数据产生电路系统40输出的错误信息来执行和/或实现错误隐藏。错误数据产生电路系统40可使用多个离散逻辑元件或集成逻辑元件、状态机、专用或通用处理器(恰当地编程)和/或现场可编程门阵列(或其组合)来实现。这种电路系统可集成到传输流多路分离器电路系统12的其它电路系统中或者与之分开。用于产生代表错误信息的或表现一个以上的错误的特征的信号或数据的、符合在此描述和/或说明的发明的所有电路系统(例如,离散逻辑元件或集成逻辑元件、状态机、专用或通用处理器 (恰当地编程)和/或现场可编程门阵列(或其组合))都旨在落入本发明的范围内。继续参考图4B,在一个实施例中,如上所述,传输流检测并提取电路系统30从传输数据流14中提取出有效载荷或数据载荷42 (参见,例如,图5C),并将这些有效载荷或数据载荷存储在存储器3 中。有效载荷或数据载荷42是来自传输数据流14的编码的视频数据和/或音频数据。另外,错误数据产生电路系统40可产生一个以上的描述符44,除了别的以外,该描述符包括代表与相关有效载荷或数据载荷42有关的一个以上的错误的或表现错误的特征的数据。(参见,例如,图5D-图5J)。在一个实施例中,描述符44包括表示(signify)在相关有效载荷或数据载荷42 中存在错误的一个以上的错误标记或指示器。(参见,例如,图5D-图5G)。错误标记或指示器可表示错误存在于相关有效载荷或数据载荷42的一部分中(例如,例如,在MPEG-2的情况下,存在于片段中)。除此之外或者作为对此的替代,一个以上的错误标记或指示器可表示整个相关有效载荷或数据载荷42是损坏的、错误的、及不可用的、和/或将不通过解码器电路系统来解码。在另一实施例中,除了一个以上的错误标记以外或者作为对此的替代,描述符44 可包括错误信息/数据。(参见,例如,图5E-图5J)。错误信息/数据可提供与错误信息和/或隐藏信息有关的特定信息或详细信息,解码器电路系统可应用上述特定信息或详细信息来对有效载荷或数据载荷中的错误信息进行寻址(address)、隐藏和/或掩盖。这种与错误有关的特定信息或详细信息可包括例如(i)错误的特征,包括,例如,错误的类型、 错误的位置(例如,在MPEG-2的情况下,错误所处的位置例如按照编码的数据流中的宏模块位置、片段位置和/或图片位置)、和/或错误的范围或大小(magnitude)(例如,具有生效的/启用的TEI位或标记的连续包的个数和/或具有同步(TP同步)损失的连续包的个数)。特别地,描述符44还可包括管理信息/数据,解码器电路系统可应用该管理信息 /数据来例如构造解码器电路系统或与之相关的电路系统。(参见,例如图5F和图5H-图 5J)。除此之外或者作为对此的替代,管理信息/数据可控制、管理和/或修正检测、提取、 数据存储和/或解码操作。描述符44可与相关有效载荷或数据载荷42同时地或并行地、或者可在相关有效载荷或数据载荷42提供、传送和/或应用至解码器电路系统之前或之后而提供、传送和/ 或应用至解码器电路系统。而且,有效载荷或数据载荷42和相关描述符44可以并行的或串行的方式提供至解码器电路系统。特别地,传送、及电路系统或其构造的所有类型、形式和/或方式都旨在落入本发明的范围内。如上面所指出的,错误数据产生电路系统40可使用多个离散逻辑元件或集成逻辑元件、状态机、专用或通用处理器(恰当地编程)和/或现场可编程门阵列(或其组合) 来实现。事实上,使用专用或通用处理器(或控制器)来实现错误数据产生电路系统40以在传输流多路分离器电路系统12的一个以上的操作改变、更新、改善、修正和/或去除的情况下提供灵活性可能是有利的。用于实现错误数据产生电路系统的硬接线电路系统和可编程电路系统(其例如通过软件来编程)的所有排列和/或组合都旨在落入本发明的范围内。特别地,错误数据产生电路系统40可包括电路系统或与系统(或其构件)的其他元件共用电路系统和/或执行一个以上的其它操作,这些其它操作可与从传输数据流中提取出信息和产生解码器电路系统所使用的信息分开或与之不同。例如,如果错误数据产生电路系统40通过专用或通用处理器(或控制器)来实现,这种处理器或控制器可实现或执行在此描述的错误数据产生操作以及可能与传输流多路分离器电路系统12的那些操作有关的、或分开的和不同的其它操作或功能。例如,如果错误数据产生电路系统40通过专用或通用处理器(或控制器)来实现时,这种专用或通用处理器(或控制器)还可以是解码器电路系统,且因此执行解码操作,诸如音频解码操作。在另一实施例中,参考图4C,传输流多路分离器电路系统12包括具有队列46的存储器32b,以存储由错误数据产生电路系统40产生或形成的一个以上的描述符44。存储器32b可以是分立存储器或集成存储器。存储器32b可以是更大存储器的一部分(例如, 存储器3 和32b可以是相同物理的分离存储器或集成存储器)。存储器32b可以是任意种类或类型的存储器,包括(静态存储器)SRAM、动态随机存取存储器(DRAM)、锁存器、和/ 或寄存器。无论是现在已知的还是今后研发的,所有存储器类型和形式、及其排列和/或组合都旨在落入本发明的范围内。特别地,在另一实施例中,传输流多路分离器电路系统12包括时钟产生电路系统,以输出用于解码器电路系统的时钟信息(除了别的以外),从而提供或改善传输流多路分离器电路系统12与解码器电路系统的操作同步性。(参见,例如,图4D)。如上所述,传输流多路分离器电路系统12和/或解码器电路系统20 (或受其管理的、附加的或伴随的电路系统)可对由传输流多路分离器电路系统12检测到的错误进行寻址、修复、隐藏和/或掩盖。事实上,如上所述,解码器电路系统20可以是适当地编程的处理器的一部分。在一个示例性实施例中,当在MPEG-2通信的环境中实现时,传输流多路分离器电路系统12可在它对传输数据流进行多路分离同时监控每个图片的图片类型(即, B型、I型或P型)。在一个实施例中,如果图片是B型并且传输数据流或包包括错误的或损坏的片段,传输流多路分离器电路系统12可丢掉或丢弃该图片,而非试图对错误进行寻址、修复、隐藏和/或掩盖。然而,在检测到错误的或损坏的片段处于I型或P型图片中的情况下,传输流多路分离器电路系统12可产生代表错误(例如,错误的特征)的数据、将该数据提供和/或输出至解码器电路系统20。对这种数据作出响应,解码器电路系统20可通过例如复制先前的图片或帧中的相同图片位置的片段来对损坏的片段进行寻址、修复、隐藏和/或掩盖。参考图4A和图6A,在一个示例性实施例中,传输流多路分离器电路系统12可使用图6B中所示的示例性算法来检测、识别和/或定位传输数据流14 (其包括多个连续的传输数据流包0^至1&+3))中的一个以上的错误的或损坏的片段。在此示例性实施例中,传输数据流14中的包包括 具有生效的/启用的TEI的传输流包TS1至TST+1 (在此下标T为整数且彡0);眷传输流包TSQ、TST+2、及TST+3不是生效的/启用的(即,失效的);· TSQ、TST+2、及TST+3的PID值表明这种包与已选出而将要解码的相同视频基本流相关或者属于它;
片段m开始于化。中并且片段η开始于TSp3中;· 1^。包括连续计数器(continuity counter) cc_0 ;· TST+2括连续计数器cc_(T+2);并且· TST+3包括连续计数器cc_ (T+3)。鉴于前述内容,图6B的流程图提供了一种仅出于示范和示例性目的的数据流程图,其示出了一种用于至少部分地基于连续计数器及TEI标记或位来定位错误的片段的简单化的示例性技术。在此实施例中,传输流多路分离器电路系统12通过将输入的位流从传输流级(level)解析至片段级来对输入的MPEG-2数据流进行分析。在此实施例中,解析的耗时部分是起始码首标的检测、识别和/或定位和提取视频基本流的起始码值。如上面所指出的,此过程和/或操作可用硬件来有效地实现,而其它处理和/或操作可使用适当地编程的处理器或处理器型装置来实现。例如对于在高达15Mbps的位速率下传输数据流少于 20MIPS,则尤其是这样。再次强调,图6B中所表明的技术是用于定位一个以上的包中的错误的片段的示例性过程。这并非意在任何方式地限定。在一个实施例中,传输流多路分离器电路系统12通过(i)从包化(packetized) 的音频基本流的标头中识别、检测和/或获得音频帧长度、且此后(ii)从传输数据流中提取出音频帧(例如,完整的音频帧)来检测和/或定位MPEG-2音频数据流中的一个以上的错误。传输流多路分离器电路系统12可通过将提取出的音频帧的大小与期望的或预定的帧大小相关联或相比较来识别、检测和/或定位错误。例如,如果提取出的音频帧的大小不同于期望的帧大小,传输流多路分离器电路系统12可确定在传输数据流和/或其包中存在错误。在传输流多路分离器电路系统12确定在传输数据流和/或其包中存在错误的情况下,传输流多路分离器电路系统12可定位和/或丢弃该音频帧,并替换成音频帧的可基于先前和/或随后解码的音频帧的内插(interpolated)版本。除此之外或者作为对此的替代,传输流多路分离器电路系统12可将代表错误的或表现错误的特征的数据提供至解码器电路系统20。这种数据可有利于通过解码器电路系统20来隐藏错误,例如,通过丢弃音频帧并替换成音频数据的从先前和/或随后解码的音频帧确定的内插版本。参考图4B和图5C,在另一示例性实施例中,传输流多路分离器电路系统12可检测、识别和/或定位传输数据流14中的一个以上的错误,并且对此作出响应地,产生一个以上的描述符44,每个描述符都包含代表在相关传输数据流14中检测到的错误的或表现错误的特征的信息。特别地,在一个实施例中,错误数据产生电路系统40对输入的传输数据流14进行分析,以检测其中的错误。对在给定的传输数据流14中检测到一个以上的错误作出响应,错误数据产生电路系统40产生具有启用的一个以上的错误标记的描述符,以向解码器电路系统表明在传输数据流14的包的有效载荷或数据载荷中包括一个以上的错误。(参见,例如图5D-图5F)。如上面所指出的,错误标记可代表或表明例如位于与传输数据流14的包相对应的有效载荷或数据载荷44的一部分中的错误(例如,在MPEG-2的情况下,位于片段中)。除此之外或者作为对此的替代,一个以上的错误标记可代表或表明整个相关有效载荷或数据载荷42是错误的,并且将不通过解码器电路系统来解码。由错误数据产生电路系统40产生的描述符44可包括代表例如错误的特征的错误信息/数据,上述错误的特征包括例如错误的类型、错误的位置(例如,在MPEG-2的情况下,错误所处的位置例如按照编码的数据流中的宏模块位置、片段位置和/或图片位置)、 和/或错误的范围。除此之外或者作为对此的替代,错误信息/数据可包括隐藏信息或指令,解码器电路系统可应用该隐藏信息或指令来对有效载荷或数据载荷中的错误的信息进行寻址、隐藏和/或掩盖。在一个实施例中,描述符44可存储在存储器32b的一个以上的队列46中。(参见, 例如,图4C和图4D)。在此实施例中,每个描述符44(由错误数据产生电路系统40产生) 及其相关编码的有效载荷或数据载荷(存储在存储器32a中)可用于解码器电路系统,以例如有利于提供给例如用户、操作者、听众和/或观众的未编码的视频和/或音频数据的产生和输出。事实上,描述符44中的错误数据可有利于降低、最小化、和/或消除传输数据流的一个以上的包中的错误对例如用户、操作者、听众和/或观众的任何不利影响。参考图7A,在一个示例性实施例中,在MPEG-2的情况下,如果数据流包括视频信息,错误数据产生电路系统40可产生具有图片类型字段(field)(即,“图片类型(Picture Type, Pic Type) ”,例如,B型、I型或P型)、片段号隐藏标记(“SliceCFlag”)、以及访问单元隐藏标记(“AUCFlag”)的示例性视频描述符44a,当启用该片段号隐藏标记时,表示有效载荷或数据载荷的解码的视频数据的一个以上的片段是错误的,并且当启用该访问单元隐藏标记时,表示将要对相关传输数据流14的包的整个相关视频有效载荷或数据载荷执行某些形式或类型的隐藏。此示例性实施例的视频描述符4 进一步包括如下字段(“错误片段号”)其包括关于与将要通过视频解码器隐藏的片段相关的片段号的信息。特别地,在此特别示例性实施例中,视频描述符4 还包括访问单元起始地址 ("AU Start Address”),该访问单元起始地址代表存储器32a中的相关解码的视频有效载荷或数据载荷的起始地址。此实施例的视频描述符4 还包括访问单元字节长度(“AU Byte Length”),该访问单元字节长度代表存储器3 中的相关解码的视频有效载荷或数据载荷的长度。参考图7B,在一个示例性实施例中,在MPEG-2的情况下,如果数据流包括音频信息,错误数据产生电路系统40可产生具有访问单元隐藏标记(“AUCFlag”)的示例性音频描述符44b,当启用该访问单元隐藏标记时,表示将要对相关音频有效载荷或数据载荷执行某些形式或类型的隐藏。此示例性实施例的音频描述符44b还包括访问单元起始地址 ("AUStart Address”)、及访问单元字节长度(“AU Byte Length”),该访问单元起始地址代表存储器32a中的相关解码的音频有效载荷或数据载荷的起始地址,该访问单元字节长度代表存储器32a中的相关解码的音频有效载荷或数据载荷的长度。特别地,除了别的以外,解码器电路系统可采用字段“DTS”和“PTS”来使解码器电路系统中的和/或解码器电路系统与传输流多路分离器电路系统之间的操作同步。此外, “描述符终止字(Descriptor Terminating Word) ”是表明描述符或描述符包的结束的数据序列或字。图7A和图7B中所示的示例性描述符4 和44b仅出于示例性目的而提供,并且, 除非明确说明,并非意在任何方式地限定。事实上,描述符44可由分别包括或多或少的信息/数据的或多或少的字段组成。无论是否是在MPEG-2的情况下,产生代表错误信息(例如,错误的特征,包括,例如,错误的类型、错误的位置、和/或错误的范围)的信号或数据和/或将这些信号或数据提供至视频解码器电路系统和/或音频解码器电路系统的所有字段组合和排列都旨在落入本发明的范围内。特别地,参考图7A和图7B,在给定的传输数据流中没有检测到或识别出错误的情况下,停用与传输数据流的解码的有效载荷或数据载荷相关的描述符的错误标记或指示器,并且,如此,解码器电路系统在不实现隐藏的情况下将编码的有效载荷或数据载荷解码。在此示例性实施例中,然而,在传输数据流的给定包中检测到错误的情况下,启用与传输数据流的包的解码的有效载荷或数据载荷相关的描述符的一个以上的错误标记或指示器,从而通知或指示解码器电路系统实现一个以上的错误隐藏过程。本发明的传输流多路分离器电路系统12的错误数据产生电路系统40(参见,例如,图4C)可检测和/或识别传输数据流中的多种不同类型的错误。在一个示例性实施例中,错误数据产生电路系统40可检测和/或识别MPEG-2型传输数据流的一个以上的包中的不同类型的错误,该传输数据流包括例如具备以下条件或特征的一个以上的包(1)对于预定的时间段,此包没有适当地同步(即,对于传输数据流的给定包,存在TP同步损失)(特别地,TP同步损失一般通过频道解码器来表明,其可表明致使频道解码器进入重新获取状态的情形);(2)此包适当地同步(即,TP同步得以维持),然而,TEI位生效(一般表明纠错超出了频道解码器中的向前(forward)纠错解码器的能力),并且没有检测到连续计数器的中断;(3)此包适当地同步(即,TP同步得以维持),一个以上的包包括具有在连续计数器)中检测到的中断的包识别符(PID)(这可能是例如由于包具有生效的TEI标记,或者具有TP同步损失的损失包的个数没有超出用于确定TP同步损失的阈值(特别地,该阈值一般设定为五,表明某一个数的包损失)。在基带处理器电路系统18 (例如,频道解码器电路系统)检测到关于传输数据流的给定包的TP同步损失(情况1)的情况下,参考图2A、图2B、图4B-图4D、图5A-图5J、图 7A和图7B,接收器电路系统IOa确定接收到的信号例如太弱,或者频道干扰太强,并且接收到的数据将没有写入缓冲器26中。在一个实施例中,提供至传输流多路分离器电路系统12 的输入的传输数据流可包括一个以上的特殊包(例如,具有PID = OxlFFF的包,其可代表启用NULL包PID及有效载荷单元起始指示器(payloadunit_start_indicator) (PUSI);特别地,对于“正常(normal) ”空包,PUSI设定为0)。此时,然而,基带处理器电路系统18(例如,频道解码器电路系统)可对传输流多路分离器电路系统12产生TP同步损失信号,该传输流多路分离器电路系统然后形成特殊NULL包,并将该特殊NULL包输出到传输流缓冲器 34中。如此,在存在同步损失的时间段内,基带处理器电路系统18 (例如,频道解码器电路系统)没有将传输数据流写入传输流多路分离器电路系统12的缓冲器沈中,而是在建立或重新建立同步之后重新开始。特别地,在一个可替换实施例中,基带处理器电路系统18 (例如,频道解码器电路系统)可形成特殊NULL包并输出该特殊NULL包,而非将来自接收到的传输数据流的解码的数据输出至传输流多路分离器电路系统12。如此,在此实施例中,在存在同步损失的时间段内,基带处理器电路系统18 (例如,频道解码器电路系统)没有将传输数据流写入传输流多路分离器电路系统12的缓冲器沈中,而是在建立或重新建立同步之后重新开始。
基带处理器电路系统18可对具有同步损失的连续包的个数进行“计算”。在一个实施例中,如果具有同步损失的连续包的个数超出预定个数或值,基带处理器电路系统18 可启用或产生标记,并例如通过专用信号线将这种标记提供至传输流多路分离器电路系统 12。(参见,例如,图2B中的“错误数据线”)。在另一实施例中,具有同步损失的连续包的实际个数可例如通过这种专用信号线提供至传输流多路分离器电路系统12。如在此所论述的,传输流多路分离器电路系统12可采用这种信息(例如,标记或具有同步损失的连续包的实际个数)来确定和/或估计处理同步损失错误的方式。传输流多路分离器电路系统12对输入进行分析,并检测来自传输流缓冲器34的特殊NULL包。作出响应地,错误数据产生电路系统40产生如下描述符其表示、表明包中的错误和/或表现包中的错误的特征,并且将要对传输数据流14的相关包的相关视频有效载荷或数据载荷执行隐藏。在一个示例性实施例中,错误数据产生电路系统40产生关于相关视频和/或音频有效载荷或数据载荷的、具有启用(设定为1)的访问单元隐藏标记 (“AUCFlag”)的描述符。(参见,例如,图8A的示例性视频描述符和图10的示例性音频描述符。视频和/或音频解码器电路系统读取描述符(例如,具有启用的访问单元隐藏标记的描述符)并且对相关视频和/或音频有效载荷或数据载荷实现一个以上的错误隐藏技术。例如,在一个示例性实施例中,在MPEG-2的情况下,如果有效载荷或数据载荷为视频数据/信息,并且当前的图片为I型或P型图片,并且先前的图片为在没有错误的情况下或进行片段隐藏的情况下解码的I型或P型图片,视频解码器将先前的I型或P型图片“拷贝 (copy) ”到参考帧缓冲器/存储器中,该参考帧缓冲器/存储器存储关于当前的I型或P型图片的再现(reconstructed)图片。因此,当显示“当前的” I型或P型图片时,⑴如果先前显示的B型图片已“正常地(normally)”解码,“重复(r印eat) ”或重新显示先前显示的 B型图片,以代替或替代该I型或P型图片,或者(ii) “重复”或重新显示先前的I型或P 型图片,以代替或替代当前的I型或P型图片。在当前的图片为B型并且先前的图片为B型图片的情况下,解码器电路系统通过向后(backward)参考图片缓冲器/存储器的访问来“重复”或重新显示先前的B型图片, 以代替或替代当前的B型图片。然而,如果当前的图片为B型,并且先前的图片为I型或P 型图片,解码器电路系统显示存储在包含完整图片的向前(forward)参考图片缓冲器/存储器中的数据,以代替或替代当前的B型图片。特别地,在每种情况下,在此实施例中,视频解码器电路系统可对由传输流多路分离器电路系统12产生和/或提供的错误信息(例如,包含在描述符或描述符包中)作出响应地实现预定的隐藏技术或操作。在一个实施例中,在基带处理器电路系统18 (例如,频道解码器电路系统)检测到信号接收锁定(lock)损失(例如,RF输入信号太弱或者频道干扰太强)的情况下,基带处理器电路系统18可启用或产生锁定损失标记,并且例如通过专用信号线将这种标记提供至传输流多路分离器电路系统12。(参见,例如,图2B中的“错误数据线”)。作出响应地, 传输流多路分离器电路系统12可采用这种信息(例如,锁定损失标记)来确定和/或估计处理同步损失错误的方式。继续参考图2、图4B-图4D、图5A-图5J和图7A,在TEI位生效(情况2,例如,当频道解码器检测到在当前解码的传输数据流包中包含多于八个错误字节的情况)的情况下, 错误数据产生电路系统40检测到生效的TEI位,并产生表示将要对传输数据流14的相关包的相关视频有效载荷或数据载荷执行隐藏的描述符。在一个示例性实施例中,在MPEG-2 的情况下,错误数据产生电路系统40可实现图9的示例性算法,以产生适当的描述符或描述符包。在这点上,当传输流多路分离器电路系统12读取到来自数据缓冲器沈的具有生效的或启用的TEI位(设定为1)的传输数据流14的包时,传输流多路分离器电路系统12 可通知错误数据产生电路系统40当前的片段号(SliceNum),并丢弃具有生效的或启用的 TEI位的传输数据流14的当前包的有效载荷。错误数据产生电路系统40此后可实现图9 的示例性算法,以产生适当的描述符或描述符包。即,在丢弃传输数据流14(其包括具有生效的或启用的TEI位的包)的当前包的有效载荷之后,在一个示例性实施例中,错误数据产生电路系统40读取来自数据缓冲器沈的传输数据流40的下一个包。 在这种下一个包是特殊的因为它表明同步损失(例如,停用TEI位(设定为0)、 PID = OxlFFF、并且启用有效载荷单元起始指示器(PUSI)(设定为1))的情况下,错误数据产生电路系统40可实现前面已详细论述的情况1的TP同步损失处理。 在这种下一个包包含停用的TEI位(设定为0)、PID等于VPID、并且连续计数器 (CC)持续到传输数据流14的最后一个正确地接收到的包的情况下,错误数据产生电路系统40可确定与传输数据流14的此包相关的视频有效载荷或数据载荷不受错误的包影响, 并且可将此包解析到解码的视频有效载荷或数据载荷中并存储到存储器32a中,以供视频解码器电路系统使用。 否则,在这种下一个包包含停用的TEI位(设定为0)、启用的有效载荷单元起始指示器(PUSI)(设定为1)、PID等于VPID、相对于最后一个正确地接收到的具有视频信息的包中断的连续计数器(CC)、以及期望的图片暂时(temporal)参考码的情况下,错误数据产生电路系统40确定依次继续下去的错误的、损坏的或坏的包包含覆盖将要以片段级来隐藏的所有片段(从当前记录的片段到最后一个片段)的编码的视频数据。在这些情况下,将对应的错误片段的片段号合并到相关的或对应的描述符中(例如,合并到“错误片段号(Error Slice Number) ”字段中)。以这种方式,解码器电路系统对分析描述符作出响应地隐藏存储在存储器3 中的相关编码的视频有效载荷或数据载荷的片段。如上面所指出的,由错误数据产生电路系统40产生的相关的或对应的描述符可存储在存储器32b中(例如,存储在队列46中)。 否则,在这种下一个包包含停用的TEI位(设定为0)、停用的有效载荷单元起始指示器(PUSI)(设定为0)、PID等于VPID、以及相对于最后一个正确地接收到的具有视频数据/信息的包中断的连续计数器(CC)的情况下,调用对此包中的下一个片段号的搜索。 如果在此包中包含一个以上的片段号,将在此包中找到的从SliceNum到第一片段号的所有片段都合并到相关的或对应的描述符中(例如,合并到“错误片段号”字段中);否则,丢弃或转出(dump)包的有效载荷或数据载荷。再次,以这种方式,解码器电路系统对分析描述符作出响应地隐藏与合并到描述符中的片段号的片段有关的相关编码的视频有效载荷或数据载荷的片段。 否则,在这种下一包包含生效的TEI位(设定为1)的情况下,丢弃或转出此包的有效载荷,并且累加numTEIAsserted计数。如上所述,传输流多路分离器电路系统12可对具有生效的/启用的TEI位或标记的连续包的个数进行监控和/或计数。例如,在一个实施例中,传输流多路分离器电路系统12可检测到预定个数的具有生效的/启用的TEI位或标记的连续包(例如,200个具有生效的TEI位或标记的连续包),并且确定例如存在适度的频道干扰,此时,基带处理器电路系统18保持锁定(即,没有信号锁定损失或接收损失), 并且TP同步得以维持(即,没有TP同步损失),可产生代表错误的或表现错误的特征(例如,连续生效的/启用的TEI位或标记的个数)的数据。这种数据可提供至传输流多路分离器电路系统12中的其它电路系统(例如,错误数据产生电路系统40),该其它电路系统可作出响应地实现一个以上的错误处理办法,以对错误进行寻址、掩盖和/或隐藏。数据可通过可插入到传输数据流14中的代表错误(例如,连续生效的/启用的 TEI位或标记的个数)的或表现错误的特征的另一传输包或描述符包来提供,或者与之分开地进行通信。在一个实施例中,如果数据过滤器电路系统观检测到或确定有200个具有生效的TEI位或标记的连续包,并且传输流多路分离器电路系统12确定基带处理器电路系统18保持锁定(即,没有信号锁定损失或接收损失),并且TP同步得以维持(即,没有TP 同步损失),可产生如下的代表错误(例如,连续生效的/启用的TEI位或标记的个数)的或表现错误的特征的数据{0x47,Oxlf,Oxff,0x30,0x03,0x00,0x00,0xc8,189{8' h0}}。因此,在此实施例中,传输流多路分离器电路系统12的数据过滤器电路系统观监控或检测关于传输数据流的每个进入的包的TEI值。如果传输流多路分离器电路系统 12检测到对于特殊包启用TEI位或标记(1’ bl),传输流多路分离器电路系统12使计数器 numTeiAsserted累加,丢弃对应的包;否则,传输流多路分离器电路系统12以正常方式处理此包。数据过滤器电路系统观可使用例如如下的伪码来实现这种功能 同步字节(SyncByte) = 8,h47 ;· TEI = 1' b0 ;· PUSI = 1' b0 ; 优先(Priority) = Γ b0 ;· PID = 13' hlFFF ;· TSC = 2,b00;· AFC = 2' bll ;· CC = 4' h0 ;· AFL = 8,h3(适配字段的3个字节); 适配字段(Adaptation_field) = {8,h0,16,hxxxx},其中 16,hxxxx 具体说明传输数据流的连续TEI生效的包的个数,如果溢出,设定为最大值16’ hffff ; 有效载荷O^yload) = {189 {8’h00}},由于在写入传输流多路分离器电路系统 12中的存储器内之前在包的结尾附有9个额外的字节。特别地,如果错误数据产生电路系统40检测到相关编码的视频的一个以上的片段包含错误(在此示例性视频描述符中,片段一、二及四),错误数据产生电路系统40可产生图8B的示例性视频描述符,该视频描述符表示解码器电路系统将要关于片段一、二及四实现隐藏。对接收并解析图8B的示例性视频描述符作出响应,视频解码器电路系统确定将要隐藏至少一个片段,并且在此实施例中,至少一个片段为片段一、二及四。视频解码器电路系统关于片段一、二及四实现隐藏处理。特别地,视频解码器电路系统读取图8B的视频描述符并且,作出响应地,对相关视频有效载荷或数据载荷实现一个以上的错误隐藏技术。 例如,在一个示例性实施例中,在MPEG-2的情况下,如果当前的图片为I型或P型图片,视频解码器“复制”或重新显示向后参考图片缓冲器中的对应协同定位的片段,以代替或替代将要隐藏的片段。在一个示例性实施例中,在MPEG-2的情况下,如果当前的图片为B型图片,视频解码器确定先前的图片是否为(i)I型或P型图片,并且“复制”或重新显示向前参考图片缓冲器中的对应协同定位的片段,以代替或替代将要隐藏的片段或者(ii)B型图片,并且 “复制”或重新显示向后参考图片缓冲器中的将复制成将要隐藏的片段的对应协同定位的片段。因此,在此示例性实施例中,当显示I型或P型图片时,“复制”或重新显示先前图片的或向后参考图片缓冲器中的对应协同定位的片段,以代替或替代将要隐藏的片段。然而, 如果当前的图片为B型图片,并且(i)先前的图片为I型或P型图片,“复制”或重新显示先前图片的或向前参考图片缓冲器中的对应协同定位的片段,以代替或替代将要隐藏的片段,或者(ii)先前的图片为B型图片,“复制”或重新显示向后参考图片缓冲器中的对应协同定位的片段,以代替或替代将要隐藏的片段。特别地,在每种情况下,在此实施例中,视频解码器电路系统对由传输流多路分离器电路系统12产生和/或提供的错误信息(例如,包含在描述符或描述符包中的)作出响应地实现预定的隐藏技术或操作。在错误数据产生电路系统40检测到或确定有编码的视频数据包的连续计数器中断(情况幻的情况下,继续参考图4B-图4D、图5及图7A,这种中断可能与传输数据流14 的包的或具有生效的TEI位(设定为1)的包的同步损失相关。因此,在错误数据产生电路系统40检测到或确定有连续计数器中断的情况下,错误数据产生电路系统40可实现前面详细论述的情况1或情况2。为了简洁起见,将不重复这种论述。在另一实施例中,如果接收器电路系统或接收器装置在移动DTV接收环境中实现时,这对于检测基带处理器电路系统(例如,频道解码器)中的可能提供至传输流多路分离器电路系统的某些错误或潜在错误是有利的。此后,如在此所论述的,传输流多路分离器电路系统可对将要提供至解码器电路系统(例如,MPEG兼容解码器)的描述符或描述符包进行寻址和/或实现隐藏或掩盖技术和/或产生将要提供至解码器电路系统的描述符或描述符包。例如,这对于检测TP同步(即,传输数据流的包的同步状态)损失并将信号锁定情况(即,是否存在信号接收锁定损失,例如,RF输入信号太弱或者频道干扰太强)输入到基带处理器电路系统中且代表其的信号输出至传输流多路分离器电路系统是有利的。例如参考图1B、图1C、图2B、图4B-图4D、图5C-图5J、图IlA-图11E、图12A、图 12B、图13A和/或图13B,在一个实施例中,数字广播电视接收器电路系统IOa可在以下情况下实现检测、隐藏和/或掩盖错误的技术1. TP同步得以保持,但传输数据流的一些单独的包具有生效的TEI标记或位,因此表明包中的错误(例如,错误情况超出了解码器(例如,里德所罗门解码器)的能力); 在这种情况下,由于如通过TEI标记或位的生效而表明的传输数据流的某些包中的错误, 连续计数器(CC)可能中断;
2.可由基带处理器电路系统18(例如,频道解码器或其中的解扰器电路系统)检测到TP同步损失;在此,虽然存在TP同步损失,但基带处理器电路系统18不必经历锁定损失。在一个实施例中,如果具有同步损失的连续包的个数超过预定的个数或值,基带处理器电路系统18可启用或产生标记并例如通过专用信号线将此标记提供至传输流多路分离器电路系统12。(参见图2B中的“错误数据线”)。在另一实施例中,可例如通过这种专用信号线将具有同步损失的连续包的实际个数提供至传输流多路分离器电路系统12。特别地,在一个实施例中,TP同步损失信号为高态(high)有效信号,其有效持续时间为一个时钟周期。在一个实施例中,当基带处理器电路系统18的频道解码器或解扰器电路系统(例如,状态机)中的逻辑从输入信号跟踪变换到输入信号获取时,TP同步损失信号生效。3.由基带处理器电路系统18检测到锁定损失。在一个实施例中,在基带处理器电路系统18 (例如,频道解码器电路系统)检测到信号接收锁定损失(例如,RF输入信号太弱或者频道干扰太强)的情况下,基带处理器电路系统18可启用或产生锁定损失标记并例如通过专用信号线将这种标记提供至传输流多路分离器电路系统12。(参见图2B中的 “错误信号线”)。特别地,在一个实施例中,表明锁定损失的信号或数据为高位有效信号,这意味着如果检测到锁定损失,基带处理器电路系统18产生并输出逻辑高(“1”),这可得以维持直到处理器电路系统18重新获得锁定。下表总结了错误情况和与锁定损失、TP同步损失及TEI错误信号或数据有关的由传输流多路分离器电路系统12实现的作出响应的错误处理技术。
权利要求
1.一种用于输出与广播频谱的多个频道中的一个所选频道对应的视频数据的装置,所述装置包括基带处理器电路系统,以用于将基带信号解调成具有包括多个视频包的多个包的数据流,其中,每个视频包都包含一个视频有效载荷,并且其中,所述基带处理器电路系统输出与所述广播频谱的所选频道对应的数据流;多路分离器电路系统,耦接至所述基带处理器电路系统,以用于 对所述数据流进行多路分离,以获得与每个视频包相关的视频有效载荷, 检测并定位视频有效载荷中的一个以上的错误,并且响应于检测到视频有效载荷中的错误而产生视频错误特征数据;以及视频解码器电路系统,耦接至所述多路分离器电路系统,以用于(i)接收多个所述视频有效载荷及所述视频错误特征数据,(ii)将所述视频有效载荷解压,并且(iii)使用与所述视频有效载荷相关的视频错误特征数据来隐藏在视频有效载荷中检测到的一个以上的错误。
2.根据权利要求1所述的装置,其中,所述视频错误特征数据包括代表所述视频有效载荷中的错误的类型和/或错误的位置的信息。
3.根据权利要求1所述的装置,其中,所述数据流为MPEG型数据流。
4.根据权利要求1所述的装置,其中,所述视频解码器电路系统使用所述视频有效载荷及所述视频错误特征数据来产生输出的视频数据,并且其中,所述装置进一步包括用户界面,以用于显示代表所述输出的视频数据的视频。
5.根据权利要求1所述的装置,其中所述多路分离器电路系统进一步将所述数据流多路分离成多个音频包,其中,每个音频包都包含一个音频有效载荷,所述多路分离器电路系统构造成用于(i)检测并定位音频有效载荷中的一个以上的错误,并且(ii)产生代表在所述音频有效载荷中检测到的一个以上的错误的或表现所述一个以上的错误的特征的音频错误特征数据,并且所述装置进一步包括音频解码器电路系统,所述音频解码器电路系统耦接至所述多路分离器电路系统,以用于(i)接收所述音频有效载荷及所述音频错误特征数据,(ii)将所述音频有效载荷解压,并且(iii)使用所述音频错误特征数据来隐藏在所述音频有效载荷中检测到的一个以上的错误。
6.根据权利要求5所述的装置,其中所述视频解码器电路系统使用所述视频有效载荷及所述视频错误特征数据来产生输出的视频数据,所述音频解码器电路系统使用所述音频有效载荷及所述音频错误特征数据来产生输出的音频数据,并且所述装置进一步包括用户界面,以用于(i)显示代表所述输出的视频数据的视频并且 ( )输出代表所述输出的音频数据的音频。
7.根据权利要求5所述的装置,其中,所述音频错误特征数据包括代表所述音频有效载荷中的错误的类型和/或错误的位置的信息。
8.一种用于输出与所选节目对应的视频数据的装置,所述节目与包括多个视频包的数据流相关,所述装置包括多路分离器电路系统(i)以用于将所述数据流多路分离成多个视频包,其中,每个视频包都包含一个视频有效载荷,并且(ii)构造成用于检测并定位一个以上的所述视频包中的一个以上的错误,其中,所述多路分离器电路系统包括错误数据产生电路系统,以用于产生多个描述符,其中,每个描述符都与一个视频有效载荷相关,并且其中,所述描述符包括视频错误标记,其中,当在相关视频有效载荷的视频包中检测到错误时,启用所述视频错误标记,以及视频错误特征数据,当在相关视频有效载荷的视频包中检测到错误时,所述视频错误特征数据代表所述视频包中的一个以上的错误或表现所述一个以上的错误的特征; 视频解码器电路系统,耦接至所述多路分离器电路系统,以用于 接收多个视频有效载荷及与所述视频有效载荷相关的描述符,并且使用以下来产生输出的视频数据(i)接收到的所述多个视频有效载荷及(ii)如果启用与接收到的所述多个视频有效载荷中的一个视频有效载荷相关的描述符的视频错误标记,与所述视频有效载荷相关的具有启用的视频错误标记的所述描述符。
9.根据权利要求8所述的装置,其中,所述视频错误特征数据包括代表与相关视频有效载荷的视频包中的错误的类型和/或错误的位置的信息。
10.根据权利要求8所述的装置,其中,接收到的所述多个视频有效载荷包括第一视频有效载荷,并且所述第一视频有效载荷与第一描述符相关,并且其中,对所述第一描述符的启用的视频错误标记作出响应,所述视频解码器电路系统使用所述第一视频有效载荷及所述第一描述符的所述视频错误特征数据通过基于所述第一描述符的所述视频错误特征数据隐藏所述第一视频有效载荷中的一个以上的错误来产生所述输出的视频数据。
11.根据权利要求8所述的装置,其中,所述数据流为传输数据流或节目数据流。
12.根据权利要求8所述的装置,其中,所述数据流为MPEG型数据流。
13.根据权利要求8所述的装置,其中,所述多路分离器电路系统将每个描述符和相关视频有效载荷大致同时地输出至所述视频解码器电路系统。
14.根据权利要求8所述的装置,其中,每个视频包都进一步包括一个标头。
15.根据权利要求8所述的装置,进一步包括用户界面,以用于显示代表所述输出的视频数据的视频。
16.根据权利要求8所述的装置,进一步包括基带处理器电路系统,以用于将基带信号解调成具有多个所述视频包的数据流,并且其中,所述基带处理器电路系统将与所选频道对应的数据流输出至所述多路分离器电路系统。
17.根据权利要求8所述的装置,其中所述多路分离器电路系统进一步将所述数据流多路分离成多个音频包,其中,每个音频包都包含一个音频有效载荷,并且所述多路分离器电路系统构造成用于检测并定位一个以上的所述音频包中的一个以上的错误,并且所述错误数据产生电路系统进一步产生多个音频描述符,其中,每个音频描述符都与一个音频有效载荷相关,并且其中,所述音频描述符包括音频错误标记,其中,当在相关音频有效载荷的音频包中检测到错误时,启用所述音频错误标记,以及音频错误特征数据,当在相关音频有效载荷的音频包中检测到错误时,所述音频错误特征数据代表所述音频包中的一个以上的错误或表现所述一个以上的错误的特征,并且所述装置进一步包括音频解码器电路系统,所述音频解码器电路系统耦接至所述多路分离器电路系统,以用于接收多个音频有效载荷及与所述音频有效载荷相关的描述符,并且使用所述音频有效载荷,并且如果启用相关音频描述符的音频错误标记,还使用与所述音频有效载荷相关的所述音频描述符,来产生输出的音频数据。
18.根据权利要求17所述的装置,进一步包括用户界面,以用于(i)显示代表所述输出的视频数据的视频并且(ii)输出代表所述输出的音频数据的音频。
19.根据权利要求17所述的装置,其中,所述音频错误特征数据包括代表相关音频有效载荷中的错误的类型和/或错误的位置的信息。
20.根据权利要求19所述的装置,进一步包括基带处理器电路系统,以用于将基带信号解调成具有多个所述视频包和多个所述音频包的数据流,并且其中,所述基带处理器电路系统将与所选频道对应的数据流输出至所述多路分离器电路系统。
全文摘要
一种用于输出视频和/或音频数据(例如,与广播频谱的多个频道中的一个所选频道对应)的装置,本装置包括(i)基带处理器电路系统,用于将基带信号解调成具有包括多个视频包和/或音频包的多个包的数据流(例如,MPEG型数据流,诸如MPEG-2传输数据流或节目数据流),其中,每个视频包都包含一个视频有效载荷和/或每个音频包都包含一个音频有效载荷,(ii)多路分离器电路系统,耦接至基带处理器电路系统,以用于(a)对数据流进行多路分离,以获得多个视频包的视频有效载荷和/或音频包的音频有效载荷,(b)检测并定位一个以上的视频包和/或音频包中的一个以上的错误,并且(c)产生代表一个以上的视频包和/或音频包中的一个以上的错误的或表现错误的特征的错误特征数据(例如,代表视频有效载荷和/或音频有效载荷中的错误的类型和/或错误的位置的信息);以及(iii)解码器电路系统,耦接至多路分离器电路系统,以用于(a)接收视频有效载荷和/或音频有效载荷及错误特征数据,并且(b)使用错误特征数据来隐藏视频有效载荷和/或音频有效载荷中的一个以上的错误。
文档编号H04N7/24GK102165782SQ200980137803
公开日2011年8月24日 申请日期2009年9月23日 优先权日2008年9月26日
发明者成实, 袁祖兵, 郭绍日 申请人:泰景系统公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1