音频装置以及包括音频装置的多媒体装置的制作方法

文档序号:12629443阅读:225来源:国知局
音频装置以及包括音频装置的多媒体装置的制作方法

技术领域

与示例性实施例一致的设备和方法涉及电子装置,更具体地讲,涉及一种音频装置以及包括该音频装置的多媒体装置。



背景技术:

诸如智能电话、智能平板等的多媒体装置能够生成并播放视频数据和音频数据。音频数据可通过扬声器来播放,或者可通过诸如耳机或头戴式耳机的个人回放单元来播放。多媒体装置通常在个人回放单元未连接到多媒体装置时通过扬声器来播放音频数据,在个人回放单元连接到多媒体装置时通过个人回放单元来播放音频数据。为了这些功能,多媒体装置可包括用于检测个人回放单元的插头是否插入插槽中的插头检测电路。当插头与插槽耦合或者与插槽分离时,可能生成各种噪声。那些噪声可通过个人回放单元无意地播放,从而使用户不便。因此,为了增强用户的便利性,需要一种单元或方法来防止在插头与插槽耦合或者与插槽分离时生成无意的噪声。



技术实现要素:

示例性实施例提供一种改善用户便利性的音频装置以及包括该音频装置的多媒体装置。

根据示例性实施例的一方面,提供一种音频装置,包括:音频编解码器电路,连接至第一声道电极、第二声道电极和麦克风检测电极;以及插头检测电路,连接至第一声道检测电极、地检测电极和麦克风检测电极,并且,响应于第一声道检测电极的电压和地检测电极的电压对应于地电压,插头检测电路检测插头的插入,将地电压施加到地检测电极,并且将偏置电压施加到麦克风检测电极。

该音频装置还可包括:地节点,地电压被施加到该地节点;以及晶体管,连接在地检测电极与地节点之间,并且被配置为响应于偏置电压而操作。

插头检测电路可包括所述晶体管。

音频装置还可包括:地节点,地电压被施加到地节点;以及晶体管,连接在地检测电极与地节点之间,并且被配置为响应于脉冲信号而操作。

音频装置还可包括:脉冲生成电路,被配置为响应于第一声道检测电极和地检测电极对应于地电压而生成脉冲信号,所述脉冲信号可在高电压电平和低电压电平之间周期性地转变。

插头检测电路可包括所述晶体管。

插头检测电路可包括:比较器,被配置为如果第一声道检测电极的第一声道电压等于或高于第一电压则输出高电平,如果第一声道电压低于第一电压则输出低电平;以及第一上拉电阻器,连接在第一声道检测电极与被施加电源电压的电源节点之间。

插头检测电路还可包括:逻辑门电路,被配置为基于比较器的输出和地检测电极的电压来执行或运算;以及第二上拉电阻器,连接在地检测电极与电源节点之间。

插头检测电路可响应于逻辑门电路的输出变为低电平来检测插头。

插头检测电路还可包括:第一晶体管,被配置为响应于逻辑门电路的输出为高电平而将麦克风检测电极与地节点连接,响应于逻辑门电路的输出为低电平而将麦克风检测电极与地节点隔离。

插头检测电路还可包括:偏置电压生成电路,被配置为响应于逻辑门电路的输出为低电平来生成偏置电压,并且将偏置电压传送至麦克风检测电极。

音频装置还可包括:第二晶体管,连接在地检测电极与地节点之间,并且被配置为响应于偏置电压而操作。

音频装置还可包括:第二晶体管,连接在地检测电极与地节点之间,并且被配置为响应于脉冲信号而操作,所述脉冲信号响应于逻辑门电路的输出为低电平而生成。

根据另一示例性实施例的一方面,提供一种多媒体装置,包括:应用处理器;随机存取存储器;存储装置;视频编解码器,被配置为通过应用处理器的控制来处理视频数据;显示器,被配置为通过视频编解码器的控制来显示视频信号;插槽,外部插头插入插槽中;音频编解码器,连接至插槽中的第一声道电极、第二声道电极和麦克风检测电极,并且被配置为通过应用处理器的控制来处理音频数据;以及插头检测电路,连接至插槽中的第一声道检测电极、地检测电极和麦克风检测电极,并且响应于第一声道检测电极的电压和地检测电极的电压对应于地电压,插头检测电路检测外部插头向插槽中的插入,将地电压施加到地检测电极,并且将偏置电压施加到麦克风检测电极。

音频编解码器和插头检测电路可被实现于一个半导体封装中。

多媒体装置可包括智能电话、智能平板、智能电视、智能手表和可穿戴装置中的至少一个。

根据另一示例性实施例的一方面,提供一种音频装置,包括:逻辑门电路,被配置为响应于插槽中的第一声道检测电极和地检测电极的电压是地电压来输出第一电平信号,响应于插槽中的第一声道检测电极和地检测电极的电压中的至少一个不是地电压来输出第二电平信号;晶体管,被配置为响应于逻辑门电路输出第一电平信号,将地检测电极连接至被施加地电压的地节点;以及偏置电压生成器,被配置为响应于逻辑门电路输出第一电平信号,来生成偏置电压并且将偏置电压施加到麦克风检测电极,响应于逻辑门电路输出第二电平信号,将地电压施加到麦克风检测电极。

所述晶体管可被配置为响应于偏置电压而操作。

音频装置还可包括:脉冲生成电路,被配置为响应于逻辑门电路的输出输出第一电平信号来生成脉冲信号,该脉冲信号在高电压电平与低电压电平之间周期性地转变。

插槽可包括第一声道电极、第二声道电极和地电极,并且所述音频装置还可包括:音频编解码器电路,被配置为通过第一声道电极、第二声道电极和地电极输出音频信号,并且通过麦克风检测电极接收音频信号。

根据另一示例性实施例的一方面,提供一种检测电路,包括:或逻辑门,被配置为根据第一声道检测电极电压和地检测电极电压来生成是高电压和低电压中的一个的逻辑信号;第一晶体管,被配置为根据逻辑信号选择性地将地信号施加到麦克风检测电极;以及第二晶体管,被配置为根据逻辑信号选择性地将地信号施加到地检测电极。

检测电路还可包括:偏置电压生成电路,被配置为响应于逻辑信号为低电压来生成偏置电压,并且将偏置电压施加到麦克风检测电极和第一晶体管。

检测电路还可包括:脉冲生成器,被配置为响应于逻辑信号为低电压来生成脉冲信号,并且将该脉冲信号施加到第二晶体管。

检测电路还可包括:偏置电压生成电路,被配置为响应于逻辑信号为低电压而生成偏置电压,并且将偏置电压施加到麦克风检测电极。

附图说明

上述和其它对象和特征将从以下结合附图进行的描述变得显而易见,其中:

图1是示出根据示例性实施例的多媒体装置的框图;

图2和图3示出根据示例性实施例的插入插槽中的外部个人回放单元的插头;

图4是示出根据示例性实施例的插头检测器的电路图;

图5是示出根据示例性实施例的检测插头是否被插入插槽中的方法的流程图;

图6示出根据示例性实施例的插入插槽中或者与插槽分离的3极插头的连接;

图7是示出根据示例性实施例的插头检测器中所涉及的电压的变化的时序图;

图8是示出根据示例性实施例的插头检测器的应用的电路图;

图9是示出根据示例性实施例的执行插头插入的方法的流程图;

图10是示出根据示例性实施例的插头检测器中所涉及的电压的变化的时序图;以及

图11是示出根据示例性实施例的插头检测器的应用的电路图。

具体实施方式

以下将结合附图描述示例性实施例。这些示例性实施例被提供以使得本公开彻底和完整,并且将向本领域技术人员充分传达本发明构思的范围。因此,尽管在此描述了示例性实施例,本公开应该被解释为包括各种修改、等同和/或可选。关于附图的描述,相同的参考标号表示相同的元件。

在此所使用的术语仅用于描述示例性实施例,并不意在限制本发明构思。如在此所使用的,当在本说明书中使用术语“包括”和/“包含”时,指明存在所叙述的特征、整体、步骤、操作、元件和/或组件,但是不排除存在或添加一个或更多个其它特征、整体、步骤、操作、元件、组件和/或它们的组。

另外,将理解,尽管在此可使用术语“第一”、“第二”等来描述各种元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应受这些术语限制。因此,在不脱离本发明构思的教导的情况下,下面所讨论的第一元件、组件、区域、层或部分可被称为第二元件、组件、区域、层或部分。

除非另外限定,否则在此所使用的所有术语(包括技术和科学术语)具有本发明构思与所属领域的普通技术人员通常理解的含义相同的含义。还将理解,诸如常用字典中定义的那些术语应该被解释为具有与其在相关领域的上下文中的含义一致的含义,将不从理想化或过于形式的角度来解释,除非在此明确地限定。如在此所使用的,术语“和/或”包括一个或更多个相关所列项的任何及所有组合。在一列元素之前的诸如“…中的至少一个”的表达修饰整列元素,而非修饰列中的各个元素。

图1是示出根据示例性实施例的多媒体装置10的框图。作为示例,多媒体装置10可被包括在智能电话、智能平板、智能电视、平板计算机、膝上型计算机、个人数字助理(PDA)、便携式多媒体播放器(PMP)、数码相机、音乐播放器、便携式游戏机、导航系统以及诸如智能手表、腕带型电子装置、项圈型电子装置、眼镜型电子装置等的任何可穿戴装置中。参照图1,多媒体装置10可包括应用处理器11、随机存取存储器12、存储装置13、电源管理电路14、电源15、视频编解码器16、显示器17、相机18、音频编解码器19、扬声器20、麦克风21、调制解调器22、天线23、插头检测器100和插槽200。

应用处理器11可执行用于控制多媒体装置10的控制功能,并且可执行用于处理各种数据的算术功能。应用处理器11可执行操作系统和各种应用。

随机存取存储器12可用作应用处理器11的主存储器单元。例如,随机存取存储器12可存储由应用处理器11处理的处理代码以及各种数据。随机存取存储器12可包括动态随机存取存储器(DRAM)、静态RAM(SRAM)、相变RAM(PRAM)、磁性RAM(MRAM)、铁电RAM(FeRAM)或者阻变式RAM(RRAM)。

存储装置13可用作应用处理器11的辅助存储器单元。例如,存储装置13可存储各种应用或操作系统的源代码或者由应用或操作系统生成的用于长期存储的目的的各种数据。存储装置13可包括闪存、PRAM、MRAM、FeRAM或RRAM。

电源管理电路14可将来自电源15的电力分配或供应给多媒体装置10的组件。电源管理电路14可根据多媒体装置10的条件或者由多媒体装置10执行的工作量,来调节将要分配或供应给多媒体装置10的组件的电量。例如,电源管理电路14可控制多媒体装置10或者多媒体装置10的组件的省电模式。

视频编解码器16可生成或播放视频数据。例如,视频编解码器16可对由相机18生成的信号进行编码以生成视频数据。视频编解码器16可对由相机18生成或者存储在存储装置13或随机存取存储器12中的视频数据进行解码,并且可通过显示器17播放解码的视频数据。例如,显示器17可包括液晶显示器(LCD)、有机发光二极管(OLED)、有源矩阵OLED(AMOLED)、柔性显示器或者电子墨水。

音频编解码器19可生成或存储音频数据。例如,音频编解码器19可对由麦克风21生成的信号进行编码以生成音频数据。音频编解码器19可将由麦克风21生成或者存储在存储装置13或随机存取存储器12中的音频数据解码,并且可通过扬声器20播放解码的音频数据。

音频编解码器19可连接至插头检测器100和插槽200。插头检测器100可检测外部个人回放单元的插头是否被插入插槽200中,并且可将检测结果作为输出信号OUT提供给音频编解码器19。如果外部个人回放单元被插入插槽200中,则音频编解码器19可通过连接的个人回放单元播放音频数据。

插头检测器100可检测插入插槽200中的外部个人回放单元是否包括麦克风。如果外部个人回放单元包括麦克风,则音频编解码器19可基于从外部个人回放单元的麦克风接收的信号来生成音频数据。

例如,音频编解码器19和插头检测器100可被实现于一个半导体封装中。例如,插头检测器100可被包括在音频编解码器19中。

调制解调器22可通过天线23与外部装置通信。例如,调制解调器22可基于各种无线通信模式(诸如,长期演进(LTE)、全球微博互联接入(WiMax)、全球移动系统(GSM)通信、码分多址(CDMA)、蓝牙、近场通信(NFC)、WiFi、射频识别(RFID)等)或者各种有线通信模式(诸如,通用串行总线(USB)、串行AT附件(SATA)、高速内置芯片(HSIC)、小型计算机系统接口(SCSI)、火线(Firewire)、外围组件互连(PCI)、高速PCI(PCIe)、高速非易失性存储器(NVMe)、通用闪速存储(UFS)、安全数字(SD)、SDIO、通用异步收发传输器(UART)、串行外围接口(SPI)、高速SPI(HS-SPI)、RS232、内置集成电路(I2C)、HS-I2C、集成电路内置音频芯片(I2S)、索尼/飞利浦数字接口(S/PDIF)、多媒体记忆卡(MMC)、嵌入式MMC(eMMC)等)中的至少一个,与外部装置通信。

图2示出外部个人回放单元的插头300被插入插槽200中的示例。例如,图2中示出4极插头300的示例性插入特征。

参照图1和图2,插槽200可包括主体210、第一声道电极220、第二声道电极230、地电极240、第一声道检测电极225、地检测电极245和麦克风检测电极255。主体210可被形成在,例如,多媒体装置10的壳体、模具或框架中。

第一声道电极220和第二声道电极230可连接至音频编解码器19。当插头300未与插槽200耦合时,音频编解码器19可将电源电压施加到第一声道电极220和第二声道电极230。当插头300与插槽200耦合时,音频编解码器19可分别将音频信号传送至第一声道电极220和第二声道电极230。

地电极240可连接至音频编解码器19或插头检测器100,并且可连接至音频编解码器19或插头检测器100的地节点。地节点可以是被施加地电压的节点。

第一声道检测电极225和地检测电极245可连接至插头检测器100。插头检测器100可基于第一声道检测电极225和地检测电极245的电压,来检测插头300是否与插槽200耦合。

麦克风检测电极255可连接至插头检测器100和音频编解码器19。当插头300未与插槽200耦合时,插头检测器100可将地电压传送至麦克风检测电极255。如果检测到插头300被插入插槽200中,则插头检测器100可将偏置电压施加到麦克风检测电极255,并且由此可检测插入插槽200中的个人回放单元是否包括麦克风。在确定插入插槽200中的个人回放单元不包括麦克风时,插头检测器100可将地电压施加到麦克风检测电极255。在确定插入插槽200中的个人回放单元包括麦克风时,插头检测器100可将偏置电压连续地施加到麦克风检测电极255。音频编解码器19可基于麦克风检测电极255的电压变化来获得音频数据。

例如,插入插槽200中的插头300可包括4个极310、320、330和340。第一极310可接收来自第一声道电极220的第一声道的音频信号,即,左声道的音频信号。第二极320可接收来自第二声道电极230的音频信号,即,右声道的音频信号。第三极330可接收来自地电极240的地电压。第四极340可通过麦克风检测电极255将音频信号传送至音频编解码器19。

第一极310和第二极320可通过第一绝缘体315彼此电隔离。第二极320和第三极330可通过第二绝缘体325彼此电隔离。第三极330和第四极340可通过第三绝缘体335彼此电隔离。

例如,插槽200的地电极240和地检测电极245可在插槽200中不对齐。例如,由于加工误差或者根据说明书的定义,地检测电极245和地电极240可未被置于与第一绝缘体315、第二绝缘体325和第三绝缘体335平行的轴线上。

图3示出外部个人回放单元的插头400被插入插槽200中的示例。例如,图3中示出3极插头400的示例性插入特征。图3的插槽200具有与图2的插槽200相同的结构。因此,将不进一步详细描述插槽200。

例如,插入插槽200中的插头400可包括3个极410、420和430。第一极410可接收来自第一声道电极220的第一声道的音频信号,例如,左声道的音频信号。第二极420可接收来自第二声道电极230的第二声道的音频信号,例如,右声道的音频信号。第三极430可接收来自地电极240的地电压。与图2的插头300相比,插头400的第三极430可延伸至与图2的插头300的第四极340对应的位置。插头400可不具有分配给麦克风的极,连接至插头400的个人回放单元可不具有麦克风。

第一极410和第二极420可通过第一绝缘体415彼此电隔离。第二极420和第三极430可通过第二绝缘体425彼此电隔离。

图4是示出根据示例性实施例的插头检测器100的100a的电路图。参照图2至图4,插头检测器100可包括第一电阻器R1、第二电阻器R2、比较器CP、第一上拉电阻器PUR1、逻辑门电路OR、第二上拉电阻器PUR2、第一晶体管TR1、信号生成器SG和偏置电压生成电路BG。

第一电阻器R1和第二电阻器R2可串联地连接在被施加电源电压VDD的电源节点与被施加地电压的地节点之间。第一电阻器R1与第二电阻器R2之间的节点的电压可以是第一电压V1。

比较器CP可被形成为将第一电压V1与第一声道检测电极225的电压进行比较。如果第一声道检测电极225的电压等于或高于第一电压V1,则比较器CP可输出高电平信号。如果第一声道检测电极225的电压低于第一电压V1,则比较器CP可输出低电平信号。比较器CP的输出可被传送至逻辑门电路OR。

上拉电阻器PUR1可连接在电源节点与第一声道检测电极225之间。上拉电阻器PUR1可将电源电压VDD传送至第一声道检测电极225,由此当插头300或插头400未与插槽200耦合时,可使第一声道检测电极225的电压等于电源电压VDD。

逻辑门电路OR可使用比较器CP的输出和地检测电极245的电压来执行或(OR)运算。逻辑门电路OR的输出可作为输出信号OUT通过输出端子OT被传送至音频编解码器19。例如,当逻辑门电路的输出为低电平时,即,当第一声道检测电极225的电压和地检测电极245的电压处于地电压或者类似于地电压的低电压时,插头300或插头400可被检测为与插槽200耦合。当逻辑门电路OR的输出为高电平时,即,当第一声道检测电极225的电压和地检测电极245的电压中的至少一个处于电源电压或者类似于电源电压的正电压时,插头300或插头400可被检测为未与插槽200耦合。

第一晶体管TR1可连接在麦克风检测电极255与被施加地电压的地节点之间,并且可在逻辑门电路OR的控制下操作。当逻辑门电路OR的输出为高电平时,即,当插头300或插头400未与插槽200耦合时,第一晶体管TR1可将地节点与麦克风检测电极255连接。即,地电压可被供应至麦克风检测节点255。当逻辑门电路OR的输出为低电平时,即,当插头300或400与插槽200耦合时,第一晶体管TR1可截止。即,可由偏置电压生成电路BG来控制麦克风检测电极255的电压。

信号生成器SG可输出使能信号EN。例如,当逻辑门电路OR的输出为高电平时,即,当插头300或插头400未与插槽200耦合时,使能信号EN可不被激活。当逻辑门电路OR的输出为低电平时,即,当插头300或插头400与插槽200耦合时,使能信号EN可被激活。

当使能信号EN被激活时,偏置电压生成电路BG可将偏置电压BIAS供应给麦克风检测电极255。当使能信号EN不被激活时,偏置电压生成电路BG可被禁用,并且可不输出偏置电压BIAS。例如,偏置电压生成电路BG可输出地电压。

偏置电压生成电路BG可包括第二比较器CP2、第二晶体管TR2、第三电阻器R3、第四电阻器R4和第五电阻器R5。

第三电阻器R3和第四电阻器R4串联地连接在第二晶体管TR2与被施加地电压的地节点之间。第三电阻器R3与第四电阻器R4之间的节点可连接至第二比较器CP2的正输入端。参考电压VREF可被供应给第二比较器CP2的负输入端。

第二晶体管TR2可连接在第三电阻器R3与被施加电源电压VDD的电源节点之间。第二晶体管TR2可由第二比较器CP2的输出来控制。第二晶体管TR2与第三电阻器R3之间的节点的电压可以是偏置电压BIAS。偏置电压BIAS可通过第五电阻器R5被传送至麦克风检测电极255。偏置电压生成电路BG可调节偏置电压BIAS,以使第三电阻器R3与第四电阻器R4之间的节点的电压与参考电压VREF相等。

图5是示出根据示例性实施例的检测插头300或插头400是否被插入插槽200中的方法的流程图。

参照图2至图5,在步骤S110,将地电压VSS施加到第一声道电极220、地电极240和麦克风检测电极255。例如,在插头300未被插入插槽200中的情况下,音频编解码器19可将地电压VSS施加到第一声道电极220、第二声道电极230和地电极240。由于在插头300未被插入插槽200中的情况下插头检测器100的逻辑门电路OR的输出为高电平,所以地电压VSS可通过第一晶体管TR1被供应给麦克风检测电极255。

在步骤S120,如果插头300与插槽200耦合,则第一声道电极220可通过第一极310连接至第一声道检测电极225。因此,第一声道检测电极225的电压可通过第一声道电极220的地节点减小至地电压VSS。另外,地检测电极245可通过第三极330电连接至地电极240。因此,地检测电极245的电压可通过地电极240的地节点减小至地电压VSS。结果,如果插头300与插槽200耦合,则第一声道检测电极225的电压和地检测电极245的电压可减小至地电压VSS,并且输出信号OUT可减小至低电平。

因为除非逻辑门电路OR的输出信号OUT为低电平,否则插头300被视为未被插入插槽200中,所以检测操作可终止。如果逻辑门电路OR的输出信号OUT为低电平,则在步骤S130,插头300可被检测为插入插槽200中。随后,第一晶体管TR1可将麦克风检测电极255与地节点电隔离,偏置电压生成电路BG可将偏置电压BIAS传送至麦克风检测电极255。

在步骤S140,可确定麦克风检测电极255的电压低于偏置电压BIAS或者电平类似于偏置电压BIAS的电压。例如,如图3所示,在3极插头400被插入插槽200中的情况下,麦克风检测电极255可通过第三极430连接至地电极。因此,麦克风检测电极224的电压可减小至低于偏置电压BIAS的电压,即,可减小至地电压VSS,并且个人回放单元可被检测为不具有麦克风。如图2所示,在4极插头300被插入插槽200中的情况下,第四极340可连接至个人回放单元的麦克风。例如,麦克风可具有1.35kΩ至33kΩ范围内的电阻。麦克风检测电极255的电压可变为通过使用第五电阻器R5以及麦克风的电阻,对第三电阻器R3与第二晶体管TR2之间的节点的电压进行分压而设置的偏置电压BIAS。因此,在步骤S150,个人回放单元可被检测为具有麦克风。

例如,如果个人回放单元被检测为具有麦克风,则偏置电压生成电路BG可将偏置电压BIAS连续地传送至麦克风检测电极255。个人回放单元的麦克风可使用偏置电压来获得音频信号。所获得的音频信号可被示出在麦克风检测电极255的电压变化中。

图6示出当3极插头400被插入插槽200中或者与插槽200分离时的连接状态。参照图6,地电极240和地检测电极245在插槽200中未对齐。因此,地电极240在与第二绝缘体425对齐的位置处可未电连接至插头400。地检测电极245和麦克风检测电极255可连接至第三极430。在这种状态下,可通过地检测电极245与麦克风检测电极255之间的第三极430形成电流路径CP,并且第三极430的电压可由地检测电极245的电压和麦克风检测电极255的电压来确定。

图7是示出在图6的连接状态下插头检测器100中所涉及的电压的变化的时序图。参照图5、图6和图7,插槽200和3极插头400可如图6所示彼此连接。第一声道检测电极225可通过第一上拉电阻器PUR1连接至电源节点。因此,当插头400未被插入插槽200中时,如第一时序T1之前所示,第一声道检测电极225的电压可以是电源电压VDD。如图6所示,如果第一声道检测电极225通过第一极410连接至第一声道电极220,则第一声道检测电极225的电压可由于施加到第一声道电极220的地电压VSS,而如第一时序T1处所示减小至地电压VSS。

地检测电极245可通过第二上拉电阻器PUR2连接至电源节点。因此,当插头400未被插入插槽200中时,如第一时序T1之前所示,地检测电极245的电压可以是电源电压VDD。如图6所示,如果地检测电极245通过第三极430连接至麦克风检测电极255,则地检测电极245的电压可由于麦克风检测电极255的地电压VSS,而通过导通的第一晶体管TR1减小至地电压VSS,如第一时序T1处所示。

当插头400未被插入插槽200中时,第一声道检测电极225的电压和地检测电极245的电压可变为电源电压VDD或者类似于电源电压VDD的电压。因此,比较器CP可输出高电平的输出信号,并且逻辑门电路OR可输出高电平的输出信号OUT,如第一时序T1之前所示。当插头400被插入插槽200中时,如图6所示,第一声道检测电极225的电压和地检测电极245的电压可减小至地电压VSS或者类似于地电压VSS的电压。因此,比较器CP可输出低电平信号,并且逻辑门电路OR可输出低电平的输出信号OUT,如第一时序T1处所示。

在插头400未插入插槽200中的情况下,输出信号OUT可为高电平,如第一时序T1之前所示。因此,第一晶体管TR1可将地节点与麦克风检测电极255连接,并且麦克风检测电极255的电压可变为地电压VSS,如第一时序T1之前所示。如果输出信号OUT从高电平转变为低电平,如第一时序T1处所示,则使能信号EN可被激活。因此,在第二时序T2处,晶体管TR1可截止,偏置电压生成电路BG可输出偏置电压BIAS。因此,麦克风检测电极255的电压可从地电压VSS开始增大。

如果麦克风检测电极255的电压在第二时序T2处从地电压VSS开始增大,则随后,在第三时序T3处,通过第三极430连接至麦克风检测电极255的地检测电极245的电压也可由于电流路径CP而增大。例如,地检测电极245的电压可增大至从麦克风检测电极255供应的偏置电压BIAS、经过第二上拉电阻器PUR2供应的电源电压VDD或者偏置电压BIAS与电源电压VDD之间的中间电压。

如果地检测电极245的电压增大,则逻辑门电路OR的输出信号OUT可在第三时序T3处从低电平转变为高电平。如果输出信号OUT转变为高电平,则第一晶体管TR1可导通,并且偏置电压生成电路BG可被禁用。因此,在第四时序T4处,麦克风检测电极255的电压可减小至地电压VSS。

随着麦克风检测电极255的电压减小至地电压VSS,在第五时序T5处,地检测电极245的电压也可减小至地电压VSS。逻辑门电路OR的输出信号OUT可在第五时序T5处从高电平转变为低电平。在第六时序T6处,第一晶体管TR1可截止,偏置电压生成电路BG可输出偏置电压BIAS。因此,麦克风检测电极255的电压可在第六时序T6处,从地电压VSS增大至偏置电压BIAS。

随着麦克风检测电极255的电压增大至偏置电压BIAS,在第七时序T7处,地检测电极245的电压可增大。

如图7所示,在如图6所示地检测电极245和麦克风检测电极255被短路并且地电极240被浮置的情况下,逻辑门电路OR的输出信号OUT可周期性地在高电平和低电平之间转变。在输出信号OUT周期性地转变的同时,第三极430的电压可随着地检测电极245或麦克风检测电极255的变化而变化。

个人回放单元可基于第一极410与第三极430之间的电压间隙来播放第一声道的音频信号,并且可基于第二极420与第三极430之间的电压间隙来播放第二声道的音频信号。如图7所示,如果第三极430的电压周期性地变化,则干扰噪声可被周期性地生成并且通过个人回放单元被听到。

因此,示例性实施例可在检测到插头400的插入之后将地电压施加到地检测电极245。

图8是示出图4的插头检测器100的应用100b的电路图。参照图8,插头检测器100b可包括第一电阻器R1、第二电阻器R2、比较器CP、第一上拉电阻器PUR1、逻辑门电路OR、第二上拉电阻器PUR2、第一晶体管TR1、信号生成器SG、偏置电压生成电路BG和第三晶体管TR3。与图4的插头检测器100相比,插头检测器100b还可包括第三晶体管TR3。图4的插头检测器100和图8的插头检测器100b的共同的元件稍后将不进一步描述。

第三晶体管TR3可连接在地检测电极245与被施加地电压的地节点之间,并且可由偏置电压BIAS控制。如果偏置电压生成电路BG被启用(例如,第二晶体管TR2导通)以输出为通过使用第二晶体管TR2、第三电阻器R3和第四电阻器R4分压电源电压VDD生成的正电压的偏置电压BIAS,则第三晶体管TR3可导通。然后,地节点可连接至地检测电极245。如果偏置电压生成电路BG被禁用(例如,第二晶体管截止)以输出通过第三电阻器R3和第四电阻器R4传送的地电压,则第三晶体管TR3可截止。然后,可将地节点与地检测电极245隔离。

图9是示出在图8的插头检测器100b中执行插头插入的方法的流程图。参照图8和图9,在步骤S210,地电压可被施加到第一声道电极220、地电极240和麦克风检测电极255。步骤S210可按照与图5的步骤S120的方式相同的方式来执行。

在步骤S220,可确定逻辑门电路OR的输出信号OUT是否为低电平。步骤S220可按照与图5的步骤S220的方式相同的方式来执行。

如果逻辑门电路OR的输出信号OUT为高电平,则插头插入可未被检测到,处理可终止。如果逻辑门电路OR的输出信号OUT为低电平,则插头插入可被检测到,并且步骤S230可被执行。

在步骤S230,随着检测到插头插入,偏置电压BIAS可被施加到麦克风检测电极255,并且地电压VSS可被施加到地检测电极245。例如,偏置电压生成电路BG可被允许将偏置电压BIAS施加到麦克风检测电极255。第三晶体管TR3可通过偏置电压BIAS而导通,以将地电压VSS传送至地检测电极245。

在步骤S240,可确定麦克风检测电极255的电压是否低于偏置电压BIAS。步骤S240可按照与图5的步骤S140的方式相同的方式来执行。

如果麦克风检测电极255的电压低于偏置电压BIAS,则麦克风可未被检测到,并且处理可终止。如果麦克风检测电极255的电压类似于偏置电压BIAS,则可在步骤S250检测到麦克风。步骤S250可按照与图5的步骤S150的方式相同的方式来执行。

图10是示出在图6所示的连接状态下图8的插头检测器100b中所涉及的电压的变化的时序图。参照图6、图8和图10,在第一时序T1处,如果如图6所示3极插头400与插槽200耦合,则第一声道检测电极225的电压可从电源电压VDD减小至地电压VSS。地检测电极245的电压可从电源电压VDD减小至地电压VSS。因此,逻辑门电路OR的输出信号OUT可从高电平转变为低电平。然后,可检测到插头400的插入。

在第二时序T2处,第一晶体管TR1可截止,偏置电压生成电路BG可输出偏置电压BIAS。因此,麦克风检测电极255的电压可从地电压VSS增大至偏置电压BIAS。另外,第三晶体管TR3可通过偏置电压BIAS而导通,并且地检测电极245可连接至地节点。因此,尽管麦克风检测电极255的电压增大至偏置电压BIAS,地检测电极245的电压也可保持在地电压VSS。

然后,从第三时序T3至第七时序T7,地检测电极245的电压可保持在地电压。因此,如上面结合图7提及的,可防止插头400的第三极430的电压变化,从而防止噪声。因此,可改善用户便利性。

图11是示出图8的插头检测器100b的应用100c的电路图。参照图11,插头检测器100c可包括第一电阻器R1、第二电阻器R2、比较器CP、第一上拉电阻器PUR1、逻辑门电路OR、第二上拉电阻器PUR2、第一晶体管TR1、信号生成器SG、偏置电压生成电路BG和第三晶体管TR3。与图8的插头检测器100b比较,插头检测器100c还可包括脉冲生成电路PG。第三晶体管TR3可由脉冲生成电路PG的输出脉冲而非偏置电压BIAS来控制。

参照图11,脉冲生成电路PG可被形成为响应于使能信号EN而输出脉冲信号。例如,脉冲生成电路PG可输出脉冲信号,所述脉冲信号在使能信号EN被激活时从低电平转变为高电平,在停延时间(duty time)之后从高电平转变为低电平的脉冲信号。例如,停延时间可等于或长于用于检测个人回放单元是否包括麦克风的时间。例如,停延时间可以是用于检测麦克风的时间。

如果脉冲生成电路PG的输出脉冲从低电平转变为高电平,则第三晶体管TR3可导通。因此,地检测电极245可连接至地节点,并且可防止地检测电极245的电压随着麦克风检测电极255的电压一起变化,类似于图6所示的连接状态。如果脉冲生成电路PG的输出脉冲在针对麦克风的检测完成之后从高电平转变为低电平,则第三晶体管TR3可截止。然后,地检测电极245可与地节点隔离,并且连接至地检测电极245的第二上拉电阻器PUR2可施加到地检测电极245。例如,如果插头400与插槽200分离,则地检测电极245的电压可通过第二上拉电阻器PUR2和电源节点而增大至电源电压VDD。即,如果第二上拉电阻器PUR2被施加到地检测电极245,则地检测电极245可检测到插头400与插槽200分离。

提供上述示例性实施例是为了充分说明与3极插头400和4极插头300有关的技术构思。然而,示例性实施例不限于所描述的3极插头400和4极插头300,而是可广泛应用于n极插头(n是正整数)。

根据各种示例性实施例,当插头与插槽耦合或者插头与插槽分离时,即使地检测电极与麦克风检测电极短路,也可防止生成噪声。

尽管已描述了各种示例性实施例,对于本领域技术人员而言将显而易见的是,在不脱离本发明构思的精神和范围的情况下,可进行各种改变和修改。因此,应该理解,上述示例性实施例不是限制,而是示例性的。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1