一种电力线干扰信号提取与同步回放装置的制作方法

文档序号:11680962阅读:133来源:国知局
一种电力线干扰信号提取与同步回放装置的制造方法

本发明涉及电力信号提取与处理技术领域,具体涉及一种电力线干扰信号提取与同步回放装置。



背景技术:

电力线载波通信在用电信息采集系统下行通道中占用重要地位,它具有建设成本低,无运行费用等优势。因为电力线的干扰信号众多,随着用电设备的无规律切入切出,干扰信号随机分布,同时具有时变性特征。载波通信使用电力线作为传输信道,电网的干扰信号对通信过程有严重影响,导致现有载波通信的抄表成功率偏低,数据传输速率低下。有效的提取和回放电网干扰信号,是在研究其对载波通信影响的前提条件。现有载波通信方案中大量使用了过零点发送技术,充分利用干扰噪声的分布规律,减小不利影响,通信的技术方案具有工频的时域相关特征。通常的干扰噪声随机回放时难以还原现场真实的噪声环境。开展电力线干扰信号提取与同步回放装置的研究有很大的现实意义。

现有的研究大多停留在利用通用录波设备进行现场干扰噪声录制,后期实验室回放。更多侧重于长时间录波,提高采样率等方面。或是进行噪声分布研究,研究干扰噪声同用电设备的相关性。暂未检索到关于干扰信号同工频相关性的研究。



技术实现要素:

针对以上问题,本发明提供了一种电力线干扰信号提取与同步回放装置,该装置实现了电力线上非工频信号的隔离采样和高保真回放,装置可以运用于载波通信功能检测、表计的通信计量功能抗扰能力测试等场合,装置采样回放速率达到50m/s,数据存储长度大于24小时,工频同步误差小于10us。装置研发的难点在于同步信号的提取与信号回放数据实时处理方法的研究。同步信号提取方案的选择同回放方法的研究是具有高度相关性的,回放时需要根据同步信号对存储的波形数据进行压缩、抽取、滤波等实时处理,保证回放信号和工频信号的时域相关性,可以有效解决背景技术中的问题。

为了实现上述目的,本发明采用的技术方案如下:一种电力线干扰信号提取与同步回放装置,由信号采集模块、信号回放模块、信号处理模块、信号存储模块、模式控制模块、网络通信模块、时钟产生及分配模块和控制输出模块组成,被侧信号通过信号采集模块采集并传输至信号处理模块进行处理,所述信号处理模块将处理的信号存储于信号存储模块,并传输至信号回放模块,通过模式控制模块通过输入触发信号从而产生的时钟信号控制信号回放模块输出回放信号,所述模式控制模块通过网络通信模块连接有网口,且模式控制模块还连接有控制输出模块,所述控制输出模块用于控制状态指示信号的输出。

优选的,所述信号采集模块由前置放大器、无源抗混滤波器、有源抗混滤波器、模数转换器和fpga组成,取样信号通过前置放大器进行放大处理,并依次通过无源抗混滤波器和有源抗混滤波器消除采样信号的混叠失真,再通过模数转换器将高频噪声模拟信号转换成高频噪声数据信号,方便fpga进行存储、管理及回放,且fpga通过增益及滤波器参数控制有源抗混叠滤波器的工作。

优选的,所述信号回放模块由fpga、数模转换器、滤波器、功率放大器、隔离电路组成,存储的采样信号通过数模转换器的d/a转换,将高频噪声数据转换成模拟信号,并依次通过滤波器进行滤波处理、通过功率放大器进行信号放大处理,再通过隔离电路进行隔离处理,隔离电路将低压电力线220v工频电压缩小为工频低电压,降低工频对后续a/d采样电路的影响,并输出回放信号,所述fpga通过增益控制功率放大器。

优选的,所述信号采集模块还经过工频特征采样处理,一方面对工频进行分压处理后进行信号直接ad采样,工频通道采样频率和干扰信号通道采样频率保持等比例关系,采用同步触发源触发,便于后期数据处理,另一方面提取工频过零点信号,作为采样系统触发信号。

优选的,所述信号回放模块的输出单元对高频噪声数据经转换后得到的模拟信号进行调理,由于现场高频噪声信号采样前调理受控并已知,采样后调理电路按照采样前调理规则进行调理,同时根据回放环境的工频时域特征处理采样的干扰信号,使调理后的模拟信号更加接近采样前原始高频噪声信号。

优选的,所述信号回放模块的输出单元还负责将调理后的信号经过高频耦合和工频隔离后加到测试用低压电源系统中,作为高频噪声信号。

优选的,该装置可运用于载波通信功能检测、表计的通信计量功能抗扰能力测试。

本发明的有益效果:

本发明实现了电力线上非工频信号的隔离采样和高保真回放,装置可以运用于载波通信功能检测、表计的通信计量功能抗扰能力测试等场合,装置采样回放速率达到50m/s,数据存储长度大于24小时,工频同步误差小于10us。装置研发的难点在于同步信号的提取与信号回放数据实时处理方法的研究。同步信号提取方案的选择同回放方法的研究是具有高度相关性的,回放时需要根据同步信号对存储的波形数据进行压缩、抽取、滤波等实时处理,保证回放信号和工频信号的时域相关性。

附图说明

图1为本发明的总体结构框图;

图2为本发明的装置逻辑关系图;

图3为本发明信号采集模块原理框图;

图4为本发明工频分量提取原理框图;

图5为本发明信号回放模块原理框图。

具体实施方式

为了使本发明的目的、技术方案及优点更加清楚明白,以下结合实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。

实施例:

参照图1和图2所示,本发明提供了一种电力线干扰信号提取与同步回放装置,由信号采集模块、信号回放模块、信号处理模块、信号存储模块、模式控制模块、网络通信模块、时钟产生及分配模块和控制输出模块组成,被侧信号通过信号采集模块采集并传输至信号处理模块进行处理,所述信号处理模块将处理的信号存储于信号存储模块,并传输至信号回放模块,通过模式控制模块通过输入触发信号从而产生的时钟信号控制信号回放模块输出回放信号,所述模式控制模块通过网络通信模块连接有网口,且模式控制模块还连接有控制输出模块,所述控制输出模块用于控制状态指示信号的输出。

、现场干扰信号的采集方案如下:其原理框图如图3所示。

现场采集过程包含工频隔离、高频耦合和信号调理、工频特征采样等。工频隔离电路将低压电力线220v工频电压缩小为工频低电压,降低工频对后续a/d采样电路的影响,而现场高频噪声电压经过工频隔离电路后几乎不受损失。高频耦合电路负责耦合现场高频噪声信号,该信号先经过信号调理电路进行电平变换,再送a/d采样电路。

所述信号采集模块由前置放大器、无源抗混滤波器、有源抗混滤波器、模数转换器和fpga组成,取样信号通过前置放大器进行放大处理,并依次通过无源抗混滤波器和有源抗混滤波器消除采样信号的混叠失真,再通过模数转换器将高频噪声模拟信号转换成高频噪声数据信号,方便fpga进行存储、管理及回放,且fpga通过增益及滤波器参数控制有源抗混叠滤波器的工作。

参照图4所示,工频特征分量提取从以下两个方面开展研究,选取最优方案实施。工频数据全采集方案,对工频进行分压处理后进行信号直接ad采样,工频通道采样频率和干扰信号通道采样频率保持等比例关系,采用同步触发源触发,便于后期数据处理。工频特征量采集方案,提取工频过零点信号,作为采样系统触发信号。

、实验室干扰信号同步回放方法,其原理框图如图5所示。

为了实现回放信号的工频相关性,在回放过程需要同步采集实验室环境工频信号,作为回放数据同步处理的依据,d/a电路的转换速率选择应比a/d采样速率更高,可有效地防止信号恢复时出现失真,d/a电路在核心单元的控制下将存储器中已经存放的低压电力线高频噪声数据按照原来存储先后顺序进行有序读取,并按照一定规则输出,经过d/a转换,将高频噪声数据转换成模拟信号。

所述信号回放模块由fpga、数模转换器、滤波器、功率放大器、隔离电路组成,存储的采样信号通过数模转换器的d/a转换,将高频噪声数据转换成模拟信号,并依次通过滤波器进行滤波处理、通过功率放大器进行信号放大处理,再通过隔离电路进行隔离处理,隔离电路将低压电力线220v工频电压缩小为工频低电压,降低工频对后续a/d采样电路的影响,并输出回放信号,所述fpga通过增益控制功率放大器。

所述信号回放模块的输出单元对高频噪声数据经转换后得到的模拟信号进行调理,由于现场高频噪声信号采样前调理受控并已知,采样后调理电路按照采样前调理规则进行调理,同时根据回放环境的工频时域特征处理采样的干扰信号,使调理后的模拟信号更加接近采样前原始高频噪声信号;所述信号回放模块的输出单元还负责将调理后的信号经过高频耦合和工频隔离后加到测试用低压电源系统中,作为高频噪声信号。

本发明各部分的实施如下:

信号采集部分:抗混叠滤波器采用板上自搭rc滤波器实现;adc选用adi的ad9251-40,该芯片最大采用率40mhz,量化位数14位,40mhz采样率时,有效位数11位,理论计算动态为6*11+1.7=67.7;所以可以满足模块的指标要求。为优化adc性能,adc输入将采用差分输入,所以输入的单端被测信号需要转为差分信号;如果被测信号包括低频信号(接近直流),则被测信号的单端转差分由adi的差分放大器ad8138实现,它可以通低频信号,但因为引入有源器件将在链路中引入额外噪声;如果被测信号无低频信号则可以由rf变压器adt1-1实现单端转差分,因为变压器为无源器件,所以不会引入额外的噪声。

信号回放部分:差分转单端方式的选择同adc的单端转差分的选择类似。镜频抑制滤波器同样采用板上自搭rc滤波器实现(注:滤波器特性没有办法随采样率的变化随意变动)。dac选用adi的ad9764,该芯片刷新率可达125mhz,量化位数14位,性价比较高,满足模块指标要求。

信号处理部分:根据对信号处理能力的要求,经过初步估算,选用一片altera公司的高性价比fpga芯片ep3c55f484i7作为模块的处理、控制芯片。ep3c55f484i7拥有5万个le单元,满足模块的处理要求。且该芯片可以直接由ep3c80f484i7、ep3c120f484i7等芯片替换,后两者分别有8万和12万个le单元,方便模块升级。该芯片在其他项目中已使用了几百片没有发生任何问题,可靠性高。芯片采用bga封装,可能会增加生产成本;但因为qfn封装的fpga最大的逻辑单元就是3.6万le单元,不利于模块处理能力的升级。

信号存储部分:采用两片sandisk公司的8gbmicrosd卡作为模块的存储单元。两片交替进行操作以满足较快的读写速度。

模式控制部分:模块的控制工作与信号处理单元共用一片ep3c55f484i7;

网络通信部分:控制单元控制smsc公司的以太网接口芯片lan91c111实现以太网通信。lan91c111包括了协议的mac层和phy层。

时钟产生及分配部分:40mhz外时基信号经过fpga产生125mhz的dds工作时钟;dds根据fpga的频码控制产生相应的采样时钟;dds选用adi的ad9850,该芯片工作时钟可到125mhz,可以产生模块指标要求的最高40mhz的采样时钟,频率字为32位,频率分辨率可达125mhz/(2^32),满足采样率步进1hz可变的要求。

其他控制指示输出部分:模块的特征信息选用一片microchip公司的eeprom93lc66来存储。模块的工作状态显示由若干led灯显示。

另外模块的触发方式、工作方式等的考虑都是在fpga里实现,这一部分可以放在模块的程序设计阶段进行。

本发明的流程如下:

系统通过网口对模块初始化并下达模块工作模式指令;模块根据指令配置好工作模式(采样率、触发方式等)。

采集过程,模块根据指定的触发方式对输入被测信号进行采集;处理模块根据指令要求对数据进行相应处理(抽取、滤波、fft等);控制模块根据要求将处理后的数据或存入板卡的存储单元,或通过网络上传到主机存储。

回放过程,控制模块根据指令选择回放数据来源并将数据送处理单元;处理单元对数据进行处理(缩放、内插、滤波、排序等);处理好的数据根据触发信号送入回放单元,实现信号的回放。

模块工作过程中同时将模块状态通过led灯进行指示,并产生系统需要的控制信号。

基于上述,本发明的优点在于,电力线干扰信号提取与同步回放装置实现了电力线上非工频信号的隔离采样和高保真回放。装置可以运用于载波通信功能检测、表计的通信计量功能抗扰能力测试等场合。装置采样回放速率达到50m/s,数据存储长度大于24小时,工频同步误差小于10us。装置研发的难点在于同步信号的提取与信号回放数据实时处理方法的研究。同步信号提取方案的选择同回放方法的研究是具有高度相关性的,回放时需要根据同步信号对存储的波形数据进行压缩、抽取、滤波等实时处理,保证回放信号和工频信号的时域相关性。

以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1