低相位噪声调谐器及其实现方法

文档序号:7576603阅读:218来源:国知局
专利名称:低相位噪声调谐器及其实现方法
技术领域
本发明的涉及一种电视接收技术设备,尤其是一种低相位的噪声调谐器。
传统的调谐器的调谐方式依赖于调谐器的本地振荡器,这种调谐器的工作原理是从天线上进来的频率为
(48MHz~860MHz)全频道的电视信号,经过高频放大,放大到一个合适的电平进入混频器的信号输入端,同时通过遥控或手动控制本地振荡器,使其输出的频率
与所需要频道的信号相对应,
加到混频器的本振输入端,两者相差差出一个固定的中频信号
若要改换频道,只需要改变本振的频率
就可以了。所以说频道的调谐依赖于本地振荡器。而本地振荡器一般由频率综合器来完成,它的工作原理是用一个控制电压来驱动压控振荡器(VCO),使VCO产生一个近似期望得到的频率,用分频器将VCO输出信号频率除以一个整数值。这个整数值的选取条件是假如要使VCO恰好产生所期望的频率,那么所得到的信号将正好与参考频率相同,分频所得到的信号与参考频率信号同时输入鉴相器,鉴相器比较两输入后,输出一个与两输入信号频率之差成适当比例的电压。鉴相器输出通过一个保证环路稳定所必须的滤波器后作为控制电压输入VCO。于是VCO的输出信号就正好调整到所期望的频率上。
锁相环的工作性能与几个因素有关(1)参考信号频率,(2)环路分频比,(3)环路滤波器带宽。参考频率越小,环路频率分辩率就越高。环路分频比的大小对环路噪声性能的影响很大。参考频率中的任何相位噪声或寄生噪声出现在环路输出端时都要增加20LogN倍。滤波器带宽一般是参考频率的5~10倍,它会影响环路在新频率上的稳定速度,所以滤波器带宽越窄,环路锁定在新频率上的速度越慢。
这些构成工作性能的因素表明了设计一个信道间隔要窄、输出频率要多的锁相环路所存在的困难。与参考频率(从而得频率步进)相比,假如VCO输出频率很高,环路分频比就必须很大,因此,参考信号中的任何噪声出现在环路输出端时都将被乘上一个很大的数值。由于这个原因,传统的频率合成器常由两个或者多个锁相环组成。每个锁相环的频率分辩率不同,并且各有对应的输出频率范围。在这种结构中,频率范围相对较宽的低分辩率的环路和频率范围较窄的高分辩率的环路这两者的输出相混合。用频率分辩率高低不同的环路来提供频率步进较小的宽带锁相环。
由于电视频道划分的特殊性(即相邻频道的间隔不完全一样),所以要保证不漏台,鉴相频率应选比较低才可以(小于250kHz),这样当选看高频道电视时,环路分频比就比较大,因此就会产生比较大的相位噪声恶化量。这种相位噪声恶化是传统锁相环所固有的,也是传统锁相环无法克服的。
本发明的目的在于提供一种低相环噪声调谐器,且以它的调谐本振的特点解决传统的频率综合器输出相位噪声大、频率分频率低及换频速度慢的问题。
围绕上述目的,本发明提供一种调谐器由通辑控制单元Ⅰ、直接数字式频率合成器单元Ⅱ、鉴相器单元Ⅲ、低通滤波器单元Ⅳ、分频器单元Ⅴ、压控振荡器单元Ⅵ构成,其中,在鉴相器单元Ⅳ与低通滤波器单元Ⅳ、压控振荡器单元Ⅶ、分频器单元Ⅴ之间构成一串行的信号回路,而低相位噪声调谐器的终极信号输出是由压控振荡器单元Ⅵ的振荡器输出端实现的。而该调谐器实现的方法包括由直接数字式合成器(DOS)产生的模拟信号直接作为能够使锁相环(PLL)产生倍频输出信号的实现步骤;其中,由直接数字式合成器提供的(a)相位累加的信号传递过程;
(b)相位转化成正弦ROM的周期波形信号的传递过程;(c)将周期波形的数字信号转换成模拟信号的过程;并且,由直接数字式合成器提供的参考频率源为锁相环(PLL)的增量所实现的(d)由环路分频比对输出频率的粗调过程;(e)由对粗调输出频率反馈的细调过程。
以低相位噪声调谐器实现的方法能够反映出该调谐器工作的具体步骤,这些步骤是以锁相环采用直接数字式合成器提供环路参考频率。DOS通过下述过程提供数字化周期频率先进行相位累加,再通过一个正弦ROM表将相位转化成周期波形,然后用数模转换器把所得的代表周期波形的数字转换成模拟信号。DOS提供的模拟信号作为锁相环的参考频率源。锁相环以参考频率为增量,通过改变环路分频比对输出频率进行粗调。通过改变DOS输出频率(即锁相环参考频率)对输出频率进行细调。细调增量为DOS输出频率乘以环路分频比。目前,在工程设计中,采用以DOS和锁相环PLL相结合的方法构成的DOS/PLL组合式频率合成器,可以在得到高的工作频率的同时,仍能较好地保持快速跳频、高频率分辩率及低相位噪声的特点,有效地突破了DDS的应用限制。
下列结合附图的实施例对本发明作进一步说明

图1是现有技术中典型调谐器的工作原理框图;图2是现有技术中典型频率综合器的工作原理框图;图3是本发明DOS激励PLL的工作原理框图;图4是本发明中直接数字式频率合成器单元的工作原理示意图;图5是本发明中逻辑控制单元的工作原理示意图;图6是本发明中鉴相器单元和低通滤波器单元的工作原理示意图;图7是本发明中分频器单元的工作原理示意图8是本发明中压控振荡器单元的工作原理示意图;由图3至图7,并比较图1、图2本发明一种低相位噪声调谐器,是由通辑控制单元Ⅰ、直接数字式频率合成器单元Ⅱ、鉴相器单元Ⅲ、低通滤波器单元Ⅳ、分频器单元Ⅴ、压控振荡器单元Ⅵ构成,其中,在鉴相器单元Ⅳ与低通滤波器单元Ⅳ、压控振荡器单元Ⅶ、分频器单元Ⅴ之间构成一串行的信号回路,而低相位噪声调谐器的终极信号输出是由压控振荡器单元Ⅵ的振荡器输出端实现的。
一种低相位噪声调谐器的实现方法,其中,该方法包括由直接数字式合成器DOS产生的模拟信号直接作为能够使锁相环PLL产生倍频率输出信号的实现步骤;其中,由直接数字式合成器DOS提供的(a)相位累加的信号传递过程;(b)相位转化成正弦ROM的周期波形信号的传递过程;(c)将周期波形的数字信号转换成模拟信号的过程;并且,由直接数字式合成器提供的参考频率源为锁相环(PLL)的增量所实现的(d)由环路分频比对输出频率的粗调过程;(e)由对粗调输出频率反馈的细调过程。
其中,所述的逻辑控制单元Ⅰ是由拨码开关BMK,可擦可编程只读存储器IC2(74LS161),锁存器IC3、IC4(57C43),计数器IC5、IC6(74HC574)构成的,其中,拔码开关BMY的每一输出端均连接锁存器IC3、IC4的各一输入端,而锁存器IC3的五个输出端分别与计数器IC5的五个输入端连接,IC4的八个输出端分别与计数器IC6的八个输入端连接,并且,计数器IC5、IC6的各自信号输出端脚相对于IC2的或门H并联,或门H的另一输入端与IC5的脚16端连接。低相位噪声调谐器,所述的直接数字式频率合成器单元Ⅱ是由芯片IC1(AD7008)及它的外国阻离元件构成的,所述的鉴相器单元Ⅲ,低通滤波器单元Ⅳ是由一组鉴相器电路JⅠ、JⅡ、一泵电路、一放大器A构成的且这两个单元同制作在一块芯片IC7(MG4044)上。所述的分频器单元Ⅴ是一种由芯片IC8、IC9构成的固定分频器,且分频式是IC8=MC12013(÷10)、IC9=74HC74(÷4)。所述的压控振荡器单元Ⅵ是由芯片IC10(POS-2000)构成的,其中,IC10的0脚输出端为振荡器输出端。
在图3中主要强调的是以DOS为激励信号的DOS/PLL频率合成器的实现方案;在图4中主要强调的是直接数字式频合成器单元以大规模集成电路的方式实现的方案;图5中主要强调的是逻辑控制单元为DOS提供所需要的控制信号的实现方案;图6中主要强调是鉴相器单元和低通滤波的单元的工作实现方案;图7中主要强调的是分频器单元是由IC8、IC9芯片构成且以选分频比N=40的实现方案;图8中主要强调的是压控振荡器单元的工作实现方案;通过对以上诸图的分析,实施例说明的事实是锁相环路对DOS的输出信号起倍频作用。该方案通过采用高的鉴相频率来提高PLL的转换速度,并利用DDS的高分辩力来保证频率间隔。同时PLL的带通滤波性能对DDS的带外杂散有抑制作用,其优点是电路结构简单,成本低,易于控制,易于集成。由于PLL是倍频PLL,因此落在环路带宽内的DDS输出的相位噪声将倍增201ogNdB,所以采用此方案时,N值不宜取得太大,从而保证系统的噪声性能。
该设计通过采用高的鉴相频率来提高PLL的转换速度,并利用DDS的高分辩力来保证频率间隔。同时,可变分频比N取值不大,从而保证了系统的相位噪声性能。以12频道为例,DDS输出频率为10.13MHz,环路分频比N=25,这样理论上相位噪声恶化量较传统的频率合成器改善32dB。
由上述方案并结合现有技术存在的缺憾,不难发现本发明涉及的低相位噪声调谐器所产生的积极效果是频率分辩率非常高;相位噪声很低;杂散抑制高等特点。与此同时,该设计还具有低成本、低功耗和小体积的特点,突破了传统锁相式频率合成器的限制,良好地满足了高清晰度电视(HDTV)接收机的性能要求,易于进行推广使用。
权利要求
1.一种低相位噪声调谐器,其特征是该调谐器由通辑控制单元(Ⅰ)、直接数字式频率合成器单元(Ⅱ)、鉴相器单元(Ⅲ)、低通滤波器单元(Ⅳ)、分频器单元(Ⅴ)、压控振荡器单元(Ⅵ)构成,其中,在鉴相器单元(Ⅳ)与低通滤波器单元(Ⅳ)、压控振荡器单元(Ⅶ)、分频器单元(Ⅴ)之间构成一串行的信号回路,而低相位噪声调谐器的终极信号输出是由压控振荡器单元(Ⅵ)的振荡器输出端实现的。
2.一种低相位噪声调谐器的实现方法,其特征是,该方法包括由直接数字式合成器(DOS)产生的模拟信号直接作为能够使锁相环(PLL)产生倍频输出信号的实现步骤;其中,由直接数字式合成器(DOS)提供的(a)相位累加的信号传递过程;(b)相位转化成正弦ROM的周期波形信号的传递过程;(c)将周期波形的数字信号转换成模拟信号的过程;并且,由直接数字式合成器(DOS)提供的参考频率源为锁相环(PLL)的增量所实现的(d)由环路分频比对输出频率的粗调过程;(e)由对粗调输出频率反馈的细调过程。
3.根据权利要求1所述的低相位噪声调谐器,其特征是所述的逻辑控制单元(Ⅰ)是由拨码开关BMK,可擦可编程只读存储器IC2(74LS161),锁存器IC3、IC4(57C43),计数器IC5、IC6(74HC574)构成的,其中,拔码开关BMY的每一输出端均连接锁存器IC3、IC4的各一输入端,而锁存器IC3的五个输出端分别与计数器IC5的五个输入端连接,IC4的八个输出端分别与计数器IC5的八个输入端连接,并且,计数器IC5、IC6的各自信号输出端脚11相对于IC2的或门H并联,或门H的另一输入端与IC5的脚16端连接。
4.根据权利要求1所述的低相位噪声调谐器,其特征是所述的直接数字式频率合成器单元(Ⅱ)是由芯片IC1(AD7008)及它的外围阻容元件构成的。
5.根据权利要求1所述的低相位噪声调谐器,其特征是所述的鉴相器单元(Ⅲ),低通滤波器单元(Ⅳ)是由一组鉴相器电路JⅠ、JⅡ、一泵电路、一放大器A构成的且这两个单元同制作在一块芯片IC7(MG4044)上。
6.根据权利要求1所述的低相位噪声调谐器,其特征是所述的分频器单元(Ⅴ)是一种由芯片IC8、IC9构成的固定分频器,且分频式是IC8=MC12013(÷10)、IC8=74HC74(÷4)。
7.根据权利要求1所述的低相位噪声调谐器,其特征是所述的压控振荡器单元(Ⅵ)是由芯片IC10(POS-2000)构成的,其中,IC10的0脚输出端为振荡器输出端。
全文摘要
本发明涉及一种低相位的噪声调谐器,该调谐器通过对传统调谐器本振相位噪声的分析,采用直接数字式频率合成器(DOS)技术解决了频率分辨率和相位噪声的矛盾,突破了传统锁相式频率合成器的限制,良好地满足了高清晰电视接收机的性能要求,易于推广使用。
文档编号H04N5/50GK1213250SQ98103479
公开日1999年4月7日 申请日期1998年8月5日 优先权日1998年8月5日
发明者郑宝辉 申请人:国家科学技术委员会高技术研究发展中心
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1