一种信号转换方法及装置的制造方法_2

文档序号:9931064阅读:来源:国知局
接口模块用于根据上层配置生成各类参数,包括LVDS接收解调参数、RGB解码参数、LVDS图像产生方式参数、V-BY-ONE模组Iane数、V-BY-ONE模组分屏模式设置参数、V-BY-ONE场频倍增设置参数以及V-BY-ONE信号输出参数;LVDS图像产生方式参数包括可连接的图像信号源数量,各图像信号源输入的图像的link数;
[0044]LVDS信号处理模块用于对各link的LVDS图像信号进行接收解调并缓存,生成图像行场同步的数据;LVDS图像产生模块用于对该图像行场同步的数据进行RGB解码,获得各图像信号源的各个link的RGB图像信号。
[0045]优选地,上述信号转换装置,其LVDS信号处理模块包括依次连接的LVDS信号接收模块和LVDS信号同步缓存模块;LVDS信号接收模块根据LVDS接收解调参数对从各图像信号源接入的各link的LVDS图像信号进行接收解调,生成每个link的并行解调数据;LVDS信号同步缓存模块对上述并行解调数据进行缓存。
[0046]优选的,上述信号转换装置,其V-BY-ONE信号产生模块包括图像数据缓存模块、图像数据读写控制模块、存储模块、V-BY-ONE图像场频倍增模块、V-BY-ONE信号输出模块;
[0047]其中,V-BY-ONE图像场频倍增模块通过图像数据读写控制模块与图像数据缓存模块连接;图像数据读写控制模块还与存储模块连接;
[0048]图像数据缓存模块根据接收的时序对接收到的各lane数据进行本地缓存;在一帧起始时,图像数据读写控制模块将缓存后的数据写入存储模块;当一帧中的该路lane数据全部写入到存储模块中时,V-BY-ONE图像场频倍增模块在V-BY-ONE倍增时序控制下,通过图像数据读写控制模块模块对存储模块进行读写控制,从中读出lane数据;V-BY-ONE信号输出模块根据V-BY-ONE信号输出参数,对各lane并行的数据进行串化处理,转换成V-BY-ONE传输信号。
[0049]优选地,上述存储模块包括并列的两个存储单元,分别为第一存储单元与第二存储单元;
[0050]第一存储单元与第二存储单元均用于存储缓存后的lane数据;在一帧起始时,图像数据读写控制模块将缓存后的数据写入第一存储单元中,当一帧中的该路lane数据全部写入到第一存储单元后,V-BY-ONE图像场频倍增模块从第一存储单元中读出lane数据;
[0051]图像数据读写控制模块控制两个存储单元分别的同时进行读与写数据操作:具体地,当一个存储单元在写入某一帧Iane数据的同时,另一存储单元读出上一帧的数据;两个存储单元以乒乓操作方式交替进行读写操作;而V-BY-ONE图像场频倍增模块则按倍增时序和参数的控制,在写入一帧的时间段内,多次读出一帧的Iane数据,将其依次排列在IaneO?lane3的数据信号上;
[0052]由于存储单元的的写入与读出的总吞吐量相同,故图像数据读写控制模块和V-BY-ONE图像场频倍增模块能连续的进行各lane数据的倍场频操作,避免了因存储单元写满或读空所导致的数据丢失或操作停顿的问题。
[0053]总体而言,通过本发明所构思的以上技术方案与现有技术相比,能够取得下列有益效果:
[0054](I)本发明提供的信号转换方法及装置,将传统图像信号源输出的低场频刷新率的无法正常点亮V-BY-ONE模组的LVDS数据,进行图像数据分割处理、图像场频倍增处理,以达到V-BY-ONE模组的点屏要求;实现了通过传统的图像信号源输出静态图像来点亮各种Iane数与分屏类型的V-BY-ONE模组的目的,如4Lane模组、8Lane模组、16Lane模组、32Lane模组,二分屏模组、四分屏模组、八分屏模组、十六分屏模组;
[0055](2)本发明提供的信号转换方法及装置,可根据图像信号源所能显示的最大图像分辨率,可将一幅V-B Y-ONE模组图像分为不同部分,每个图像信号源同时输出各自部分的图像;即按照实际点屏分辨率,用一台或多台传统图像信号源共同输出所显示V-BY-ONE图像的某一部分图像信号;
[0056](3)本发明提供的信号转换方法,其步骤(5)通过将数据信号变换成标准化的数据格式,便于后续V-BY-ONE lane数据和场频倍增处理,提高了V-BY-ONE数据实现的可靠性;并且消除了图像信号源的因素(包括图像信号源数量、每个图像信号源输出link数、图像信号源连接方式与传输编码方式)对后续信号处理的影响,使得后续处理可按照统一的处理方式进行,从而简化产品设计、提高输出数据性能;并且,由于V-BY-ONE图像数据量和数据传输速率远远高于传统LVDS图像,故采用标准化的多link数据的并行处理方式降低了数据处理速率,从而能易于应用,且可移植到不同电子器件上中实现,减少了实现成本,并确保实现的稳定性;
[0057](4)本发明提供的信号转换方法及装置,通过上层接口模块,接收外部配置,可适应不同分辨率的V-BY-ONE模组,并可适于各种传统图像信号源输入的LVDS图像信号,具有操作简便快捷的优点;
[0058](5)本发明提供的信号转换装置,可通过FPGA芯片来实现,技术方案灵活,而且实现成本较低,具有工作性能稳定的特点。
【附图说明】
[0059]图1是本发明实施例提供的信号转换装置的功能示意图;
[0060]图2是本发明实施例提供的信号转换装置的LVDS信号处理模块示意图;
[0061 ]图3是本发明实施例提供的信号转换装置的V-BY-ONE信号输出模块示意图;
[0062]图4是本发明实施例提供的信号转换装置的V-BY-ONE信号产生模块示意图;
[0063]图5是由4台图像信号源转换生成用于V-BY-ONE模组点屏测试信号的示意图;
[0064]图6是由16台图像信号源转换生成用于V-BY-ONE模组点屏测试信号的示意图。
[0065]在所有附图中,相同的附图标记用来表示相同的元件或结构,其中:1_上层接口模块、2-LVDS信号接收模块、3-LVDS信号同步缓存模块、4-LVDS图像产生模块、5-V-BY-0NE图像恢复模块、6-V-BY-0NE各Lane图像数据产生模块、7-V-BY-0NE图像同步模块、8-V-BY-0NE图像时序计算模块、9-V-BY-0NE图像时序倍增模块、1-V-BY-ONE信号输出模块、10_1_第一V-BY-ONE信号产生模块、10-2-第二 V-BY-ONE信号产生模块、10-3-第三V-BY-ONE信号产生模块、10-4-第四V-BY-ONE信号产生模块、10-5-第五V-BY-ONE信号产生模块、10-6-第六V-BY-ONE信号产生模块、10-7-第七V-BY-ONE信号产生模块、10-8-第八V-BY-ONE信号产生模块、101-图像数据缓存模块、102-图像数据读写控制模块、103-存储模块、104-V-BY-0NE图像场频倍增模块、105-V-BY-0NE信号输出模块、103A-第一存储单元、103B第二存储单元。
【具体实施方式】
[0066]为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。此外,下面所描述的本发明各个实施方式中所涉及到的技术特征只要彼此之间未构成冲突就可以相互组合。
[0067]图1所示,是发明实施例提供的信号转换装置的功能示意图,包括固化在一颗可编程逻辑器件上的上层接口模块1、LVDS信号处理模块、LVDS图像产生模块4、V-BY-ONE图像恢复模块5、V-BY-ONE各Lane图像数据产生模块6、V-BY-ONE图像同步模块7、V-BY-ONE图像时序计算模块8、V-BY-ONE图像时序倍增模块9和V-BY-ONE信号输出模块1。
[0068]LVDS信号处理模块如图2所示意的,包括依次连接的LVDS信号接收模块2和LVDS信号同步缓存模块3;
[0069]本实施例中,V-BY-ONE信号输出模块10如图3所示意的,包括8个并列的V-BY-ONE信号产生模块;V-BY-ONE信号产生模块如图4所示意的,包括图像数据缓存模块101、图像数据读写控制模块102、存储模块103、V-BY-0NE图像场频倍增模块104、V-BY-0NE信号输出模块105;其中,V-BY-ONE图像场频倍增模块104通过图像数据读写控制模块102与图像数据缓存模块101连接;图像数据读写控制模块102还与存储模块103连接;其中,存储模块103包括包括两个存储单元,分别为第一存储单元103A与第二存储单元103B;实施例中,第一存储单元与第二存储单元均采用DDR。
[0070]采用本实施例提供的信号转换装置,实现采用低分辨率图像信号源点亮超高分辨率V-BY-ONE显示模组的信号转换方法,具体如下:
[0071](I)据所显示的V-BY-ONE模组的分辨率与所用传统图像信号源的最高可产生图像的分辨率来确定要所需要采用的同图像信号源的数量;
[0072 ] 当V-BY-ONE模组的为4k分辨率(3840X2160,场频120Hz ),而所用传统图像信号源所能产生图像信号的最高分辨率为1920 X 1080,场频30Hz;则需要4个这种图像信号源同时产生V-BY-ONE图像的不同区域的部分图像信号,如图5所示;若所采用的传统图像信号源最高能支持的分辨率为3840X2160,场频30Hz,则只用一台图像信号源即可;即本发明的装置及方法,所采用图像信号源的个数是可根据用户需求灵活配置的;
[0073]实施例中,所采用的图像信号源所能支持的分辨率达到1920X 1080,场频30Hz;在4台图像信号源显示V-BY-ONE模组图像前,需要将图5所示的标准的4k分辨率的图片,裁剪成4幅1920 X 1080的图片;
[0074]若需要显示8k V-BY-ONE模组图像(7680 X 4320),则需要16台这样的图像信号源以产生各自部分区域的模组图像,如图6所示;
[0075]各图像信号源以相同的LVDS设置参数(相同的LVDSI ink数、LVDS编码方式、传输速率)产生各自的LVDS图像信号送到LVDS信号接收模块2;
[0076](2)根据上层配置生成上层控制信号,包括LVDS接收解调参数、RGB解码参数、LVDS图像产生方式参数、V-BY-ONE模组Iane数参数、V-BY-ONE模组分屏模式设置参数、V-BY-ONE场频倍增设置参数以及V-BY-ONE信号输出参数;LVDS图像产生方式参数包括可连接的图像信号源数量,各图像信号源输入的图像的I ink数;
[0077](3)LVDS信号接收模块2根据LVDS接收解调参数对各个图像信号源的每个link的LVDS图像信号进行接收解调,生成每个link的并行解调数据;
[0078]其中,LVDS接收解调参数包括:每个link的LVDS端接匹配阻抗值、接收均衡值、传输延迟调整参数、LVDS VESA、JEIDA解码设置、LVDS传输时钟模式;
[0079](4)LVDS信号同步缓存模块3对上述各个link的并行解调数据进行缓存,使得输出的各个link数据均为图像行场同步的数据;
[0080](5)
当前第2页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1