全桥式转换电路及全桥驱动控制电路的制作方法

文档序号:8051486阅读:409来源:国知局
专利名称:全桥式转换电路及全桥驱动控制电路的制作方法
技术领域
本发明是关于ー种全桥驱动控制电路及全桥式转换电路,尤指ー种具有软开关功能的全桥驱动控制电路及全桥式转换电路。
背景技术
已知的直流转直流转换电路的种类包含升压转换电路(St印-UpConverter)、降压转换电路(Step-Down Converter)、反激式转换电路(FlybackConverter)、正激式转换电路(Forward Converter)、半桥式转换电路(Half-BridgeConverter)、全桥式转换电路(Full-Bridge Converter)等。请參见图1,为已知的全桥式转换电路的电路示意图。全桥式转换电路包含一第一晶体管开关Ml、一第二晶体管开关M2、一第三晶体管开关M3、一第四晶体管开关M4、ー变压 器T、第一整流ニ极管D1、第二整流ニ极管D2、ー电感L及ー输出电容Co。第一晶体管开关Ml及第三晶体管开关M3的一端连接ー输入电源VIN,而另一端分别连接变压器T 一次侧的两端。第二晶体管开关M2及第四晶体管开关M4的一端接地,而另一端也分别连接变压器T一次侧的两端。变压器T的二次侧两端分别连接第一整流ニ极管Dl及第ニ整流ニ极管D2,以将整流后的电カ储存于电感L及输出电容Co。第一控制信号SI、第二控制信号S2、第三控制信号S3以及第四控制信号S4分别控制上述四个晶体管开关Ml M4的切換。请同时參见图2,为图I所示全桥式转换电路中晶体开关切换的时序示意图。第一控制信号SI及第四控制信号S4同相位而第二控制信号S2及第三控制信号S3也同相位。因此,第一晶体管开关Ml及第四晶体管开关M4会同时导通以提供一导电路径由输入电源VIN通过第一晶体管开关Ml、变压器T 一次侧、第四晶体管开关M4而到地。此时,变压器T 二次侧产生ー感应电流经第一晶体管Dl而至电感L及输出电容Co以储能。当第二晶体管开关M2及第三晶体管开关M3同时导通时,也形成另ー导电路径由输入电源VIN通过第三晶体管开关M3、变压器T 一次侧、第二晶体管开关M2而到地。此时,变压器T 二次侧产生一感应电流经第ニ晶体管D2而至电感L及输出电容Co以储能。切换式转换电路虽然转换效率高,然而实际操作时能会有导通损失(ConductionLoss)、切换损失(Switch Loss)等。而在目前节能的趋势下,各国纷纷订立严谨的电源效率的法规及认证(例如美国的80PLUS认证),这些规范及认证所要求的转换效率已非已知的转换电路所能轻易达到。因此,如何提供更高效率的切换式转换电路已成为目前重要的课题。

发明内容
鉴于现有技术中的切换式转换电路转换效率不足法规要求及无法通过ー些认证规范,本发明的目的在于提供ー种全桥式转换电路及全桥驱动控制电路,通过零电压切换及零电流切換的方式,使全桥式转换电路以软开关方式进行开关切换而达到降低切换损失的优点,以提供符合法规及认证的要求。
为达上述目的,本发明提供了一种全桥式转换电路,用以提供一直流输出。全桥式转换电路包含一谐振单元、一第一晶体管开关、一第二晶体管开关、一第三晶体管开关、一第四晶体管开关、一整流单元以及一全桥驱动控制电路。谐振单元包含一一次侧及一二次侦U。第一晶体管开关耦接一输入电源及一次侧的ー第一端。第二晶体管开关耦接一次侧的第一端以及一共同电位。第三晶体管开关耦接输入电源及一次侧的ー第二端。第四晶体管开关耦接一次侧的第二端以及共同电位。整流单元耦接谐振单元的二次侧,用以对谐振单元的电カ进行整流而输出直流输出。全桥驱动控制电路,以ー操作频率控制第一晶体管开关、第二晶体管开关、第三晶体管开关及第四晶体管开关的导通及关闭,使第一晶体管开关及第ニ晶体管开关不同时导通且第三晶体管开关及第四晶体管开关不同时导通,其中操作频率高于谐振単元的一谐振频率。本发明同时提供了一种全桥驱动控制电路,包含一反馈控制电路及一全桥驱动电路。反馈控制电路根据一反馈检测信号产生ー脉宽控制信号。全桥驱动电路根据脉宽控制信号产生ー第一控制信号、一第二控制信号、一第三控制信号以及ー第四控制信号,用以分别控制一全桥式开关电路中的第一晶体管开关、第二晶体管开关、第三晶体管开关及第四晶体管开关的导通及关闭,其中第一晶体管开关及第四晶体管开关控制一第一导通路径,第二晶体管开关及第三晶体管开关控制一第二导通路径,第一晶体管开关与第二晶体管开 关形成一第一直臂且第三晶体管开关与第四晶体管开关形成一第二直臂。其中,全桥驱动电路于第一导通路径关闭后才导通第二晶体管开关及第三晶体管开关其中之一,于第二导通路径关闭后才导通第一晶体管开关及第四晶体管开关其中之一,第一晶体管开关与第二晶体管开关不同时导通且第二晶体管开关与第三晶体管开关不同时导通。本发明同时提供了一种全桥驱动控制电路,包含一反馈控制电路、一频率产生器及一全桥驱动电路。反馈控制电路根据一反馈检测信号产生ー脉宽控制信号,而频率产生器产生ー频率信号。全桥驱动电路根据脉宽控制信号及频率信号产生ー第一控制信号、一第二控制信号、一第三控制信号以及ー第四控制信号,用以分别控制ー全桥式开关电路中的第一晶体管开关、第二晶体管开关、第三晶体管开关及第四晶体管开关的导通及关闭,其中第一晶体管开关及第四晶体管开关控制一第一导通路径,第二晶体管开关及第三晶体管开关控制一第二导通路径,第一晶体管开关与第二晶体管开关形成一第一直臂且第三晶体管开关与第四晶体管开关形成一第二直臂。其中,全桥驱动电路于第一导通路径关闭后才导通第二晶体管开关及第三晶体管开关其中之一,于第二导通路径关闭后才导通第一晶体管开关及第四晶体管开关其中之一,第一晶体管开关与第二晶体管开关不同时导通且第二晶体管开关与第三晶体管开关不同时导通。本发明通过零电压切换或/及零电流切換的方式,使全桥式转换电路以软开关方式进行开关切换而达到降低切换损失的优点,以提供符合法规及认证的要求。以上的概述与接下来的详细说明皆为示范性质,是为了进ー步说明本发明的申请专利范围。而有关本发明的其它目的与优点,将在后续的说明与附图加以阐述。


图I为已知的全桥式转换电路的电路示意图;图2为图I所不全桥式转换电路中晶体开关切换的时序不意图3a 3d为根据本发明ー第一较佳实施例的全桥式转换电路中的一次侧的晶体管开关的切换时序示意图;图4为实施图3a 3d所示切换时序的全桥式转换电路的电路示意图;图5a 5h为根据本发明ー第二较佳实施例的全桥式转换电路中的一次侧的晶体管开关的切换时序示意图;图6为实施图5a 5h所示切换时序的全桥式转换电路的电路示意图;图7a 7h为根据本发明ー第三较佳实施例的全桥式转换电路中的一次侧的晶体管开关的切换时序示意图;图8为实施图7a 7h所示切换时序的全桥式转换电路的电路示意图;图9根据本发明的另ー实施例的全桥式转换电路的电路示意图; 图10根据本发明的再一实施例的全桥式转换电路的电路示意图;图11为根据图10所示实施例加入软开关电容的电路示意图。主要组件符号说明现有技术第一晶体管开关Ml第二晶体管开关M2第三晶体管开关M3第四晶体管开关M4变压器T第一整流ニ极管Dl第二整流ニ极管D2电感 L输出电容Co输入电源VIN第一控制信号SI第二控制信号S2第三控制信号S3第四控制信号S4本发明全桥驱动控制电路100、200、300、400、500參考电压调整电路101误差放大器102、202、302、402、502反馈控制电路110、210、310、410、510比较器 111、204、205、207、272、274、304、311、321、372、374、404、411、421、472、474、504、511、521、572、574D 型触发器 114、216、226、315与门119、129、218、219、228、229全桥驱动电路120、220、320、420、520频率产生器125
负载130电流检测电阻135隔离电路155同步整流控制器280、380、480、580隔离电路385第一晶体管开关Ml第二晶体管开关M2
第三晶体管开关M3第四晶体管开关M4第五晶体管开关M5第六晶体管开关M6第七晶体管开关M7第八晶体管开关M8变压器T谐振电容Cr谐振电感L第一控制信号SI第二控制信号S2第三控制信号S3第四控制信号S4输入电源VIN第一输入端LI第二输入端L2第一整流ニ极管Dl第二整流ニ极管D2反馈检测信号FB脉宽控制信号PC直流调光信号D⑶頂频率设定单元Rfrq输入电压检测电路Rin脉宽调变信号pwm输入端D输入端C反相输出端Q’输出端Q单击电路203RS 触发器 206、316、318、326、328、416、418、426、428、516、518、526、528或门208、215电容 2O9、309、409、509
延迟电路212、217、222、227、312、317、322、327、412、417、422、427、517、527发光二极管模块230、330、430、530电压检测电路235、535均流单元240、440、540端电压选择单元245、445保护电路270、370、470、570逻辑单元276、376、476、576反相器306、406、506、515
异或门308、408、508分压器335电流源340參考电压信号Vref电流源IS开关Swl、Sw2切换信号S2’、S4’、S1’、S3’频率检测參考信号Vfr第一频率检测信号Sil第二频率检测信号Si2设定端S重设端R输出电容Co电压检测信号VFB逻辑判断信号Pau错误信号Fault调光信号DM过高压判断信号Vovp过低压判断信号Vuvp软开关电容Cl、C具体实施例方式请參见图3a 3d,为根据本发明ー第一较佳实施例的全桥式转换电路中的一次侧的晶体管开关的切换时序示意图。在上述附图中,仅显示本发明的全桥式转换电路的第一晶体管开关Ml、第二晶体管开关M2、第三晶体管开关M3、第四晶体管开关M4,以及ー谐振単元的一次侧一即变压器T的一次侧及ー谐振电容Cr。第一晶体管开关Ml、第二晶体管开关M2、第三晶体管开关M3及第四晶体管开关M4分别受ー第一控制信号SI、一第二控制信号S2、一第三控制信号S3及一第四控制信号S4的控制而切換,且上述控制信号SI S4的频率高于谐振単元的谐振频率。首先,请參见图3a,第一晶体管开关Ml和第四晶体管开关M4导通以提供一第一导通路径,而第二晶体管开关M2和第三晶体管开关M3关闭。此吋,ー输入电源VIN的电流流经第一晶体管开关Ml、谐振单元的一次侧及第四晶体管开关M4到地,即电流方向由第一输入端LI到第二输入端L2。然后,请參见图3b,第一晶体管开关Ml和第四晶体管开关M4关闭使第一导通路径也关闭,此时第二晶体管开关M2和第三晶体管开关M3仍关闭。由于谐振单元同时具有电感成分及电容成分,因此会表现电感的电流连续特性,因此在谐振单元中的电流会維持由第一输入端LI到第二输入端L2的方向而经由第二晶体管开关M2及第三晶体管开关M3的体ニ极管续流。再来,请參见图3c,因第二晶体管开关M2及第三晶体管开关M3的体ニ极管导通使第二晶体管开关M2及第三晶体管开关M3上的跨压维持在负的ニ极管顺向偏压,也就是接近零电压,此时第二晶体管开关M2和第三晶体管开关M3导通而提供一第二导通路径以提供ー驱动电压(即输入电源VIN)于谐振単元之上,使电流方向由第一输入端LI到第二输入端L2转变为由第二输入端L2到第一输入端LI。而此时的第一晶体管开关Ml和第四晶体管开关M4为关闭。然后,请參见图3d,第二晶体管开关M2和第三晶体管开关M3关闭使第二导通路径也关闭,此时第一晶体管开关Ml和第四晶体管开关M4仍关闭。在谐振单元中的电流会維持由第二输入端L2到第一输入端LI的方向而经由第四晶体管开关M4及第一晶体管开关Ml的体ニ极管续流。接着回到图3a,第一晶体管开关Ml和第四晶体管开关M4导通以提供一第一导通路径,而第二晶体管开关M2和第三晶体管开关M3关闭。如此周而复始,进行全桥式晶体管开关的切換。 由于四个控制信号SI S4的频率高于谐振単元的谐振频率,因此可确保第一晶体管开关Ml、第二晶体管开关M2、第三晶体管开关M3以及第四晶体管开关M4在被导通吋,其体ニ极管仍流经电流,也就是维持在顺向偏压状态,使对应的晶体管开关的切換为零电压切换(Zero Voltage Switch)而减少切换损失。请參见图4,为实施图3a 3d所示切换时序的全桥式转换电路的电路示意图。全桥式转换电路包含一谐振单元、一全桥式开关电路、一整流单元以及ー全桥驱动控制电路100,用以提供一直流输出。全桥式开关电路包含一第一晶体管开关Ml、一第二晶体管开关M2、一第三晶体管开关M3及一第四晶体管开关M4,其中第一晶体管开关Ml及第四晶体管开关控制一第一导通路径,第二晶体管开关M2及第三晶体管开关M3控制ー第二导通路径。谐振单元包含一一次侧及一二次侧,谐振単元的一次侧部分主要包含ー谐振电容Cr、ー变压器T的一次侧,谐振単元的二次侧部分主要包含变压器T的二次侧及ー谐振电感L,而整流単元包含一第一整流ニ极管Dl以及ー第二整流ニ极管D2。第一晶体管开关Ml的一端率禹接ー输入电源VIN,而另一端稱接谐振单兀的一次侧的ー第一输入端LI。第二晶体管开关M2的一端耦接谐振単元的一次侧的第一输入端LI而另一端耦接一共同电位,在本实施例为零电位(接地)。因此,第一晶体管开关Ml与第二晶体管开关M2于输入电源VIN及共同电位之间形成一第一直臂。第三晶体管开关M3的一端稱接输入电源VIN,而另一端f禹接谐振单元的一次侧的ー第二输入端L2。第四晶体管开关的一端耦接谐振単元的一次侧的第ニ输入端L2,而另一端耦接共同电位。因此,第三晶体管开关M3与第四晶体管开关M4于输入电源VIN及共同电位之间形成一第二直臂。谐振电容Cr与变压器T的一次侧串联于第一输入端LI及第ニ输入端L2之间。第一整流ニ极管Dl以及第二整流ニ极管D2的正端分别耦接变压器T 二次侧的两端,而其负端均耦接谐振电感L。变压器T 二次侧的线圈为中央抽头并接地。整流单元另外包含ー输出电容Co,将谐振电感L传来的电カ进行滤波而提供直流输出给ー负载130,在本实施例中,负载为ー发光二极管模块。一电流检测电阻135耦接负载130,以根据负载130的流经电流大小而产生一反馈检测信号FB,并通过隔离电路155传至全桥驱动控制电路100。全桥驱动控制电路100根据反馈检测信号FB调整控制信号SI S4的占空比(Duty Cycle),而控制输入电源VIN通过四个晶体管开关Ml M4、谐振単元、整流単元而传送至负载130的电カ大小。隔离电路155可视实际电路设计的需要加入或省略,本说明书的其它实施例亦相同。全桥驱动控制电路100包含一反馈控制电路110以及ー全桥驱动电路120。反馈控制电路110根据反馈检测信号FB产生ー脉宽控制信号PC。全桥驱动电路120根据脉宽控制信号PC产生ー第一控制信号SI、一第二控制信号S2、一第三控制信号S3以及ー第四控制信号S4,以分别控制第一晶体管开关Ml、第二晶体管开关M2、第三晶体管开关M3及第四晶体管开关M4的导通及关闭。反馈控制电路110包含ー參考电压调整电路101及ー误差放大器102。參考电压调整电路101接收一直流调光信号D⑶頂,以根据直流调光信号D⑶IM的准位产生对应的ー參考电压信号至误差放大器102的非反相输入端,而误差放大器102的反相输入端则接收反馈检测信号FB并据此产生ー脉宽控制信号PC。由于參考电压信号的准位会配合直流调光信号DCDIM的准位调整,使脉宽控制信号PC的准位也会随直 流调光信号DCDIM的准位变化,借此控制负载130中的发光二极管流经电流的大小而达到调光的作用。全桥驱动电路120包含一频率产生器125、一比较器111、一 D型触发器114及与门119、129。频率产生器125耦接ー频率设定单元Rfrq,以根据频率设定单元Rfrq来调整所产生的ー频率信号的频率,在本实施例中,频率设定单元Rfrq为ー电阻。在本实施例中,频率产生器125为ー斜坡产生器,频率信号为ー斜坡信号。全桥驱动控制电路100还可包含ー输入电压检测电路Rin,耦接频率产生器125及输入电源VIN,使频率产生器125可以根据输入电源VIN的高低调整所产生的斜坡信号的振幅大小,在本实施例中,输入电压检测电路Rin为ー电阻。比较器111的非反相输入端接收脉宽控制信号PC而反相输入端接收上述的斜坡信号,并据此产生ー脉宽调变信号pwm。D型触发器114的输入端C接收脉宽调变信号pwm,输入端D耦接反相输出端Q’。与门119耦接比较器111的输出端及D型触发器的反相输出端Q’,而与门129耦接比较器111的输出端及D型触发器的输出端Q。当脉宽调变信号Pwm奇数次为高准位吋,使D型触发器的输出端Q输出高准位信号,而反相输出端Q’输出低准位信号。因此,此时仅有与门129会根据脉宽调变信号pwm的占空比产生第一控制信号SI及第四控制信号S4。当脉宽调变信号pwm偶数次为高准位时,使D型触发器的输出端Q输出低准位信号,而反相输出端Q’输出高准位信号。因此,此时仅有与门119会根据脉宽调变信号pwm的占空比产生第二控制信号S2及第三控制信号S3。因此,D型触发器114会产生除频的作用,使上述控制信号SI S4的频率为频率产生器125的斜坡信号频率的一半。使用者可以根据谐振单元的谐振频率调整频率设定单元Rfrq的阻值,使控制信号SI S4的频率高于谐振频率,而使晶体管开关Ml M4由关闭转为导通过程,其体ニ极管维持在顺向偏压下。较佳的设定为控制信号SI S4的频率略高于谐振频率,使晶体管开关Ml M4由关闭转为导通过程,谐振单元上的电流较小,以更进一步减少切換损失。而由于D型触发器114的输出端Q及反相输出端Q’的输出信号的相位相反,可确保控制信号S1、S4,以及控制信号S2、S3不会同时产生。如此,可避免第一直臂的第一晶体管开关Ml及第ニ晶体管开关M2同时导通,以及避免第二直臂的第三晶体管开关M3及第四晶体管开关M4同时导通。另外,输入电压检测电路Rin可使全桥驱动控制电路100达到前馈(FeedForward)功能,以对应不同的输入电源VIN做适当的调整。在本实施例中,频率产生器125的斜坡信号的振幅会随输入电源VIN的电压升高而变大。如此,可使本发明的全桥驱动控制电路100在不同电压的输入电源VIN时,会对应调整其反应速度。换句话说,对相同的功率需求的负载130,当输入电源VIN的电压较高时,全桥驱动控制电路100所产生的控制信号SI S4的占空比较低;当输入电源VIN的电压较低时,全桥驱动控制电路100所产生的控制信号SI S4的占空比较高。通过调整斜坡信号的振幅,可使进行调光时所造成的脉宽控制信号PC的准位变化范围不因输入电源VIN的电压而变化。因此,全桥驱动控制电路100通过前馈方式而达到补偿输入电源VIN的电压的差异。接着请參见图5a 5h,为根据本发明ー第二较佳实施例的全桥式转换电路中的一次侧的晶体管开关的切换时序示意图。与图3a 3d所示相较,本实施例的第一导通路径的第一晶体管开关Ml与第四晶体管开关M4以及第ニ导通路径的第二晶体管开关M2与 第三晶体管开关M3的导通及关闭的时间点并不相同,仍依然可以达到由关闭转为导通过程的零电压切换的优点。说明如下首先,请參见图5a,第一晶体管开关Ml和第四晶体管开关M4导通以提供一第一导通路径,而第二晶体管开关M2和第三晶体管开关M3关闭。此时,输入电源VIN的电流流经第一晶体管开关Ml、谐振单元的一次侧及第四晶体管开关M4到地,即电流方向由第一输入端LI到第二输入端L2。然后,请參见图5b,第四晶体管开关M4先关闭,而第一晶体管开关Ml仍导通,此时谐振単元中的电流会经由第三晶体管开关M3的体ニ极管续流。再来,请參见图5c,第三晶体管开关M3导通,使谐振单元的电流由流经第三晶体管开关M3的体ニ极管改为流经第三晶体管开关M3,而由于第三晶体管开关M3导通时两端的跨压小于体ニ极管的顺向偏压。因此相较图3a 3d所示的实施例,可減少体ニ极管所造成的功率损耗。然后,请參见图5d,第一晶体管开关Ml也关闭,谐振単元的电流改为流经第二晶体管开关M2的体ニ极管。再来,请參见图5e,第二晶体管开关M2随后导通,使谐振单元的电流由流经第二晶体管开关M2的体ニ极管改为流经第二晶体管开关M2以减少体ニ极管造成的功耗损失。此时,输入电源VIN通过第二导通路径施加驱动电压于谐振単元之上,使电流方向由第一输入端LI到第二输入端L2转变为由第二输入端L2到第一输入端LI。然后,请參见图5f,第三晶体管开关M3先关闭,而第二晶体管开关M2仍导通,此时谐振単元中的电流会经由第四晶体管开关M4的体ニ极管续流。再来,请參见图5g,第四晶体管开关M4导通,使谐振単元的电流由流经第四晶体管开关M4的体ニ极管改为流经第四晶体管开关M4以减少体ニ极管所造成的功率损耗。然后,请參见图5h,第二晶体管开关M2也关闭,谐振単元的电流改为流经第一晶体管开关Ml的体ニ极管。再来回到图5a,第一晶体管开关Ml随后导通,使谐振单元的电流由流经第一晶体管开关Ml的体ニ极管改为流经第一晶体管开关Ml以减少体ニ极管造成的功耗损失。此时,输入电源VIN通过第一导通路径施加驱动电压于谐振单兀之上,使电流方向由第二输入端L2到第一输入端LI转变为由第一输入端LI到第二输入端L2。通过上述说明可知,本实施例可进ー步減少切换过程体ニ极管所造成的功率损耗,使全桥式转换电路的转换效率可更高。除了上述的切换顺序外,本发明的切换电路也可以其它的切换顺序来达到零电压切換的软开关功能。这些切換顺序须符合如下的切换规则(I)由第一导通路径(第一晶体管开关Ml及第四晶体管开关M4导通,而第二晶体管开关M2及第三晶体管开关M3关闭)转换成第二导通路径(第二晶体管开关M2及第三晶体管开关M3导通,而第一晶体管开关Ml及第四晶体管开关M4关闭)吋i.首先关闭第一晶体管开关Ml及第四晶体管开关M4其中之一;ii.然后导通第二晶体管开关M2及第三晶体管开关M3中与被关闭的晶体管开关属同一直臂者;iii.然后关闭第一晶体管开关Ml及第四晶体管开关M4中尚未关闭者;以及

iv.最后导通第_■晶体管开关M2及第ニ晶体管开关M3中尚未导通者。上述步骤ii是为避免同一直臂的两个晶体管开关同时被导通时造成的输入电源VIN的电カ直接通过导通的两个晶体管开关下地而使晶体管开关毁损。另外,步骤ii与步骤iii的顺序可互调而不影响本发明的软开关作用。(2)由第二导通路径转换成第一导通路径时i.首先关闭第二晶体管开关M2及第三晶体管开关M3其中之一;ii.然后导通第一晶体管开关Ml及第四晶体管开关M4中与被关闭的晶体管开关属同一直臂者;iii.然后关闭第二晶体管开关M2及第三晶体管开关M3中尚未关闭者;以及iv.最后导通第一晶体管开关Ml及第四晶体管开关M4中尚未导通者;同样地,上述步骤ii是为避免同一直臂的两个晶体管开关同时被导通时造成的输入电源VIN的电カ直接通过导通的两个晶体管开关下地而使晶体管开关毁损。另外,步骤ii与步骤iii的顺序也可互调而不影响本发明的软开关作用。请參见图6,为实施图5a 5h所示切换时序的全桥式转换电路的电路示意图。全桥式转换电路包含一谐振单元、一全桥式开关电路、一整流单元以及ー全桥驱动控制电路200,用以转换一输入电源VIN成一直流输出以驱动ー发光二极管模块230。全桥式开关电路包含一第一晶体管开关Ml、一第二晶体管开关M2、一第三晶体管开关M3及一第四晶体管开关M4。谐振单元包含一一次侧及一二次侧,谐振単元的一次侧部分主要包含ー谐振电容Cr、一变压器T的一次侧,谐振单元的二次侧部分主要包含变压器T的二次侧及ー谐振电感L,而整流単元包含一同步整流控制器280、一第一整流ニ极管D1、一第二整流ニ极管D2、一第五晶体管开关M5及一第六晶体管开关M6以及输出电容Co。谐振单元及全桥式开关电路的电路连接关系和作用请參考图4的描述,不再累述,在此仅针对整流単元进行说明。第五晶体管开关M5及第六晶体管开关M6为N型金属氧化物半导体场效晶体管,耦接变压器T 二次侧的主线圈,以根据同步整流控制器280的同步控制信号进行同步整流,而将整流后的电カ储存至电感L及输出电容Co以驱动发光二极管模块230发光。第一整流ニ极管Dl及第ニ整流ニ极管D2分别耦接变压器T的二次侧的辅助线圈,以提供高于变压器T 二次侧的主线圈的电压至同步整流控制器280,使同步整流控制器280可以产生足够高准位的同步控制信号来导通第五晶体管开关M5及第六晶体管开关M6。在本实施例,同步整流控制器280根据变压器T 二次侧通过第一整流ニ极管Dl或第二整流ニ极管D2提供电流来判断导通及关闭第五晶体管开关M5及第六晶体管开关M6的时间点而达到同步整流的作用。当然,同步整流控制器280也可以检测流经第五晶体管开关M5及第六晶体管开关M6的电流或跨压(当跨压越小,代表流经的电流越小)来判断关闭的时间点。通过上述的同步整流控制,可使全桥式转换电路的转换效率进ー步提升。发光二极管模块230包含多个发光二极管串,每ー发光二极管串一端耦接整流単元的直流输出。一均流単元240具有多个均流端用以对应耦接发光二极管串的另一端,使每ー发光二极管串流经大致相同电流值。一端电压选择单元245耦接均流単元240的多个均流端,以根据多个均流端的电压产生一反馈检测信号FB。在本实施例中,端电压选择单元245是选择多个均流端中最低电压者的电压作为反馈检测信号FB输出。全桥驱动控制电路200包含一反馈控制电路210以及ー全桥驱动电路220。反馈控制电路210根据反馈检测信号FB产生ー脉宽控制信号PC。全桥驱动电路220根据脉宽控制信号PC产生ー第一控制信号SI、一第二控制信号S2、一第三控制信号S3以及ー第四控制信号S4,以分别控制第一晶体管开关Ml、第二晶体管开关M2、第三晶体管开关M3及第四晶体管开关M4的导通及关闭。反馈控制电路210包含一误差放大器202、一比较器204、ー谐振频率检测电路及ー导通计时电路。误差放大器202的反相输入端接收反馈检测信号 FB,而非反相端接收ー參考电压信号Vref,以产生ー误差放大信号。比较器204的反相输入端接收误差放大信号,而非反相输入端耦接导通计时电路以据此产生脉宽控制信号PC。导通计时电路包含一 SR触发器206、ー电容209、一电流源IS及开关Swl、Sw2,用以对每次第ー导通路径及第ニ导通路径的导通时间计时并产生ー计时信号。谐振频率检测电路包含ー单击电路203、比较器205、207及ー或门208,耦接谐振单元以检测谐振单元的谐振电流,用以判断谐振单元的谐振状态并决定全桥驱动电路200的一操作频率,使全桥驱动电路200的操作频率高于谐振单元的谐振频率。比较器205的反相输入端耦接ー频率检测參考信号Vfr而非反相输入端耦接谐振単元的第一输入端LI以接收一第一频率检测信号Si I。比较器207的反相输入端耦接频率检测參考信号Vfr而非反相输入端耦接谐振単元的第二输入端L2以接收一第二频率检测信号Si2。谐振单元上的电流流经第二导通路径时,会因流经第二晶体管开关M2 (具有一导通阻杭)而产生第一频率检测信号Sil,而流经第一导通路径时,会因流经第四晶体管开关M4而产生第二频率检测信号Si2。全桥驱动控制电路200预设为于全桥式转换电路启动之初将先导通第一导通路径,即输出第一控制信号SI及第四控制信号S4以分别导通第一晶体管开关Ml及第四晶体管开关M4,此时第二频率检测信号Si2的准位会开始上升。在此实施例中,频率检测參考信号Vfr可以为ー较低准位的电压信号,使谐振单元的电流于刚上升之初即可被谐振频率检测电路所检測。当第二频率检测信号Si2的准位高于频率检测參考信号Vfr,比较器207输出高准位信号。或门208接收比较器205、207的输出信号,此时将输出高准位信号,使触发单击电路203输出高准位信号触发RS触发器206的设定端S,使RS触发器206于反相输出端Q’输出低准位信号以关闭开关Sw2并于输出端Q输出高准位信号以导通开关Swl。此时导通计时电路中的电流源IS开始对电容209充电以产生ー计时信号。当电容209上的电压准位(计时信号的准位)高于误差放大器202所产生的误差放大信号的准位时,产生脉宽控制信号PC,使全桥驱动电路220关闭第一导通路径并同时触发RS触发器206的重设端R,关闭开关Swl及导通开关Sw2。如此,电容209放电而重设。当全桥驱动电路220依预定切换顺序而将导通第二晶体管开关M2及第三晶体管开关M3以导通第二导通路径后,此时第一频率检测信号Sil的准位会开始上升。当第一频率检测信号Sil的准位高于频率检测參考信号Vfr,比较器205输出高准位信号,通过或门208及单击电路203以触发RS触发器206的设定端S以关闭开关Sw2及导通开关Swl,使电流源IS开始对电容209充电。当电容209上的电压准位高于误差放大器202所产生的误差放大信号的准位时,产生脉宽控制信号PC,使全桥驱动电路220关闭第二导通路径。此时,脉宽控制信号PC同时触发RS触发器206的重设端R,关闭开关Swl及导通开关Sw2,使电容209因放电而重设。全桥驱动电路220包含ー或门215、D型触发器216、226、延迟电路212、222、217、227以及与门218、219、228、229,以根据预定的切換顺序导通第一导通路径及第ニ导通路径,并根据脉宽控制信号PC依序关闭第一导通路径及第ニ导通路径。D型触发器216的输入端C耦接反馈控制电路210以接收脉宽控制信号PC,反相输出端Q’耦接输入端D及延迟电路217,而输出端Q耦接延迟电路212。与门219耦接延迟电路217、D型触发器216的反相输出端Q’以据此产生第四控制信号S4。与门218耦接延迟电路212、D型触发器216的输出端Q以据此产生第三控制信号S3。或门215耦接与门218、219的输出端,而D型触发器226的输入端C耦接或门215的输出端。D型触发器226的反相输出端Q’耦接输入端 D及延迟电路227,而输出端Q耦接延迟电路222。与门229耦接延迟电路227、D型触发器226的反相输出端Q’以据此产生第二控制信号S2。与门228耦接延迟电路222、D型触发器226的输出端Q以据此产生第一控制信号SI。当全桥式转换电路启动之初,D型触发器216、226的输出端Q均输出低准位信号,而反相输出端Q’均输出高准位信号。延迟电路217、227分别延迟D型触发器216、226的反相输出端Q’的信号后输出第四控制信号S4及第ニ控制信号S2,以导通第四晶体管开关M4及第ニ晶体管开关M2。而或门215接收第四控制信号S4后,触发D型触发器226,使其输出端Q输出高准位信号而反相输出端Q’输出低准位信号。此时,与门229会停止输出第ニ控制信号S2以关闭第二晶体管开关M2,而与门228会因延迟电路222的延迟作用而经ー预定延迟时间后产生第一控制信号SI以导通第一晶体管开关Ml。通过上述电路安排,可确保第二晶体管开关M2关闭后经预定的死区时间后才导通第一晶体管开关Ml。此时,由于第一晶体管开关Ml及第四晶体管开关M4同时导通(请同时參见图5a),而使第一导通路径形成,谐振单元上的电流由第一输入端LI流至第二输入端L2并逐渐増加。当反馈控制电路210输出脉宽控制信号PC时,触发D型触发器216,使其输出端Q输出高准位信号而反相输出端Q’输出低准位信号。此时,与门219会先停止输出第四控制信号S4以关闭第四晶体管开关M4 (请參见图5b),而与门218会因延迟电路212的延迟作用而经ー预定延迟时间后产生第三控制信号S3以导通第三晶体管开关M3 (请參见图5c)。通过上述电路安排,可确保第四晶体管开关M4关闭后经预定的死区时间后才导通第三晶体管开关M3。而或门215接收第三控制信号S3后,触发D型触发器226,使其输出端Q转为输出低准位信号而反相输出端Q’输出高准位信号。此时,与门228先停止输出第一控制信号S I以关闭第一晶体管开关Ml (请參见图5d)而与门229则经延迟电路227延迟预定死区时间后输出第二控制信号S2以导通第二晶体管开关M2。此时,由于第二晶体管开关M2及第三晶体管开关M3同时导通(请參见图5e),而使第二导通路径形成。通过上述电路安排,可确保第一晶体管开关Ml关闭后经预定的死区时间后才导通第二晶体管开关M2。当反馈控制电路210再输出脉宽控制信号PC时,触发D型触发器216,使其输出端Q输出低准位信号而反相输出端Q’输出高准位信号。此时,与门218先停止输出第三控制信号S3以关闭第三晶体管开关M3(请參见图5f)而与门219则经延迟电路217延迟预定死区时间后输出第四控制信号S4以导通第四晶体管开关M4(请參见图5g)。通过上述电路安排,可确保第三晶体管开关M3关闭后经预定的死区时间后才导通第四晶体管开关M4。而或门215接收第四制信号S4后,触发D型触发器226,使其输出端Q转为输出高准位信号而反相输出端Q’输出低准位信号。此时,与门229先停止输出第二控制信号S2以关闭第二晶体管开关M2(请參见图5h)而与门228则经延迟电路222延迟预定死区时间后输出第一控制信号SI以导通第一晶体管开关Ml (请參见图5a)。全桥驱动控制电路200可更包含一保护电路270,用以于系统发生任何电路异常时,进入保护模式以减少电路的毁损的可能。在本实施例中,保护电路270包含了比较器272,274以及ー逻辑单元276。另外,可增加ー电压检测电路235 (例如分压器)耦接输出电容Co,以根据全桥式转换电路的直流输出电压产生ー电压检测信号VFB。比较器272的非反相输入端接收电压检测信号VFB而反相输入端接收ー过高压判断信号Vovp以据此产生ー过高压保护信号。比较器274的反相输入端接收电压检测信号VFB而非反相输入端接 收ー过低压判断信号Vuvp以据此产生ー过低压保护信号。逻辑单元276于接收比较器272所产生的过高压保护信号及比较器274所产生的过低压保护信号的任一吋,即输出电压大于ー过高压值或低于ー过低压值时,产生ー逻辑判断信号Pau至全桥驱动电路220中的与门218、219、228、229,使全桥驱动电路220停止产生第一控制信号SI、第二控制信号S2、第三控制信号S3以及第四控制信号S4。此时,第一晶体管开关Ml、第二晶体管开关M2、第三晶体管开关M3及第四晶体管开关M4均关闭,以停止继续传送电カ至谐振单元的二次侧。逻辑单元276也可以接收一外部信号以据此达到保护或停止电カ转换的作用。例如均流単元240可以检测发光二极管模块230的每ー发光二极管串的状态。当任ー发光ニ极管串短路或开路,造成该串的电流过大或为零,或者任一串过多发光二极管因毁损而使该串或其它均流端的电压过高时,均流単元240将产生ー错误信号Fault。此时,逻辑单元276也可产生逻辑判断信号Pau。逻辑单元276对于过高压保护信号、过低压保护信号及错误信号Fault可以持续保护状态直至全桥驱动控制电路200被重新启动,以避免停止传送电カ至谐振单元的二次侧时,状态暂时的解除而误判。而逻辑単元276也可以接收调光信号DM,以根据调光信号DM暂时停止及恢复传送电カ至谐振单元的二次侧而达到调光效果。根据上述说明,全桥驱动电路220根据预定的切換顺序导通第一导通路径及第ニ导通路径,并根据脉宽控制信号PC依序关闭第一导通路径及第ニ导通路径。而且,全桥驱动电路220利用预定死区时间的设定,可使第一导通路径及第ニ导通路径其中之一关闭后经预定时间才导通另一。另外,可将图6所示的实施例中的预定死区时间的设计应用至前述的切换规则,而使第一晶体管开关Ml以及该第二晶体管开关M2其中之一被关闭后,另ー于ー预定时间后被导通,而第三晶体管开关M3以及该第四晶体管开关M4也是其中之一被关闭后,另ー于预定时间后被导通。另外,也同时达到第一导通路径关闭并经ー预定时间后导通该第二晶体管开关M2及该第三晶体管开关M3其中之一,于第二导通路径关闭并经ー预定时间后导通第一晶体管开关Ml及该第四晶体管开关M4其中之一。借此而达到确保四个晶体管开关Ml M4于导通时体ニ极管维持在顺向导通状态。
接着请參见图7a 7h,为根据本发明ー第三较佳实施例的全桥式转换电路中的一次侧的晶体管开关的切换时序示意图。本实施例也是根据前述切换规则,将第一导通路径的第一晶体管开关Ml与第四晶体管开关M4以及第ニ导通路径的第二晶体管开关M2与第三晶体管开关M3的导通及关闭的时间点的调整,除依然可以达到由关闭转为导通过程的零电压切换的优点外,部分晶体管开关更可达到于导通转为关闭过程的零电流切换的优点,说明如下。首先,请參见图7a,第一晶体管开关Ml和第四晶体管开关M4导通以提供一第一导通路径,而第二晶体管开关M2和第三晶体管开关M3关闭。此时,电流方向由第一输入端LI到第二输入端L2。然后,请參见图7b,第四晶体管开关M4先关闭,而第一晶体管开关Ml仍导通,此时谐振単元中的电流会经由第三晶体管开关M3的体ニ极管续流。再来,请參见图7c,第三晶体管开关M3导通,使谐振单元的电流由流经第三晶体管开关M3的体ニ极管改为流经第三晶体管开关M3。然后,请參见图7d,第一晶体管开关Ml于电流接近零(方向由第一输入端LI到第二输入端L2)但仍大于零时关闭,此时第一晶体管开关Ml的关闭切 换几乎等于零电流切換,这时谐振単元的电流改为流经第二晶体管开关M2的体ニ极管。再来,请參见图7e,第二晶体管开关M2随后导通(此时电流方向由第一输入端LI到第二输入端L2),使谐振单元的电流由流经第二晶体管开关M2的体ニ极管改为流经第二晶体管开关M2。此时,输入电源VIN通过第二导通路径施加驱动电压于谐振单元之上,使电流方向由第一输入端LI到第二输入端L2转变为由第二输入端L2到第一输入端LI。然后,请參见图7f,第二晶体管开关M2先关闭,而第三晶体管开关M3仍导通,此时谐振単元中的电流会经由第一晶体管开关Ml的体ニ极管续流。再来,请參见图7g,第一晶体管开关Ml导通,使谐振単元的电流由流经第一晶体管开关Ml的体ニ极管改为流经第一晶体管开关Ml。然后,请參见图7h,第三晶体管开关M3于电流接近零(方向由第二输入端L2到第输一入端LI)但仍大于零时关闭,此时第三晶体管开关M3的关闭切換几乎等于零电流切換,谐振单元的电流改为流经第四晶体管开关M4。再来回到图7a,第四晶体管开关M4随后导通,使谐振单元的电流由流经第四晶体管开关M4的体ニ极管改为流经第四晶体管开关M4。此时,输入电源VIN通过第一导通路径施加驱动电压于谐振単元之上,使电流方向由第二输入端L2到第一输入端LI转变为由第一输入端LI到第二输入端L2。通过导通时间的调整,使第一晶体管开关Ml及第三晶体管开关M3于导通转为关闭本质上为零电流切換,因此可进一步减少全桥式开关电路的切换损失。请參见图8,为实施图7a 7h所示切换时序的全桥式转换电路的电路示意图。全桥式转换电路包含一谐振单元、一全桥式开关电路、一整流单元以及ー全桥驱动控制电路300,用以转换一输入电源VIN成一直流输出以提供ー发光二极管模块330发光所需的电力。全桥式开关电路包含一第一晶体管开关Ml、一第二晶体管开关M2、一第三晶体管开关M3及一第四晶体管开关M4。谐振单元包含一一次侧及一二次侧,谐振単元的一次侧部分主要包含ー谐振电容Cr、一变压器T的一次侧,谐振单元的二次侧部分主要包含变压器T的ニ次侧及ー谐振电感L,而整流単元包含一同步整流控制器380、ー隔离电路385、一第七晶体管开关M7、一第八晶体管开关以及输出电容Co。谐振单元及全桥式开关电路的电路连接关系和作用请參考图4的描述不再累述,在此针对整流单元说明。第七晶体管开关M7及第八晶体管开关M8为P型金属氧化物半导体场效晶体管,耦接变压器T 二次侧,以根据同步整流控制器380的同步控制信号进行同步整流。隔离电路385接收全桥驱动控制电路300的一第二控制信号S2及一第四控制信号S4,以产生同步整流信号至同步整流控制器380,使同步整流控制器380据此产生同步控制信号来导通及关闭第七晶体管开关M7及第八晶体管开关M8,例如当第二控制信号S2(或第四控制信号S4)为高准位时,先关闭第七晶体管开关M7及第八晶体管开关M8中的对应者,并延迟一预定时间后导通另ー个开关,以避免谐振电感L通过第七晶体管开关M7及第八晶体管开关M8逆流。隔离电路385可以是光耦合器、变压器等,其功能为隔离变压器T的一次侧及二次侧以符合安規。发光二极管模块330耦接ー电流源340,使发光二极管模块330可稳定流经ー预定电流。一分压器335耦接输出电容Co,以根据全桥式转换电路的直流输出电压产生一反馈检测信号FB。全桥驱动控制电路300包含一反馈控制电路310、一全桥驱动电路320及一保护电路370。反馈控制电路310根据反馈检测信号FB产生ー脉宽控制信号PC。全桥驱动电路320根据脉宽控制信号PC产生ー第一控制信号SI、一第二控制信号S2、一第三控制信号S3以及ー第四控制信号S4,以分别控制第一晶体管开关Ml、第二晶体管开关M2、第三晶体管开关M3及第四晶体管开关M4的导通及关闭。反馈控制电路310包含一误差放大器302、一比较器304及ー导通计时电路。误差放大器302的反相输入端接收反馈检测信号FB,而 非反相端接收ー參考电压信号Vref,以产生ー误差放大信号。比较器304的反相输入端接收误差放大信号,而非反相输入端耦接导通计时电路以据此产生脉宽控制信号PC。导通计时电路包含一反相器306、一异或门308、一电容309、一电流源IS及开关Swl、Sw2,用以对每次第ー导通路径及第ニ导通路径的导通时间计时并产生ー计时信号。当异或门308接收第二控制信号S2及收第四控制信号S4的任一吋,即关闭开关Sw2,并通过反相器306导通开关Swl。此时导通计时电路中的电流源IS开始对电容309充电以产生ー计时信号。当计时信号的准位高于误差放大器302所产生的误差放大信号的准位时,产生脉宽控制信号PC,使全桥驱动电路320关闭第一导通路径及第ニ导通路径。此时全桥驱动电路320停止产生第二控制信号S2及第四控制信号S4,故异或门308将导通开关Sw2并通过反相器306关闭开关Swl,以重设计时信号,即电容309的电压。全桥驱动电路320包含ー谐振频率检测电路、一 D型触发器315、RS触发器316、318、326、328以及延迟电路312、322、317、327,以根据预定的切换顺序导通第一导通路径及第ニ导通路径,并根据脉宽控制信号PC依序关闭第一导通路径及第ニ导通路径。谐振频率检测电路包含比较器311、321,耦接谐振単元以检测谐振单元的谐振电流,用以判断谐振单元的谐振状态并决定全桥驱动电路300的一操作频率,使全桥驱动电路300的操作频率高于谐振単元的谐振频率。比较器311的反相输入端耦接ー频率检测參考信号Vfr而非反相输入端耦接谐振単元的第一输入端LI以接收一第一频率检测信号Sil。比较器321的反相输入端耦接频率检测參考信号Vfr而非反相输入端耦接谐振単元的第二输入端L2以接收ー第二频率检测信号Si2。请同时參见图7a 7h,全桥驱动控制电路300预设为于全桥式转换电路启动之初将先导通第一导通路径,即输出第一控制信号SI及第四控制信号S4以分别导通第一晶体管开关Ml及第四晶体管开关M4,并同时遮蔽(Blank)比较器311、321—预定遮蔽时间,以避免启动之初的误动作。当反馈控制电路310产生脉宽控制信号PC时,触发D型触发器315,使D型触发器315于输出端Q输出高准位信号,并进而触发RS触发器326以停止于输出端Q产生第四控制信号S4以关闭第四晶体管开关M4,同时RS触发器326将于反相输出端Q’产生一高准位信号,并经延迟电路327延迟后触发RS触发器328于输出端Q产生第三控制信号S3以导通第三晶体管开关M3。此时,谐振単元上的电流会因第一导通路径的关闭而变小,使第一输入端LI的电位逐渐上升。当上述电流小于ー预定电流值时,第一频率检测信号Sil的准位高于频率检测參考信号Vfr,使比较器311产生一高准位信号至RS触发器318的重设端R。此时RS触发器318停止于输出端Q产生第一控制信号SI以关闭第一晶体管开关M1,并于反相输出端Q’产生一高准位信号并经延迟电路312延迟后触发RS触发器316于输出端Q产生第二控制信号S2以导通第二晶体管开关M2。此时,第二导通路径被导通。当反馈控制电路310再产生脉宽控制信号PC时,触发D型触发器315,使D型触发器315于反相输出端Q’输出高准位信号,并进而触发RS触发器316以停止于输出端Q产生第二控制信号S2以关闭第二晶体管开关M2,同时RS触发器316将于反相输出端Q’产生一高准位信号,并经延迟电路317延迟后触发RS触发器318于输出端Q产生第一控制信号SI以导通第一晶体管开关Ml。此时,谐振単元上的电流会因第二导通路径的关闭而变小,使第二输入端L2的电位逐渐上升。当上述电流小于预定电流值时,第二频率检测信号Si2的准位高于频率检测參考信号Vfr,使比较器321产生一高准位信号至RS触发器 328的重设端R。此时RS触发器328停止于输出端Q产生第三控制信号S3以关闭第三晶体管开关M3,并于反相输出端Q’产生一高准位信号并经延迟电路322延迟后触发RS触发器326于输出端Q产生第四控制信号S4以导通第四晶体管开关M4。此时,第一导通路径再度被导通。保护电路370包含了比较器372、374以及ー逻辑单元376。比较器372及比较器374分别根据过高压判断信号Vovp、过低压判断信号Vuvp及电压检测电路335所产生的电压检测信号FB,于判断全桥式转换电路的输出电压过高或过低时,通知逻辑单元376。此时,逻辑单元376将逻辑判断信号Pau至全桥驱动电路320,使全桥驱动电路320停止产生第一控制信号SI、第二控制信号S2、第三控制信号S3以及第四控制信号S4。此时,第一晶体管开关、第二晶体管开关、第三晶体管开关及第四晶体管开关均关闭,以停止继续传送电力至谐振单元的二次侧。另外,逻辑单元376也可以接收调光信号DM,以根据调光信号DM暂时停止及恢复传送电カ至谐振单元的二次侧而达到调光效果。本实施是利用第一晶体管开关Ml及第三晶体管开关M3有部分导通的时间重叠方式(參见图7c、7g)来进ー步降低全桥式开关电路的切换损失。为使第一晶体管开关Ml及第三晶体管开关M3有部分时间同时导通,一般而言第一晶体管开关Ml及第三晶体管开关M3每一周期的导通时间会长于周期时间的一半。较佳的方式为固定第一晶体管开关Ml及第二晶体管开关M3的占空比,例如占空比为52%,而以调整第_■晶体管开关M2及第四晶体管开关M4的占空比来达到调整电カ的作用。当然,也可以固定第二晶体管开关M2及第四晶体管开关M4的占空比使导通时间重叠,而调整第一晶体管开关Ml及第三晶体管开关M3的占空比来调整电力。其详细电路运作,可參考图8所示实施例的描述中,将第一晶体管开关Ml及第ニ晶体管开关M2,以及第三晶体管开关M3及第四晶体管开关M4对调即是。请參见图9,根据本发明的另ー实施例的全桥式转换电路的电路示意图。与图8所示实施例相较,主要的差异为本实施例是将第三晶体管开关M3及第一晶体管开关Ml由关闭转为导通的时间点往后调整。详细说明如下全桥式转换电路包含一谐振单元、一全桥式开关电路、一整流单元以及一全桥驱动控制电路400,用以转换ー输入电源VIN成一直流输出以提供ー发光二极管模块430发光所需的电力。全桥式开关电路包含一第一晶体管开关Ml、一第二晶体管开关M2、一第三晶体管开关M3及一第四晶体管开关M4。谐振单元包含一一次侧及一二次侧,谐振単元的一次侧部分主要包含ー谐振电容Cr、一变压器T的一次侧,谐振单元的二次侧部分主要包含变压器T的二次侧及ー谐振电感L,而整流単元包含同步整流控制器480、一第五晶体管开关M5、一第六晶体管开关M6以及输出电容Co。谐振单元、全桥式开关电路及整流単元的电路连接关系和作用请參考上述该些实施例的相关描述,在此不再累述。发光二极管模块430包含多个发光二极管串,每ー发光二极管串一端耦接整流単元的直流输出。一均流単元440具有多个均流端用以对应耦接发光二极管串的另一端,使每ー发光二极管串流经大致相同电流值。一端电压选择单元445耦接均流单元440的多个均流端,以根据多个均流端的电压产生一反馈检测信号FB。

全桥驱动控制电路400包含一反馈控制电路410、一全桥驱动电路420及一保护电路470。反馈控制电路410根据反馈检测信号FB产生ー脉宽控制信号PC。全桥驱动电路420根据脉宽控制信号PC产生ー第一控制信号SI、一第二控制信号S2、一第三控制信号S3以及ー第四控制信号S4,以分别控制第一晶体管开关Ml、第二晶体管开关M2、第三晶体管开关M3及第四晶体管开关M4的导通及关闭。反馈控制电路410包含一误差放大器402、一比较器404及ー导通计时电路。导通计时电路包含一反相器406、一异或门408、ー电容409、一电流源IS及开关Swl、Sw2,用以对每次第ー导通路径及第ニ导通路径的导通时间计时并产生ー计时信号。反馈控制电路410各电路组件的连接关系及运作请參见图8的说明。全桥驱动电路420包含一谐振频率检测电路、RS触发器416、418、426、428以及延迟电路412、422、417、427,以根据预定的切換顺序导通第一导通路径及第ニ导通路径,井根据脉宽控制信号PC依序关闭第一导通路径及第ニ导通路径。谐振频率检测电路包含比较器411、421,耦接谐振単元以检测谐振单元的谐振电流,用以判断谐振单元的谐振状态并决定全桥驱动电路400的一操作频率,使全桥驱动电路400的操作频率高于谐振单元的谐振频率。比较器411的反相输入端耦接ー频率检测參考信号Vfr而非反相输入端耦接谐振单元的第一输入端LI以接收一第一频率检测信号Sil。比较器421的反相输入端耦接频率检测參考信号Vfr而非反相输入端耦接谐振単元的第二输入端L2以接收一第二频率检测信号 Si2。全桥驱动控制电路400预设为于全桥式转换电路启动之初将先导通第一导通路径,即输出第一控制信号SI及第四控制信号S4以分别导通第一晶体管开关Ml及第四晶体管开关M4,并同时遮蔽(Blank)比较器411、421—预定遮蔽时间,以避免启动之初的误动作。当反馈控制电路410产生脉宽控制信号PC时,触发RS触发器426停止产生第四控制信号S4以关闭第四晶体管开关M4,此时第一导通路径被关闭。当谐振单元的电流因释能而逐渐下降,使第一频率检测信号Sil的准位高于频率检测參考信号Vfr的准位吋,比较器411输出一切换信号S2’。切換信号S2’触发RS触发器428输出第三控制信号S3以导通第三晶体管开关M3。延迟电路417接收切换信号S2’,并经ー预定延迟时间后重置RS触发器418,以停止输出第一控制信号SI而关闭第一晶体管开关Ml。延迟电路412检测第一控制信号SI的下降沿,于判断第一控制信号SI由高准位转为低准位后一预定延迟时间,触发RS触发器416输出第二控制信号S2以导通第二晶体管开关M2。此时,第二导通路径被导通。当反馈控制电路410再度产生脉宽控制信号PC吋,触发RS触发器416停止产生第二控制信号S2以关闭第二晶体管开关M2,此时第二导通路径被关闭。当谐振单元的电流因释能而逐渐下降,使第一频率检测信号Si2的准位高于频率检测參考信号Vfr的准位吋,比较器421输出一切换信号S4’。切換信号S4’触发RS触发器418输出第一控制信号SI以导通第一晶体管开关Ml。延迟电路427接收切换信号S4’,并经ー预定延迟时间后重置RS触发器428,以停止输出第三控制信号S3而关闭第三晶体管开关M3。延迟电路422检测第三控制信号S3的下降沿,于判断第三控制信号S3由高准位转为低准位后一预定延迟时间,触发RS触发器426输出第四控制信号S4以导通第四晶体管开关M4。此时,第一导通路径再度被导通。保护电路470包含了比较器472、474以及ー逻辑单元476。比较器472及比较器474分别根据过高压判断信号Vovp、过低压判断信号Vuvp及端电压选择单元445所产生的反馈检测信号FB,于判断均流単元440的均流端中最低电压者的电压低于或高于预定电压 范围时通知逻辑单元476进入保护模式。均流単元440于检测到电路异常吋,也将产生一错误信号Fault至逻辑单元476,使逻辑单元476进入保护模式。另外,逻辑单元476也可以接收调光信号DM,以根据调光信号DM暂时停止及恢复传送电カ至谐振单元的二次侧而达到调光效果。请參见图10,根据本发明的再一实施例的全桥式转换电路的电路示意图。与图9所示实施例相较,主要的差异为本实施例是以频率产生器来取代谐振频率检测电路,使电路的电磁干扰(Electromagnetic Disturbance, EMI)更容易滤除,且不会有因可能的谐振频率检测错误而造成误切换问题。详细说明如下全桥式转换电路包含一谐振单元、一全桥式开关电路、一整流单元以及一全桥驱动控制电路500,用以转换一输入电源VIN成一直流输出以提供ー发光二极管模块530发光所需的电力。全桥式开关电路包含一第一晶体管开关Ml、一第二晶体管开关M2、一第三晶体管开关M3及一第四晶体管开关M4。谐振单元包含一一次侧及一二次侧,谐振単元的一次侧部分主要包含ー谐振电容Cr、一变压器T的一次侧,谐振单元的二次侧部分主要包含变压器T的二次侧及ー谐振电感L,而整流単元包含一同步整流控制器580、一第五晶体管开关M5、一第六晶体管开关M6以及输出电容Co。谐振单元、全桥式开关电路及整流単元的电路连接关系和作用请參考上述该些实施例的相关描述,在此不再累述。发光二极管模块530包含多个发光二极管串,每ー发光二极管串一端耦接整流単元的直流输出。一均流単元540具有多个均流端用以对应耦接发光二极管串的另一端,使每ー发光二极管串流经大致相同电流值。均流単元540若检测到任何操作异常,而造成均流端的电流或电压异常,将产生ー错误信号Fault。另外,一电压检测电路535耦接输出电容Co,以根据全桥式转换电路的输出电压产生一反馈检测信号FB。全桥驱动控制电路500包含一反馈控制电路510、一全桥驱动电路520及一保护电路570。反馈控制电路510根据反馈检测信号FB产生ー脉宽控制信号PC。全桥驱动电路520根据脉宽控制信号PC产生ー第一控制信号SI、一第二控制信号S2、一第三控制信号S3以及ー第四控制信号S4,以分别控制第一晶体管开关Ml、第二晶体管开关M2、第三晶体管开关M3及第四晶体管开关M4的导通及关闭。反馈控制电路510包含一误差放大器502、一比较器504及一导通计时电路。导通计时电路包含一反相器506、一异或门508、一电容509、一电流源IS及开关Swl、Sw2,用以对每次第ー导通路径及第ニ导通路径的导通时间计时并产生ー计时信号。反馈控制电路510各电路组件的连接关系及运作请參见图8的说明。全桥驱动电路520包含一反相器515、一频率产生器525、RS触发器516、518、526、528以及延迟电路517、527,以根据预定的切換顺序导通第一导通路径及第ニ导通路径,井根据脉宽控制信号PC依序关闭第一导通路径及第ニ导通路径。频率产生器525耦接ー频率设定单元Rfrq,以根据频率设定单元Rfrq来调整所产生的ー频率信号的频率,使全桥驱动电路500的操作频率高于谐振单元的谐振频率。频率产生器525产生的频率信号的脉宽为50%,耦接RS触发器526的设定端S及通过反相器515耦接RS触发器516的设定端S,以分别触发产生第四控制信号S4及第ニ控制信号S2。全桥驱动电路520中其它的电路操作请对应參照图9所示的全桥驱动电路420的说明,在此不累述。保护电路570包含了比较器572、574以及ー逻辑单元576。比较器572及比较器574分别根据过高压判断信号Vovp、过低压判断信号Vuvp及电压检测电路535所产生的反 馈检测信号FB,于判断全桥式转换电路的输出电压低于或高于预定电压范围时通知逻辑单元576进入保护模式。逻辑单元576也同时耦接均流単元540,于接收错误信号Fault时进入保护模式。另外,逻辑单元576也可以接收调光信号DM,以根据调光信号DM暂时停止及恢复传送电カ至谐振单元的二次侧而达到调光效果。前述的实施例,于无法将所有的晶体管开关于导通转为关闭时完全达到软开关。例如图10所示的实施例,第二晶体管开关M2及第四晶体管开关M4仍以硬切換方式由导通转为关闭。因此可以在第二晶体管开关M2及第四晶体管开关M4并联ー软开关电容来达到由导通转为关闭时的软开关。请參见图11,为根据图10所示实施例加入软开关电容的电路示意图。利用分别并联软开关电容Cl、C2至第二晶体管开关M2、第四晶体管开关M4,使第二晶体管开关M2及第四晶体管开关M4在导通转为关闭的这段时间内,維持第二晶体管开关M2及第四晶体管开关M4的源极漏极端电压差在ー预定范围内,使此时的切换损失降低。其它部分电路的运作,请參照图10的说明。当然,若导通时间重叠的晶体管开关为第ニ晶体管开关M2及第四晶体管开关M4,则软开关电容Cl、C2可改为与第一晶体管开关Ml及第三晶体管开关M3并联。如上所述,本发明完全符合专利三要件新颖性、创造性和产业上的实用性。本发明在上文中已以较佳实施例揭露,然熟悉本项技术者应理解的是,该实施例仅用于描绘本发明,而不应解读为限制本发明的范围。应注意的是,举凡与该实施例等效的变化与置換,均应设为涵盖于本发明的范畴内。因此,本发明的保护范围当以所附的权利要求书所界定的范围为准。
权利要求
1.ー种全桥式转换电路,用以提供一直流输出,其特征在于,包含 一谐振单元,包含一一次侧及一二次侧; 一第一晶体管开关,耦接一输入电源及该一次侧的ー第一端; 一第二晶体管开关,耦接该一次侧的该第一端以及一共同电位; 一第三晶体管开关,稱接该输入电源及该一次侧的ー第二端; 一第四晶体管开关,耦接该一次侧的该第二端以及该共同电位; 一整流単元,耦接该谐振单元的该二次侧,用以对该谐振单元的电カ进行整流而输出该直流输出;以及 ー全桥驱动控制电路,以ー操作频率控制该第一晶体管开关、该第二晶体管开关、该第三晶体管开关及该第四晶体管开关的导通及关闭,使该第一晶体管开关及该第二晶体管开关不同时导通且该第三晶体管开关及该第四晶体管开关不同时导通,其中该操作频率高于该谐振単元的一谐振频率。
2.根据权利要求I所述的全桥式转换电路,其特征在干,该全桥驱动控制电路包含一谐振频率检测电路,该谐振频率检测电路耦接该谐振単元以检测该谐振単元的输入端电压或谐振电流,并据此调整该操作频率。
3.根据权利要求I所述的全桥式转换电路,其特征在干,该全桥驱动控制电路包含一输入电压检测电路及一斜坡产生器,该输入电压检测电路根据该输入电源产生一振幅调整信号,该斜坡产生器根据该振幅调整信号调整所产生的ー斜坡信号的振幅大小。
4.根据权利要求I 3中任ー权利要求所述的全桥式转换电路,其特征在于,该第一晶体管开关以及该第二晶体管开关其中之一被关闭后,另ー于ー预定时间后被导通,而该第三晶体管开关以及该第四晶体管开关其中之一被关闭后,另ー于该预定时间后被导通。
5.根据权利要求4所述的全桥式转换电路,其特征在干,当该第二晶体管开关及该第三晶体管开关同时导通时,该第二晶体管开关及该第三晶体管开关其中之ー于流经该第二晶体管开关及该第三晶体管开关的一电流小于ー预定电流值时被关闭。
6.根据权利要求4所述的全桥式转换电路,其特征在干,当该第一晶体管开关及该第四晶体管开关同时导通时,该第一晶体管开关及该第四晶体管开关其中之ー于流经该第一晶体管开关及该第四晶体管开关的一电流小于ー预定电流值时被关闭。
7.根据权利要求4所述的全桥式转换电路,其特征在干,该第一晶体管开关及该第三晶体管开关每一次被导通的时间长度固定,或者该第二晶体管开关及该第四晶体管开关每一次被导通的时间长度固定。
8.根据权利要求I 3中任ー权利要求所述的全桥式转换电路,其特征在于,还包含一发光二极管模块耦接该整流単元,其中该全桥式驱动控制器根据该直流输出的ー输出电压控制该第一晶体管开关、该第二晶体管开关、该第三晶体管开关及该第四晶体管开关导通及关闭,于该输出电压大于ー过高压值或低于ー过低压值时,同时关闭该第一晶体管开关、该第二晶体管开关、该第三晶体管开关及该第四晶体管开关。
9.根据权利要求I 3中任ー权利要求所述的全桥式转换电路,其特征在于,还包含一发光二极管模块以及一均流単元,其中该发光二极管模块耦接该整流单元并具有多个发光ニ极管串,该均流単元具有多个均流端用以对应耦接该多个发光二极管串使每ー发光二极管串流经大致相同的电流值,该全桥式驱动控制器根据该多个均流端的电压控制该第一晶体管开关、该第二晶体管开关、该第三晶体管开关及该第四晶体管开关导通及关闭。
10.根据权利要求9所述的全桥式转换电路,其特征在于,该整流単元包含一同步整流控制器及两晶体管开关,该两晶体管开关耦接该谐振単元的该二次侧,该同步整流控制器根据该二次侧的电压、电流或其组合控制该两晶体管开关的导通与关闭。
11.根据权利要求I所述的全桥式转换电路,其特征在干,还包含一第一电容及一第ニ电容,其中该第一电容与该第一晶体管开关并联以及该第二电容与该第三晶体管开关并联;或者该第一电容与该第二晶体开关并联以及该第二电容与该第四晶体开关并联。
12.—种全桥驱动控制电路,其特征在于,包含 一反馈控制电路,根据一反馈检测信号产生ー脉宽控制信号;以及 一全桥驱动电路,根据该脉宽控制信号产生ー第一控制信号、一第二控制信号、一第三控制信号以及ー第四控制信号,用以分别控制ー全桥式开关电路中的一第一晶体管开关、一第二晶体管开关、一第三晶体管开关及一第四晶体管开关的导通及关闭,其中该第一晶体管开关及该第四晶体管开关控制一第一导通路径,该第二晶体管开关及该第三晶体管开关控制一第二导通路径,该第一晶体管开关与该第二晶体管开关形成一第一直臂且第三晶体管开关与该第四晶体管开关形成一第二直臂; 其中,该全桥驱动电路于该第一导通路径关闭后才导通该第二晶体管开关及该第三晶体管开关其中之一,于该第二导通路径关闭后才导通该第一晶体管开关及该第四晶体管开关其中之一,该第一晶体管开关与该第二晶体管开关不同时导通且该第二晶体管开关与该第三晶体管开关不同时导通。
13.根据权利要求12所述的全桥驱动控制电路,其特征在于,还包含一谐振频率检测电路,该谐振频率检测电路耦接ー谐振单元以检测该谐振単元的谐振电流,并据此决定该全桥驱动电路的一操作频率。
14.根据权利要求12所述的全桥驱动控制电路,其特征在于,该反馈控制电路包含一导通计时电路及一误差放大器,该误差放大器根据该反馈检测信号产生ー误差放大信号,该导通计时电路于该第一导通路径导通时及该第二导通路径导通时开始计时并产生ー计时信号,该反馈控制电路根据该误差放大信号及该计时信号产生该脉宽控制信号。
15.根据权利要求12 14中任ー权利要求所述的全桥驱动控制电路,其特征在于,还包含一保护电路,该保护电路接收ー输出电压检测信号,并于该输出电压检测信号的准位高于ー预定过高压值或低于ー预定过低压值时,产生一保护信号,使该全桥驱动电路停止产生该第一控制信号、该第二控制信号、该第三控制信号以及该第四控制信号。
16.一种全桥驱动控制电路,其特征在于,包含 一反馈控制电路,根据一反馈检测信号产生ー脉宽控制信号; 一频率产生器,产生ー频率信号;以及 一全桥驱动电路,根据该脉宽控制信号及该频率信号产生ー第一控制信号、一第二控制信号、一第三控制信号以及ー第四控制信号,用以分别控制ー全桥式开关电路中的一第一晶体管开关、一第二晶体管开关、一第三晶体管开关及一第四晶体管开关的导通及关闭,其中该第一晶体管开关及该第四晶体管开关控制一第一导通路径,该第二晶体管开关及该第三晶体管开关控制一第二导通路径,该第一晶体管开关与该第二晶体管开关形成一第一直臂且第三晶体管开关与该第四晶体管开关形成一第二直臂;其中,该全桥驱动电路于该第一导通路径关闭后才导通该第二晶体管开关及该第三晶体管开关其中之一,于该第二导通路径关闭后才导通该第一晶体管开关及该第四晶体管开关其中之一,该第一晶体管开关与该第二晶体管开关不同时导通且该第二晶体管开关与该第三晶体管开关不同时导通。
17.根据权利要求16所述的全桥驱动控制电路,其特征在于,还包含一频率设定单元耦接该频率产生器,其中该频率产生器根据该频率设定单元调整该频率信号的频率。
18.根据权利要求17所述的全桥驱动控制电路,其特征在于,还包含一输入电压检测电路,该输入电压检测电路根据耦接该全桥式开关电路的ー输入电源产生ー振幅调整信号,该频率产生器产生ー斜坡信号井根据该振幅调整信号调整该斜坡信号的振幅大小,以及该全桥驱动电路根据该斜坡信号产生该第一控制信号、该第二控制信号、该第三控制信号以及该第四控制信号。
19.根据权利要求17所述的全桥驱动控制电路,其特征在于,该第一控制信号及该第三控制信号具有固定占空比,或者该第二控制信号及该第四控制信号具有固定占空比。
20.根据权利要求16 19中任ー权利要求所述的全桥驱动控制电路,其特征在于,还包含一保护电路,该保护电路接收ー输出电压检测信号,并于该输出电压检测信号的准位高于ー预定过高压值或低于ー预定过低压值时,产生一保护信号,使该全桥驱动电路停止产生该第一控制信号、该第二控制信号、该第三控制信号以及该第四控制信号。
全文摘要
本发明揭露了一种具有软开关功能的全桥式转换电路及全桥驱动控制电路,以提供一直流输出。本发明是利用全桥式转换电路中的谐振单元,使电路上的电流以谐振频率波动。而全桥驱动控制电路则以高于谐振频率的一操作频率进行全桥式晶体管开关的切换,借此达到软开关的优点。
文档编号H05B37/02GK102684499SQ20111035398
公开日2012年9月19日 申请日期2011年11月3日 优先权日2011年3月8日
发明者余仲哲, 徐献松, 李立民 申请人:登丰微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1