具有双向传递移位寄存器的显示器的制作方法

文档序号:2649018阅读:218来源:国知局
专利名称:具有双向传递移位寄存器的显示器的制作方法
技术领域
本发明涉及一种具有双向传递移位寄存器的显示器,特别是关于一种将起始触发 信号直接输入非第一级的虚设移位寄存器的显示器。
背景技术
图1是现有技术的液晶显示器100的示意图。液晶显示器100包含显示区域102、 多条栅极线104、多级有效移位寄存器106及多级虚设移位寄存器108。其中,有效移位寄 存器106指的是其输出会直接与显示区域102连接的移位寄存器。在此图例说明之中,由 于传统显示器的设计上必需在传输的末端加上多级虚设移位寄存器108,使得具双向传输 功能的移位寄存器有效输出级的前后皆会有多级虚设移位寄存器。但由于下传起始触发信 号110或上传起始触发信号112触发时,第一级有效的扫描线会因为虚设移位寄存器而产 生一段延迟,使数据线的输出需要额外的存储器去寄存,因而增加制作难度与成本。请参考图2A、图2B及图2C。图2A为图1中有效移位寄存器与虚设移位寄存器的 电路方块图,图2B依据一由上至下的驱动顺序而驱动所有栅极线104的时序图,图2C是依 据一由下至上的驱动顺序而驱动所有栅极线104的时序图。当一下传起始触发信号发生器 200将下传起始触发信号(ST_D) 202经输出信号输入第一级虚设移位寄存器210以触发虚 设移位寄存器210后,虚设寄存器210会配合第一时钟脉冲信号(CK1)将下传下传触发信 号204,将下传触发信号(Dummy_Ul)204配合第一时钟脉冲信号(CK1)经输出信号送至第二 级虚设移位寄存器212。当下传触发信号204送至第二级虚设移位寄存器212以触发第二级 虚设移位寄存器212后,第二级虚设移位寄存器212会配合第二时钟脉冲信号(CK2)将下 传下传触发信号206,将下传触发信号(Dummy_U2)206配合第二时钟脉冲信号(CK2)经输出 信号送至第一级有效移位寄存器214。当输出信号将下传触发信号206送至第一级有效移 位寄存器214以触发第一级有效移位寄存器214后,第一级有效移位寄存器214会配合第 一时钟脉冲信号(CK1),将下传下传触发信号(ST_1) 208,配合第一时钟脉冲信号(CK1)经 输出信号送至第二级有效移位寄存器216。以此类推,直到最后一级虚设寄存器输出下传触 发信号为止。反之,当一上传起始触发信号发生器201将上传起始触发信号(ST_U) 222经输 出信号输入最后一级虚设移位寄存器230以触发最后一级虚设移位寄存器230后,最后一 级虚设移位寄存器230会配合第二时钟脉冲信号(CK2),将上传触发信号(Dummy_D2)224, 配合第二时钟脉冲信号(CK2)经输出信号送至倒数第二级的虚设移位寄存器232。当输出 信号将上传触发信号224送至倒数第二级移位寄存器232以触发倒数第二级移位寄存器 232后,倒数第二级虚设移位寄存器232会配合第一时钟脉冲信号(CK1),将上传触发信号 (Dummy_Dl)226,配合第一时钟脉冲信号(CK1)经输出信号送至最后一级有效移位寄存器 234。当输出信号将上传触发信号226送至最后一级有效移位寄存器234以触发最后一级 有效移位寄存器234后,最后一级有效移位寄存器234会配合第二时钟脉冲信号(CK2),将 上传触发信号(ST_1080)228,配合第二时钟脉冲信号(CK2)经输出信号线送至倒数第二级 有效移位寄存器236。以此类推,直到第一级虚设寄存器输出上传触发信号为止。
请再参考图2A及图2B,下传起始触发信号202以一脉冲的形式输入第一级虚设移 位寄存器210,随后第一级虚设移位寄存器210将该脉冲(下传触发信号204)输出至第二 级虚设移位寄存器212,而第二级虚设移位寄存器212再将该脉冲(下传触发信号206)输 出至第一级有效移位寄存器214,第一级有效移位寄存器214再将该脉冲(下传触发信号 208)输出至第二级有效移位寄存器。另一方面,当下传触发信号208与第一时钟脉冲信号 (CK1)同时动作时,第一笔有效数据(D1)会被读取。随后,每一级有效寄存器的输出信号线 会依序送出一脉冲作为下一级有效寄存器的起始输入信号(ST_2,ST_3, ST_4...),且有效 数据(D2,D3,D4...)会依照上述传输方式陆续被读取出,直到最后一级的虚设移位寄存器 230的输出信号线送出最后一级脉冲(Dummy_D2)为止。上述的起始脉冲的传递移位为一 下传移位,且每一级移位寄存器保持同一方向来完成数据传递。请再参考图2A及图2C,上 传起始触发信号222以一脉冲的形式输入最后一级虚设移位寄存器230,随后最后一级虚 设移位寄存器230将该脉冲(上传触发信号224)输出至倒数第二级虚设移位寄存器232, 而倒数第二级虚设移位寄存器232再将该脉冲(上传触发信号226)输出至最后一级有效 移位寄存器234,最后一级有效移位寄存器234再将该脉冲(上传触发信号228)输出至倒 数第二级有效移位寄存器236。另一方面,当上传触发信号228与第二时钟脉冲信号(CK2) 同时动作时,第一笔有效数据(D1)会被读取。随后,每一级有效寄存器的输出信号线会依 序送出一脉冲作为上一级有效寄存器的起始输入信号(ST_1079,ST_1078,ST_1077...),且 有效数据(D2,D3,D4...)会依照上述传输方式陆续被读取出,直到第一级的虚设移位寄存 器210的输出信号线送出最后一级脉冲(Dummy_Ul)为止。上述的起始脉冲的传递移位为 一上传移位,且每一级移位寄存器保持同一方向来完成数据传递。由于现有技术为将起始触发信号输入最末端的虚设移位寄存器,以至于若具有双 向传输功能就必须让数据信号作一定时间的延迟,而增加传输触发信号的时间。因此,本发 明设计一种双向传递移位寄存器,其不须将起始触发信号输入最末端的虚设移位寄存器, 以避免此数级虚设移位寄存器造成的时间延迟。

发明内容
本发明提供一种显示器,包含一显示面板,具有N条栅极线;一第一组虚设移位 寄存器,包含至少一虚设移位寄存器;一第二组虚设移位寄存器,包含至少一虚设移位寄存 器;多个有效移位寄存器,耦接于该二组虚设移位寄存器之间,一第一个有效移位寄存器 耦接于该第一组虚设移位寄存器,一第N个有效移位寄存器耦接于该第二组虚设移位寄存 器;及一第一方向起始触发信号发生器,耦接于该第一个有效移位寄存器,用以对该第一个 有效移位寄存器输入一第一方向起始触发信号,以致能一第一条栅极线。本发明另提供一种显示器,包含一显示面板,具有N条栅极线;一第一组虚设移 位寄存器,具有m个虚设移位寄存器,其中一第i个虚设移位寄存器耦接于一第(i+1)个虚 设移位寄存器,且m-1;一第二组虚设移位寄存器;多个有效移位寄存器,耦接于该 二组虚设移位寄存器之间,一第一个有效移位寄存器耦接于该第一组虚设移位寄存器的一 第m个虚设移位寄存器,一第N个有效移位寄存器耦接于该第二组虚设移位寄存器;及一 第一方向起始触发信号发生器,耦接于该第一组虚设移位寄存器的一第j个虚设移位寄存 器,用以对该第j个虚设移位寄存器输入一第一方向起始触发信号;其中j辛1。
本发明可通过将起始触发信号直接输入非第一级的虚设移位寄存器,以避免传统 因将起始触发信号输入第一级的虚设移位寄存器造成传输触发信号的延迟,耗费额外的传 输触发信号的时间。本发明不仅可及时输出数据,且可节省额外存储器需额外暂存的问题。 亦通过输入位置的差异,可弹性运用于任何移位寄存器的设计。


图1是现有技术的液晶显示器的示意图;图2A是图1中有效移位寄存器与虚设移位寄存器的电路方块图;图2B是依据一由上至下的驱动顺序而驱动所有栅极线的时序图;图2C是依据一由下至上的驱动顺序而驱动所有栅极线的时序图;图3A是本发明的一显示器的示意图;图3B是本发明的一依据一由上至下的驱动顺序而驱动所有栅极线的时序图;图3C是本发明的一依据一由下至上的驱动顺序而驱动所有栅极线的时序图;图4A是本发明的第一实施例的移位寄存器的电路方块图;图4B是本发明的第一实施例的由上至下传递移位的部分时序图;图4C是本发明的第一实施例的由下至上传递移位的部分时序图;图5A是本发明的第二实施例的移位寄存器的电路方块图;图5B是第二实施例的由上至下传递移位的部分时序图;图5C是第二实施例的由下至上传递移位的部分时序图;图6A是本发明的第三实施例的移位寄存器的电路方块图;图6B是第三实施例的由上至下传递移位的部分时序图;图6C是第三实施例的由下至上传递移位的部分时序图;图7A是本发明的第四实施例的移位寄存器的电路方块图;图7B是第四实施例的由上至下传递移位的部分时序图;图7C是第四实施例的由下至上传递移位的部分时序图;图8A是本发明的第五实施例的移位寄存器的电路方块图;图8B是第五实施例的由上至下传递移位的部分时序图;图8C是第五实施例的由下至上传递移位的部分时序图。其中,附图标记100,300 显示器102 显示区域104、304 栅极线110、202、402、502、602、702、802 下传起始触发信号112、222、422、522、622、722、822 上传起始触发信号204、206、208、404、406、408、504、506、508、604、606、608、704、706、708、804、806、
808 下传触发信号224、226、228、424、426、428、524、526、528、624、626、628、724、726、728、824、826、
828 上传触发信号108、210、212、230、232、418、420、518、520、610、618、620、710、720、730、732、818、 820,830虚设移位寄存器
106、302、214、216、234、236、410、412、414、416、430、432、434、436、510、512、514、 516、530、532、534、536、612、614、616、630、632、634、636、712、714、716、734、736、810、812、 814、816、832、834、836 有效移位寄存器200,400 下传起始触发信号发生器201,401 上传起始触发信号发生器CK1 第一时钟脉冲信号CK2 第二时钟脉冲信号CK3 第三时钟脉冲信号Dummy_Dl、Dummy_D2、Dummy_Ul、Dummy_U2、ST_Dl ST_D1080、ST_U1 ST_U1080、 ST_D、ST_U、ST_D_dl、ST_U_dl、ST_U_d2 触发信号D1 D8 有效数据
具体实施例方式图3A表示为本发明的显示器300示意图,显示器300包含显示区域、多条栅极线 304、多级有效移位寄存器302及两组虚设移位寄存器分别耦接第一级与最后一级的有效 移位寄存器302,两组虚设移位寄存器分别包含至少一虚设移位寄存器。显示器300的下 传起始触发信号与上传起始触发信号分别直接输入第一级与最后一级的有效移位寄存器 302,使得此设计架构具有双向传输功能且数据信号不须延迟的特色。此外,其时序的关系 可与一般单向传输的时序相同,如图3B、3C所示,图3B为本发明依据由上至下的驱动顺序 而驱动所有栅极线304的时序图,图3C为本发明依据由下至上的驱动顺序而驱动所有栅极 线304的时序图。请参考图3A、3B。当解析度预设为1080条栅极线时,一下传起始触发信号(ST_ D)以一脉冲的形式经输出信号线输入至第一级有效移位寄存器,第一级有效移位寄存器会 将一下传触发信号(ST_1)经输出信号线以一脉冲形式输出至第二级有效移位寄存器,且 第一笔有效数据(D1)会被读取出。接着,当第二级有效移位寄存器接收到下传触发信号 (ST_1)后,会将一下传触发信号(ST_2)经输出信号线以一脉冲形式输出至第三级有效移 位寄存器,并读取出第二笔有效数据(D2)。以此类推,直到最后一级的虚设移位寄存器经输 出信号线输出下传触发信号(Dummy_D2)为止,以完成下传移位的传递动作。请参考图3A、图3C。当解析度预设为1080条栅极线时,一上传起始触发信号(ST_ U)以一脉冲的形式经输出信号线输入至第1080级有效移位寄存器,1080级有效移位寄存 器会将一上传触发信号(ST_1080)经输出信号线以一脉冲形式输出至第1079级有效移位 寄存器,且第一笔有效数据(D1)会被读取出。接着,当第1079级有效移位寄存器接收到上 传触发信号(ST_1080)后,会将一上传触发信号(ST_1079)经输出信号线以一脉冲形式输 出至第1078级有效移位寄存器,并读取出第二笔有效数据(D2)。以此类推,直到第一级的 虚设移位寄存器经输出信号线输出上传触发信号(Dummy_Ul)为止,以完成上传移位的传 递动作。请参考图4A、图4B及图4C。图4A表示为本发明的第一实施例的移位寄存器的电 路方块图。图4B表示第一实施例的由上至下传递移位的部分时序图,图4C表示第一实施 例的由下至上传递移位的部分时序图。在本实施例中,两组虚设移位寄存器分别包含两个虚设移位寄存器。请参考图4A,当下传起始触发信号发生器400将一下传起始触发信号(ST_D)402 经输出信号线输入第一级有效移位寄存器410以触发第一级有效移位寄存器410后,第一 级有效移位寄存器410会配合第一时钟脉冲信号(CK1),将下传触发信号(ST_D1)404经输 出信号线送至第二级有效移位寄存器412。当下传触发信号(ST_D1)404送至第二级有效移 位寄存器412以触发第二级有效移位寄存器412后,第二级有效移位寄存器412会配合第 二时钟脉冲信号(CK2),将下传触发信号(ST_D2) 406经输出信号线送至第三级有效移位寄 存器414。当下传触发信号(ST_D2) 406送至第三级有效移位寄存器414以触发第三级有 效移位寄存器414后,第三级有效移位寄存器414会配合第一时钟脉冲信号(CK1),将下传 触发信号(ST_D3)408经输出信号线送至第四级有效移位寄存器416。以此类推,直到最后 一级虚设移位寄存器418接收下传触发信号为止。反之,当上传起始触发信号发生器401 将一上传起始触发信号(ST_U) 422经输出信号线输入最后一级有效移位寄存器430以触发 最后一级有效移位寄存器430后,有效移位寄存器430会配合第二时钟脉冲信号(CK2),将 上传触发信号(ST_U1) 424经输出信号线送至倒数第二级有效移位寄存器432。当上传起 始触发信号(ST_U1) 424送至倒数第二级有效移位寄存器432以触发倒数第二级有效移位 寄存器432后,倒数第二级有效移位寄存器432会配合第一时钟脉冲信号(CK1),将上传触 发信号(ST_U2) 426经输出信号线送至倒数第三级有效移位寄存器434。当上传触发信号 (ST_U2)426送至倒数第三级有效移位寄存器434以触发倒数第三级有效移位寄存器434 后,倒数第三级有效移位寄存器434会配合第二时钟脉冲信号(CK2),将上传触发信号(ST_ U3)428经输出信号线送至倒数第四级有效移位寄存器436。以此类推,直到第一级虚设移 位寄存器420接收上传触发信号为止。请再参考图4A及图4B,下传起始触发信号402以一脉冲的形式输入第一级有效移 位寄存器410,随后第一级有效移位寄存器410将该脉冲(下传触发信号404)输出至第二 级有效移位寄存器412。另一方面,当下传触发信号404与第一时钟脉冲信号(CK1)同时动 作时,第一笔有效数据(D1)会被读取。接着,第二级有效移位寄存器412再将该脉冲(下 传触发信号406)输出至第三级有效移位寄存器414。并且,当下传触发信号406与第二时 钟脉冲信号(CK2)同时动作时,第二笔有效数据(D2)会被读取。随后,第三级有效移位寄 存器414再将该脉冲(下传触发信号408)输出至第四级有效移位寄存器416。另一方面, 随着下传触发信号408与第一时钟脉冲信号(CK1)同时动作时,第三笔有效数据(D3)会 被读取。以此类推,每一级移位寄存器的输出信号线会依序送出一脉冲(ST_D4,. . . .,ST_ D1080, Dummy_Dl)以触发下一级的移位寄存器,且数据(D4,D5,D6...)会依照上述传输方 式陆续被读取出,直到最后一级的虚设移位寄存器418接收最后一级脉冲Dummy_Dl为止。 上述的起始脉冲的传递移位为一下传移位,且每一级移位寄存器保持同一方向来完成数据 传递。请再参考图4A及图4C,上传起始触发信号422以一脉冲的形式输入最后一级有效 移位寄存器430,随后,最后一级有效移位寄存器430将该脉冲(上传触发信号424)输出 至倒数第二级有效移位寄存器432。另一方面,当上传触发信号424与第二时钟脉冲信号 (CK2)同时动作时,第一笔有效数据(D1)会被读取。接着,倒数第二级有效移位寄存器432 再将该脉冲(上传触发信号426)输出至倒数第三级有效移位寄存器434。并且,当上传触发信号426与第一时钟脉冲信号(CK1)同时动作时,第二笔有效数据(D2)会被读取。接着, 倒数第三级有效移位寄存器434再将该脉冲(上传触发信号428)输出至倒数第四级有效 移位寄存器436。另一方面,当上传触发信号428与第二时钟脉冲信号(CK2)同时动作时, 第三笔有效数据(D3)会被读取。以此类推,随着每一级移位寄存器的输出信号线会依序送 出一脉冲(ST_U4,... , ST_U1080, Dummy_Ul)以触发上一级的移位寄存器,且数据(D4,D5, D6...)会依照上述传输方式陆续被读取出,直到第一级的虚设移位寄存器420接收最后一 级脉冲Dummy_Ul为止。上述的起始脉冲的传递移位为一上传移位,且每一级移位寄存器保 持同一方向来完成数据传递。在此实施例中,每一个虚设移位寄存器除了可为双向传输的 移位寄存器,亦可为单向传输的移位寄存器,因为图4A中的虚设移位寄存器仅用以单向传 输触发信号。请参考图5A、图5B及图5C。图5A表示为本发明的第二实施例的移位寄存器的电 路方块图。图5B表示第二实施例的由上至下传递移位的部分时序图,图5C表示第二实施 例的由下至上传递移位的部分时序图。在本实施例中,两组虚设移位寄存器分别包含三个 虚设移位寄存器。请参考图5A,当下传起始触发信号发生器400输出一下传起始触发信号(ST_ D) 502经输出信号线输入第一级有效移位寄存器510以触发有效移位寄存器510后,第一级 有效移位寄存器510会配合第一时钟脉冲信号(CK1),将下传触发信号(ST_D1)504经输出 信号线送至第二级有效移位寄存器512。当下传触发信号(ST_D1)504送至第二级有效移 位寄存器512以触发第二级有效移位寄存器512后,第二级有效移位寄存器512会配合第 二时钟脉冲信号(CK2),将下传触发信号(ST_D2) 506经输出信号线送至第三级有效移位寄 存器514以触发第三级有效移位寄存器514后,第三级有效移位寄存器514会配合第三时 钟脉冲信号(CK3),将下传触发信号(ST_D3) 508经输出信号线送至第四级有效移位寄存器 516。以此类推,直到最后一级虚设移位寄存器518接收下传触发信号为止。反之,当上传 起始触发信号发生器401将一上传起始触发信号(ST_U) 522经输出信号线输入最后一级有 效移位寄存器530以触发最后一级有效移位寄存器530后,有效移位寄存器530会配合第 三时钟脉冲信号(CK3),将上传触发信号(ST_U1) 524经输出信号线送至倒数第二级有效移 位寄存器532。当上传起始触发信号(ST_U1) 524送至倒数第二级有效移位寄存器532以触 发倒数第二级有效移位寄存器532后,倒数第二级有效移位寄存器532会配合第二时钟脉 冲信号(CK2),将上传触发信号(ST_U2) 526经输出信号线送至倒数第三级有效移位寄存器 534。当上传触发信号(ST_U2) 526送至倒数第三级有效移位寄存器534以触发倒数第三级 有效移位寄存器534后,倒数第三级有效移位寄存器534会配合第一时钟脉冲信号(CK1), 将上传触发信号(ST_U3)528经输出信号线送至倒数第四级有效移位寄存器536。以此类 推,直到第一级虚设移位寄存器520接收上传触发信号为止。请再参考图5A及图5B,下传 起始触发信号502以一脉冲的形式输入第一级有效移位寄存器510,随后第一级有效移位 寄存器510将该脉冲(下传触发信号504)输出至第二级有效移位寄存器512。另一方面, 当下传触发信号504与第一时钟脉冲信号(CK1)同时动作时,第一笔有效数据(D1)会被读 取。接着,第二级有效移位寄存器512再将该脉冲(下传触发信号506)输出至第三级有效 移位寄存器514。并且,当下传触发信号506与第二时钟脉冲信号(CK2)同时动作时,第二 笔有效数据(D2)会被读取。随后,第三级有效移位寄存器514再将该脉冲(下传触发信号508)输出至第四级有效移位寄存器516。另一方面,随着下传触发信号508与第三时钟脉 冲信号(CK3)同时动作时,第三笔有效数据(D3)会被读取。以此类推,每一级移位寄存器 的输出信号线会依序送出一脉冲(ST_D4,. . . .,ST_D1080, Dummy_Dl, Dummy_D2)以触发下 一级的移位寄存器,且数据(D4,D5,D6...)会依照上述传输方式陆续被读取出,直到最后 一级的虚设移位寄存器518接收最后一级脉冲Dummy_D2为止。上述的起始脉冲的传递移 位为一下传移位,且每一级移位寄存器保持同一方向来完成数据传递。请再参考图5A及图5C,上传起始触发信号522以一脉冲的形式输入最后一级有 效移位寄存器530,随后,最后一级有效移位寄存器530将该脉冲(上传触发信号524)输 出至倒数第二级有效移位寄存器532。另一方面,当上传触发信号524与第三时钟脉冲信 号(CK3)同时动作时,第一笔有效数据(D1)会被读取。接着,倒数第二级有效移位寄存器 532再将该脉冲(上传触发信号526)输出至倒数第三级有效移位寄存器534。并且,当上 传触发信号526与第二时钟脉冲信号(CK2)同时动作时,第二笔有效数据(D2)会被读取。 接着,倒数第三级有效移位寄存器534再将该脉冲(上传触发信号528)输出至倒数第四级 有效移位寄存器536。另一方面,当上传触发信号528与第一时钟脉冲信号(CK1)同时动 作时,第三笔有效数据(D3)会被读取。以此类推,随着每一级移位寄存器的输出信号线会 依序送出一脉冲(ST_U4,. . .,ST_U1080, Dummy_Ul, Dummy_U2)以触发上一级移位寄存器, 且数据(D4,D5,D6...)会依照上述传输方式陆续被读取出,直到第一级的虚设移位寄存器 520接收最后一级脉冲Dummy_U2为止。上述的起始脉冲的传递移位为一上传移位,且每一 级移位寄存器保持同一方向来完成数据传递。在此实施例中,每一个虚设移位寄存器除了 可为双向传输的移位寄存器,亦可为单向传输的移位寄存器,因为图5A中的虚设移位寄存 器仅用以单向传输触发信号。请参考图6A、图6B及图6C。图6A表示为本发明的第三实施例的移位寄存器的电 路方块图。图6B表示第三实施例的由上至下传递移位的部分时序图,图6C表示第三实施 例的由下至上传递移位的部分时序图。在本实施例中,两组虚设移位寄存器分别包含两个 虚设移位寄存器。请参考图6A,当下传起始触发信号发生器400输出一下传起始触发信号(ST_ D)602经输出信号线输入第二级虚设移位寄存器610以触发虚设移位寄存器610后,第二级 虚设移位寄存器610会配合第二时钟脉冲信号(CK2),将下传触发信号(ST_D_dl)604经输 出信号线送至第一级有效移位寄存器612。当下传触发信号(ST_D_dl)604送至第一级有 效移位寄存器612以触发第一级有效移位寄存器612后,第一级有效移位寄存器612会配 合第一时钟脉冲信号(CK1),将下传触发信号(ST_D1) 606经输出信号线送至第二级有效移 位寄存器614以触发第二级有效移位寄存器614后,第二级有效移位寄存器614会配合第 二时钟脉冲信号(CK2),将下传触发信号(ST_D2)608经输出信号线送至第三级有效移位寄 存器616。以此类推,直到最后一级虚设移位寄存器618接收下传触发信号为止。反之,当 上传起始触发信号发生器401将一上传起始触发信号(ST_U) 622经输出信号线输入最后一 级有效移位寄存器630以触发最后一级有效移位寄存器630后,有效移位寄存器630会配 合第二时钟脉冲信号(CK2),将上传触发信号(ST_U1) 624经输出信号线送至倒数第二级有 效移位寄存器632。当上传起始触发信号(ST_U1) 624送至倒数第二级有效移位寄存器632 以触发倒数第二级有效移位寄存器632后,倒数第二级有效移位寄存器632会配合第一时钟脉冲信号(CK1),将上传触发信号(ST_U2) 626经输出信号线送至倒数第三级有效移位寄 存器634。当上传触发信号(ST_U2) 626送至倒数第三级有效移位寄存器634以触发倒数 第三级有效移位寄存器634后,倒数第三级有效移位寄存器634会配合第二时钟脉冲信号 (CK2),将上传触发信号(ST_U3)628经输出信号线送至倒数第四级有效移位寄存器636。以 此类推,直到第一级虚设移位寄存器620接收上传触发信号为止。请再参考图6A及图6B,下传起始触发信号602以一脉冲的形式输入第二级虚设移 位寄存器610,随后第二级虚设移位寄存器610将该脉冲(下传触发信号604)输出至第一 级有效移位寄存器612。接着,第一级有效移位寄存器612再将该脉冲(下传起始触发信号 606)输出至第二级有效移位寄存器614。并且,当下传触发信号606与第一时钟脉冲信号 (CK1)同时动作时,第一笔有效数据(D1)会被读取。随后,第二级有效移位寄存器614再将 该脉冲(下传触发信号608)输出至第三级有效移位寄存器616。另一方面,随着下传触发 信号608与第二时钟脉冲信号(CK2)同时作动时,第二笔有效数据(D2)会被读取。以此类 推,每一级移位寄存器的输出信号线会依序送出一脉冲(ST_D4,.... ST_D1080, Dummy_Dl) 以触发下一级的移位寄存器,且数据(D3,D4,D5,D6...)会依照上述传输方式陆续被读取 出,直到最后一级的虚设移位寄存器618接收最后一级脉冲Dummy_Dl为止。上述的起始脉 冲的传递移位为一下传移位,且每一级移位寄存器保持同一方向来完成数据传递。请再参考图6A及图6C,上传起始触发信号622以一脉冲的形式输入最后一级有效 移位寄存器630,随后,最后一级有效移位寄存器630将该脉冲(上传触发信号624)输出 至倒数第二级有效移位寄存器632。另一方面,当上传触发信号624与第二时钟脉冲信号 (CK2)同时动作时,第一笔有效数据(D1)会被读取。接着,倒数第二级有效移位寄存器632 再将该脉冲(上传触发信号626)输出至倒数第三级有效移位寄存器634。并且,当上传触 发信号626与第一时钟脉冲信号(CK1)同时动作时,第二笔有效数据(D2)会被读取。接着, 倒数第三级有效移位寄存器634再将该脉冲(上传触发信号628)输出至倒数第四级有效 移位寄存器636。另一方面,当上传触发信号628与第二时钟脉冲信号(CK2)同时作动时, 第三笔有效数据(D3)会被读取。以此类推,随着每一级移位寄存器的输出信号线会依序送 出一脉冲(ST_U4,... , ST_U1080, Dummy_Ul)以触发上一级的移位寄存器,且数据(D4,D5, D6...)会依照上述传输方式陆续被读取出,直到第一级的虚设移位寄存器620接收最后一 级脉冲Dummy_Ul为止。上述的起始脉冲的传递移位为一上传移位,且每一级移位寄存器保 持同一方向来完成数据传递。在此实施例中,除了虚设移位寄存器610必须为双向传输的 移位寄存器,其他虚设移位暂存亦可为单向传输的移位寄存器,因为其他虚设移位寄存器 仅用以单向传输触发信号。请参考图7A、图7B及图7C。图7A表示为本发明的第四实施例的移位寄存器的电 路方块图。图7B表示第四实施例的由上至下传递移位的部分时序图,图7C表示第四实施 例的由下至上传递移位的部分时序图。在本实施例中,两组虚设移位寄存器分别包含两个 虚设移位寄存器。请参考图7A,当下传起始触发信号发生器400输出一下传起始触发信号(ST_ D) 702经输出信号线输入第二级虚设移位寄存器710以触发虚设移位寄存器710后,第二级 虚设移位寄存器710会配合第二时钟脉冲信号(CK2),将下传触发信号(ST_D_dl)经输出信 号线送至第一级有效移位寄存器712。当下传触发信号(ST_D_dl)704送至第一级有效移位寄存器712以触发第一级有效移位寄存器712后,第一级有效移位寄存器712会配合第 一时钟脉冲信号(CK1),将下传触发信号(ST_D1) 706经输出信号线送至第二级有效移位寄 存器714以触发第二级有效移位寄存器714后,第二级有效移位寄存器714会配合第二时 钟脉冲信号(CK2),将下传触发信号(ST_D2) 708经输出信号线送至第三级有效移位寄存器 716。以此类推,直到最后一级虚设移位寄存器730接收下传触发信号为止。反之,当上传 起始触发信号发生器401将一上传起始触发信号(ST_U) 722经输出信号线输入最后一级虚 设移位寄存器730以触发最后一级虚设移位寄存器730后,虚设移位寄存器730会配合第 二时钟脉冲信号(CK2),将上传触发信号(ST_U_dl)724经输出信号线送至倒数第二级虚设 移位寄存器732。当上传起始触发信号(ST_U_dl)724送至倒数第二级虚设移位寄存器732 以触发倒数第二级虚设移位寄存器732后,倒数第二级虚设移位寄存器732会配合第一时 钟脉冲信号(CK1),将上传触发信号线(ST_U_d2)726经输出信号线送至最后一级有效移位 寄存器734以触发最后一级有效移位寄存器734后,最后一级有效移位寄存器734会配合 第二时钟脉冲信号(CK2),将上传触发信号(ST_U1) 728经输出信号线送至倒数第二级有效 移位寄存器736。以此类推,直到第一级虚设移位寄存器720接收上传触发信号为止。请再参考图7A及图7B,下传起始触发信号702以一脉冲的形式输入第二级虚设移 位寄存器710,随后第二级虚设移位寄存器710将该脉冲(下传触发信号704)输出至第一 级有效移位寄存器712。接着,第一级有效移位寄存器712再将该脉冲(下传起始触发信号 706)输出至第二级有效移位寄存器714。并且,当下传触发信号706与第一时钟脉冲信号 (CK1)同时动作时,第一笔有效数据(D1)会被读取。随后,第二级有效移位寄存器714再将 该脉冲(下传触发信号708)输出至第三级有效移位寄存器716。另一方面,随着下传触发 信号708与第二时钟脉冲信号(CK2)同时动作时,第二笔有效数据(D2)会被读取。以此类 推,每一级移位寄存器的输出信号线会依序送出一脉冲(ST_D3,.... ST_D1080, Dummy_Dl) 以触发下一级的移位寄存器,且数据(D3,D4,D5,D6...)会依照上述传输方式陆续被读取 出,直到最后一级的虚设移位寄存器730接收最后一级脉冲Dummy_Dl为止。上述的起始脉 冲的传递移位为一下传移位,且每一级移位寄存器保持同一方向来完成数据传递。请再参考图7A及图7C,上传起始触发信号722以一脉冲的形式输入最后一级虚 设移位寄存器730,随后,最后一级虚设移位寄存器730将该脉冲(上传触发信号724)输 出至倒数第二级虚设移位寄存器732。接着,倒数第二级虚设移位寄存器732再将该脉冲 (上传触发信号726)输出至最后一级有效移位寄存器734。随后,最后一级有效移位寄存 器734再将该脉冲(上传触发信号728)输出至倒数第二级有效移位寄存器736另一方面, 当上传触发信号728与第二时钟脉冲信号(CK2)同时作动时,第一笔有效数据(D1)会被读 取。以此类推,随着每一级移位寄存器的输出信号线会依序送出一脉冲(ST_U2,...,ST_ U1080, Dummy_Ul)以触发上一级的移位寄存器,且数据(D2,D3,D4...)会依照上述传输方 式陆续被读取出,直到第一级的虚设移位寄存器720接收最后一级脉冲Dummy_Ul为止。上 述的起始脉冲的传递移位为一上传移位,且每一级移位寄存器保持同一方向来完成数据传 递。在此实施例中,除了虚设移位寄存器720可为单向或双向传输的移位寄存器之外,其他 虚设移位寄存器必须为双向传输的移位寄存器,因为其他虚设移位寄存器都可能用来进行 双向传输触发信号。请参考图8A、图8B及图8C。图8A表示为本发明的第五实施例的移位寄存器的电路方块图。图8B表示第五实施例的由上至下传递移位的部分时序图,图8C表示第五实施 例的由下至上传递移位的部分时序图。在本实施例中,两组虚设移位寄存器分别包含两个 虚设移位寄存器。请参考图8A,当下传起始触发信号发生器400将一下传起始触发信号(ST_D)802 经输出信号线输入第一级有效移位寄存器810以触发第一级有效移位寄存器810后,第一 级有效移位寄存器810会配合第一时钟脉冲信号(CK1),将下传触发信号(ST_D1)804经输 出信号线送至第二级有效移位寄存器812。当下传触发信号(ST_D1)804送至第二级有效移 位寄存器812以触发第二级有效移位寄存器812后,第二级有效移位寄存器812会配合第 二时钟脉冲信号(CK2),将下传触发信号(ST_D2) 806经输出信号线送至第三级有效移位寄 存器814。当下传触发信号(ST_D2) 806送至第三级有效移位寄存器814以触发第三级有 效移位寄存器814后,第三级有效移位寄存器814会配合第一时钟脉冲信号(CK1),将下传 触发信号(ST_D3)808经输出信号线送至第四级有效移位寄存器816。以此类推,直到最后 一级虚设移位寄存器818接收下传触发信号为止。反之,当上传起始触发信号发生器401 将一上传起始触发信号(ST_U) 822经输出信号线输入倒数第二级虚设移位寄存器830以触 发倒数第二级虚设移位寄存器830后,倒数第二级虚设移位寄存器830会配合第一时钟脉 冲信号(CK1),将上传触发信号(ST_U_dl) 824经输出信号线送至倒数第一级有效移位寄存 器832。当上传触发信号(ST_U_dl) 824送至倒数第一级有效移位寄存器832以触发倒数 第一级有效移位寄存器832后,倒数第一级有效移位寄存器832会配合第二时钟脉冲信号 (CK2),将上传触发信号(ST_U1) 826经输出信号线送至倒数第二级有效移位寄存器834。当 上传触发信号(ST_U1) 826送至倒数第二级有效移位寄存器834以触发倒数第二级有效移 位寄存器834后,倒数第二级有效移位寄存器834会配合第一时钟脉冲信号(CK1),将上传 触发信号(ST_U2)828经输出信号线送至倒数第三级有效移位寄存器836。以此类推,直到 第一级虚设移位寄存器820接收上传触发信号为止。请再参考图8A及图8B,下传起始触发信号(ST_D)802以一脉冲的形式输入第一级 有效移位寄存器810,随后第一级有效移位寄存器810将该脉冲(下传触发信号804)输出 至第二级有效移位寄存器812。另一方面,当下传触发信号(ST_D1)804与第一时钟脉冲信 号(CK1)同时动作时,第一笔有效数据(D1)会被读取。接着,第二级有效移位寄存器812 再将该脉冲(下传触发信号806)输出至第三级有效移位寄存器814。并且,当下传触发信 号(ST_D2)806与第二时钟脉冲信号(CK2)同时动作时,第二笔有效数据(D2)会被读取。随 后,第三级有效移位寄存器814再将该脉冲(下传触发信号808)输出至第四级有效移位寄 存器816。另一方面,随着下传触发信号(ST_D3)808与第一时钟脉冲信号(CK1)同时动作 时,第三笔有效数据(D3)会被读取。以此类推,每一级移位寄存器的输出信号线会依序送 出一脉冲(ST_D4,....,ST_D1080,Dummy_Dl)以触发下一级的移位寄存器,且数据(D4,D5, D6...)会依照上述传输方式陆续被读取出,直到最后一级的虚设移位寄存器818接收最后 一级脉冲Dummy_Dl为止。上述的起始脉冲的传递移位为一下传移位,且每一级移位寄存器 保持同一方向来完成数据传递。请再参考图8A及图8C,上传起始触发信号(ST_U)822以一脉冲的形式输入倒数第 二级虚设移位寄存器830,随后,倒数第二级虚设移位寄存器830将该脉冲(上传触发信号 824)输出至倒数第一级有效移位寄存器832。接着,倒数第一级有效移位寄存器832再将该脉冲(上传触发信号826)输出至倒数第二级有效移位寄存器834。另一方面,当上传触 发信号(ST_U1)826与第二时钟脉冲信号(CK2)同时动作时,第一笔有效数据(D1)会被读 取。接着,倒数第二级有效移位寄存器834再将该脉冲(上传触发信号828)输出至倒数第 三级有效移位寄存器836。并且,当上传触发信号(ST_U2)828与第一时钟脉冲信号(CK1) 同时作动时,第二笔有效数据(D2)会被读取。以此类推,随着每一级移位寄存器的输出信 号线会依序送出一脉冲(ST_U3,...,ST_U1080,Dummy_Ul)以触发上一级的移位寄存器,且 数据(D3,D4,D5,D6...)会依照上述传输方式陆续被读取出,直到第一级的虚设移位寄存 器820接收最后一级脉冲Dummy_Ul为止。上述的起始脉冲的传递移位为一上传移位,且每 一级移位寄存器保持同一方向来完成数据传递。在此实施例中,每一个虚设移位寄存器除 了可为双向传输的移位寄存器,亦可为单向传输的移位寄存器,因为图8A中的虚设移位寄 存器仅系用以单向传输触发信号。本发明可通过将上传起始触发信号及下传起始触发信号中至少一起始触发信号 直接输入非第一级的虚设移位寄存器,以避免传统因将起始触发信号输入第一级的虚设移 位寄存器造成传输触发信号的延迟,耗费额外的传输触发信号的时间。本发明不仅可即时 输出数据,且可节省额外存储器需额外暂存的问题。亦通过输入位置的差异,可弹性运用于 任何移位寄存器的设计。当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟 悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变 形都应属于本发明所附的权利要求的保护范围。
权利要求
一种显示器,其特征在于,包含一显示面板,具有N条栅极线;一第一组虚设移位寄存器,包含至少一虚设移位寄存器;一第二组虚设移位寄存器,包含至少一虚设移位寄存器;多个有效移位寄存器,耦接于该二组虚设移位寄存器之间,一第一个有效移位寄存器耦接于该第一组虚设移位寄存器,一第N个有效移位寄存器耦接于该第二组虚设移位寄存器;及一第一方向起始触发信号发生器,耦接于该第一个有效移位寄存器,用以对该第一个有效移位寄存器输入一第一方向起始触发信号,以致能一第一条栅极线。
2.根据权利要求1所述的显示器,其特征在于,另包含一第二方向起始触发信号发生 器,耦接于该第N个有效移位寄存器,用以对该第N个有效移位寄存器输入一第二方向起始 触发信号,以致能一第N条栅极线。
3.根据权利要求1所述的显示器,其特征在于,另包含一第二方向起始触发信号发生 器,耦接于该第二组虚设移位寄存器的一虚设移位寄存器,用以对该虚设移位寄存器输入 一第二方向起始触发信号。
4.根据权利要求2或3所述的显示器,其特征在于,该第二方向起始触发信号发生器为 一上传起始触发信号发生器。
5.根据权利要求1所述的显示器,其特征在于,该第一方向起始触发信号发生器为一 下传起始触发信号发生器。
6.根据权利要求1所述的显示器,其特征在于,每一组虚设移位寄存器包含至少一单 向传输的移位寄存器。
7.根据权利要求1所述的显示器,其特征在于,每一组虚设移位寄存器包含至少一双 向传输的移位寄存器。
8.根据权利要求1所述的显示器,其特征在于,该多个有效移位寄存器为多个双向传 输的移位寄存器。
9.一种显示器,其特征在于,包含一显示面板,具有N条栅极线;一第一组虚设移位寄存器,具有m个虚设移位寄存器,其中一第i个虚设移位寄存器耦 接于一第(i+1)个虚设移位寄存器,且m-1彡i彡1 ;一第二组虚设移位寄存器;多个有效移位寄存器,耦接于该二组虚设移位寄存器之间,一第一个有效移位寄存器 耦接于该第一组虚设移位寄存器的一第m个虚设移位寄存器,一第N个有效移位寄存器耦 接于该第二组虚设移位寄存器;及一第一方向起始触发信号发生器,耦接于该第一组虚设移位寄存器的一第j个虚设移 位寄存器,用以对该第j个虚设移位寄存器输入一第一方向起始触发信号;其中j#l。
10.根据权利要求9所述的显示器,其特征在于,另包含一第二方向起始触发信号发生 器,耦接于该第N个有效移位寄存器,用以对该第N个有效移位寄存器输入一第二方向起始 触发信号,以致能一第N条栅极线。
11.根据权利要求9所述的显示器,其特征在于,另包含一第二方向起始触发信号发生 器,耦接于该第二组虚设移位寄存器的一虚设移位寄存器,用以对该虚设移位寄存器输入 一第二方向起始触发信号。
12.根据权利要求10或11所述的显示器,其特征在于,该第二方向起始触发信号发生 器为一上传起始触发信号发生器。
13.根据权利要求9所述的显示器,其特征在于,该第一方向起始触发信号发生器为一 下传起始触发信号发生器。
14.根据权利要求9所述的显示器,其特征在于,每一组虚设移位寄存器包含至少一单 向传输的移位寄存器。
15.根据权利要求9所述的显示器,其特征在于,每一组虚设移位寄存器包含至少一双 向传输的移位寄存器。
16.根据权利要求9所述的显示器,其特征在于,该多个有效移位寄存器为多个双向传 输的移位寄存器。 全文摘要
本发明涉及一种具有双向传递移位寄存器的显示器,此显示器包含一显示面板,具有N条栅极线;一第一组虚设移位寄存器;一第二组虚设移位寄存器;多个有效移位寄存器,耦接于该二组虚设移位寄存器之间;及一第一方向起始触发信号发生器,耦接于该第一个有效移位寄存器,用以对该第一个有效移位寄存器输入一第一方向起始触发信号,以致能一第一条栅极线。第一个有效移位寄存器耦接于该第一组虚设移位寄存器,第N个有效移位寄存器耦接于该第二组虚设移位寄存器。
文档编号G09G3/20GK101984485SQ20101053928
公开日2011年3月9日 申请日期2010年11月3日 优先权日2010年11月3日
发明者何宇玺, 徐国华, 杨欲忠, 林坤岳, 陈勇志 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1