一种移位寄存器的制造方法

文档序号:10442462阅读:370来源:国知局
一种移位寄存器的制造方法
【技术领域】
[0001]本实用新型属于液晶显示技术领域,尤其涉及一种移位寄存器。
【背景技术】
[0002]液晶显示器的栅极驱动器利用移位寄存器来产生循序的扫描信号。目前移位寄存器可透过非晶硅、薄膜晶体管、以及低温多晶硅、薄膜晶体管制造于液晶显示器的玻璃基板上。移位寄存器通常具有多级的电路,所以某些薄膜晶体管会导通一段很长的时间。然而,当电压持续或频繁的施加至薄膜晶体管以及低温多晶硅薄膜晶体管一段很长的时间时,将使得薄膜晶体管退化而无法适当的运作,降低了移位寄存器的可靠度,使得移位寄存器不稳定,从而使像素发光不稳定,而且由于时钟信号的影响使输出低电平出现抖动的现象,导致显示品质下降。
【实用新型内容】
[0003]本实用新型为了解决上述现有技术中存在的问题,提供了一种可以输出稳定信号的移位寄存器。
[0004]本实用新型为解决这一问题所采取的技术方案是:
[0005]—种移位寄存器,包括多个电连接的移位单元,每个移动单元包括提升模块,用来根据第一信号及驱动节点的电压输出所述第一信号至输出节点;提升驱动模块,电连接于提升模块,用来根据前一移位单元的驱动节点的电压输出第二信号至所述驱动节点;下拉模块,电连接于提升模块,用来根据后一移位单元的驱动节点的电压输出一低准位电压至所述输出节点;下拉驱动模块,电连接于提升驱动模块,用来根据所述第一信号及第三信号输出所述低准位电压至所述驱动节点。
[0006]提升驱动模块连接第一时钟信号输入端和低电平信号端,下拉驱动模块连接第二时钟信号输入端和高电平信号端,提升模块连接高电平信号端,下拉模块连接第一时钟信号输入端、第二时钟信号输入端、高电平信号端和低电平信号端。
[0007]本实用新型具有的优点和积极效果是:
[0008]本实用新型的移位寄存器,可降低漏电流的产生,使移位寄存器输出稳定的信号,降低因输出低电平出现抖动的现象,保证显示画面的质量。
【附图说明】
[0009]图1是本实用新型的移位寄存器移位单元的结构框图。
【具体实施方式】
[0010]以下参照附图和具体实施例对本实用新型的移位寄存器进行详细的说明。下面描述的具体实施例仅是本实用新型的最佳实施方式,而不能理解为对本实用新型的限制。
[0011]图1是本实用新型的移位寄存器移位单元的结构示意图。如图1所示,本实用新型的移位寄存器,包括多个电连接的移位单元,每个移动单元包括提升模块,用来根据第一信号及驱动节点的电压输出所述第一信号至输出节点;提升驱动模块,电连接于提升模块,用来根据前一移位单元的驱动节点的电压输出第二信号至所述驱动节点;下拉模块,电连接于提升模块,用来根据后一移位单元的驱动节点的电压输出一低准位电压至所述输出节点;下拉驱动模块,电连接于提升驱动模块,用来根据所述第一信号及第三信号输出所述低准位电压至所述驱动节点。
[0012]提升驱动模块连接第一时钟信号输入端和低电平信号端,用于在第一时钟信号输入端CKA输入的时钟信号控制下将前一移位单元输入的信号提供给下拉模块,并根据第一时钟信号输入端CKA输入的信号和低电平信号端VL输入的低电平信号控制驱动节点的电位。
[0013]下拉驱动模块连接第二时钟信号输入端CKB和高电平信号端VH,用于在第二时钟信号输入端CKB输入的信号和高电平信号端VH输入的高电平信号的控制下,控制驱动节点的电位。
[0014]提升模块连接高电平信号端VH,用于在驱动节点电位的控制下将信号输出节点的电平上拉为高电平。
[0015]下拉模块连接第一时钟信号输入端CKA、第二时钟信号输入端CKB、高电平信号端VH和低电平信号端VL,用于在第一时钟信号输入端CKA输入的信号、第二时钟信号输入端CKB输入的信号、高电平信号端VH输入的高电平、低电平信号端VL输入的低电平信号控制下下拉输出节点的电位。
[0016]在本实用新型中,提升驱动模块与提升模块、下拉驱动模块、下拉模块相配合,从而使得该移位单元的输出节点输出稳定的低电平信号,从而提高了显示品质;下拉模块其在工作过程中不受时钟信号的影响,从而同样保证了输出节点输出稳定的低电平信号。
【主权项】
1.一种移位寄存器,包括多个电连接的移位单元,其特征在于:每个移动单元包括提升模块,用来根据第一信号及驱动节点的电压输出所述第一信号至输出节点;提升驱动模块,电连接于提升模块,用来根据前一移位单元的驱动节点的电压输出第二信号至所述驱动节点;下拉模块,电连接于提升模块,用来根据后一移位单元的驱动节点的电压输出一低准位电压至所述输出节点;下拉驱动模块,电连接于提升驱动模块,用来根据所述第一信号及第三信号输出所述低准位电压至所述驱动节点;提升驱动模块连接第一时钟信号输入端和低电平信号端,下拉驱动模块连接第二时钟信号输入端和高电平信号端,提升模块连接高电平信号端,下拉模块连接第一时钟信号输入端、第二时钟信号输入端、高电平信号端和低电平信号端。
【专利摘要】本实用新型公开了一种移位寄存器,包括多个电连接的移位单元,每个移动单元包括提升模块,用来根据第一信号及驱动节点的电压输出所述第一信号至输出节点;提升驱动模块,电连接于提升模块,用来根据前一移位单元的驱动节点的电压输出第二信号至所述驱动节点;下拉模块,电连接于提升模块,用来根据后一移位单元的驱动节点的电压输出一低准位电压至所述输出节点;下拉驱动模块,电连接于提升驱动模块,用来根据所述第一信号及第三信号输出所述低准位电压至所述驱动节点。本实用新型的移位寄存器,可降低漏电流的产生,使移位寄存器输出稳定的信号,降低因输出低电平出现抖动的现象,保证显示画面的质量。
【IPC分类】G11C19/28, G09G3/36
【公开号】CN205354619
【申请号】CN201520922687
【发明人】段君玮, 张立新, 孙洪志
【申请人】吉林工程技术师范学院
【公开日】2016年6月29日
【申请日】2015年11月18日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1