移位寄存器单元及其驱动方法、移位寄存器和显示装置的制造方法

文档序号:9434030阅读:394来源:国知局
移位寄存器单元及其驱动方法、移位寄存器和显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种移位寄存器单元及其驱动方法、移位寄存器和显示装置。
【背景技术】
[0002]显示装置在进行显示时,需要利用移位寄存器实现对像素单元的扫描,移位寄存器包括多个移位寄存器单元,每个移位寄存器单元对应一行像素单元,为像素单元提供栅极驱动信号,从而由多个移位寄存器单元实现对显示装置的像素单元的逐行扫描驱动,以显示图像。
[0003]但是,移位寄存器单元中的输入模块包括晶体管,晶体管存在阈值电压,而在制作过程中制得的各个移位寄存器单元中输入模块的晶体管的阈值电压往往不同,阈值电压向正向漂移的晶体管在触发信号的作用下容易出现开启不充分的现象,阈值电压的影响使得各个移位寄存器单元中后续电路的晶体管充分开启的时长不同,因此各个移位寄存器单元输出的栅极驱动信号的上升沿或下降沿持续的时长不同,导致显示装置显示不均匀,阈值电压向正向漂移特别严重的情况下,后续电路的晶体管甚至无法开启,从而降低了显示装置的显示效果。

【发明内容】

[0004]本发明的目的在于提供一种移位寄存器单元及其驱动方法、移位寄存器和显示装置,用于保证显示装置显示均匀,提高显示装置的显示效果。
[0005]为了实现上述目的,本发明提供如下技术方案:
[0006]第一方面,本发明提供一种移位寄存器单元,包括输入模块、下拉控制模块、上拉控制模块、上拉模块和下拉模块;
[0007]其中,所述输入模块与第一触发信号端、第一时钟信号端、低电平端和上拉控制节点连接,所述输入模块用于利用自举效应,将所述第一触发信号端的信号无阈值电压损耗地传输至所述上拉控制节点,所述上拉控制节点为所述输入模块、所述上拉控制模块、所述下拉控制模块和所述上拉模块的连接点;
[0008]所述下拉控制模块与所述第一时钟信号端、所述上拉控制节点、下拉控制节点和所述低电平端连接,所述下拉控制模块用于根据所述第一时钟信号端的信号和所述上拉控制节点的信号,控制所述下拉控制节点的信号为高电平信号或低电平信号,所述下拉控制节点为所述下拉控制模块、所述上拉控制模块和所述下拉模块的连接点;
[0009]所述上拉控制模块与第二触发信号端、所述低电平端、所述上拉控制节点、所述下拉控制节点、所述下拉模块和所述移位寄存器单元的输出端连接,所述上拉控制模块用于根据所述第二触发信号端的信号和自举效应,控制所述上拉控制节点的信号为高电平信号或低电平信号;
[0010]所述上拉模块与所述第一时钟信号端、所述上拉控制节点和所述移位寄存器单元的输出端连接,所述上拉模块用于在所述上拉控制节点的信号和所述第一时钟信号端的信号的控制下,将所述移位寄存器单元的输出端的信号上拉为高电平信号;
[0011]所述下拉模块与所述第二触发信号端、所述低电平端、第二时钟信号端、所述下拉控制节点和所述移位寄存器单元的输出端连接,所述下拉模块用于在所述下拉控制节点的信号、所述第二触发信号端的信号和所述第二时钟信号端的信号的控制下,将所述移位寄存器单元的输出端的信号下拉为低电平信号。
[0012]第二方面,本发明还提供了一种移位寄存器单元的驱动方法,用于驱动上述技术方案中所述的移位寄存器单元,所述驱动方法包括:
[0013]第一阶段,第一触发信号端的信号与第二时钟信号端的信号均为高电平信号,第二触发信号端的信号与第一时钟信号端的信号均为低电平信号;输入模块利用自举效应,将所述第一触发信号端的高电平信号无阈值电压损耗地传输至上拉控制节点;上拉模块在所述上拉控制节点的高电平信号和所述第一时钟信号端的低电平信号的控制下,将所述第一时钟信号端的低电平信号传输至所述移位寄存器单元的输出端;所述移位寄存器单元的输出端输出低电平信号;
[0014]第二阶段,所述第一触发信号端的信号、所述第二时钟信号端的信号与所述第二触发信号端的信号均为低电平信号,所述第一时钟信号端的信号为高电平信号;上拉控制模块利用自举效应,控制所述上拉控制节点的信号为高电平信号;所述上拉模块在所述上拉控制节点的高电平信号和所述第一时钟信号端的高电平信号的控制下,将所述移位寄存器单元的输出端的信号上拉为高电平信号;
[0015]第三阶段,所述第一触发信号端的信号与所述第一时钟信号端的信号均为低电平信号,所述第二触发信号端的信号和所述第二时钟信号端的信号均为高电平信号;所述上拉控制模块根据所述第二触发信号端的高电平信号,控制所述上拉控制节点的信号为低电平信号;下拉模块在所述第二触发信号端的高电平信号和所述第二时钟信号端的高电平信号的控制下,将所述移位寄存器单元的输出端的信号下拉为低电平信号;
[0016]第四阶段,所述第一触发信号端的信号、所述第二时钟信号端的信号与所述第二触发信号端的信号均为低电平信号,所述第一时钟信号端的信号为高电平信号;下拉控制模块根据所述第一时钟信号端的高电平信号和所述上拉控制节点的低电平信号,控制下拉控制节点的信号为高电平信号;所述下拉模块在所述下拉控制节点的高电平信号的控制下,将所述移位寄存器单元的输出端的信号下拉为低电平信号;
[0017]第五阶段,所述第一触发信号端的信号、所述第一时钟信号端的信号与所述第二触发信号端的信号均为低电平信号,所述第二时钟信号端的信号为高电平信号;所述下拉模块在所述第二时钟信号端的高电平信号的控制下,将所述移位寄存器单元的输出端的信号下拉为低电平信号。
[0018]第三方面,本发明提供一种移位寄存器,包括多级上述技术方案中所述的移位寄存器单元。
[0019]第四方面,本发明提供一种显示装置,包括上述技术方案中所述的移位寄存器。
[0020]本发明提供的移位寄存器单元及其驱动方法、移位寄存器和显示装置,移位寄存器单元包括输入模块、下拉控制模块、上拉控制模块、上拉模块和下拉模块,与现有技术中后续电路受到输入模块的阈值电压影响的移位寄存器单元相比,本发明中的移位寄存器单元中的输入模块能够利用自举效应,将输入模块的输入端的电压大幅度提高,使得输入模块的输入端的电压远远大于输入模块中的晶体管的阈值电压,从而输入模块能够将第一触发信号端的信号无阈值电压损耗地传输至上拉控制节点,移位寄存器单元中的后续电路不受输入模块中晶体管的阈值电压的影响,保证各个移位寄存器单元中后续电路中的晶体管能够迅速地充分开启,使得各个移位寄存器单元输出的栅极驱动信号的上升沿或下降沿持续的时长基本相同,从而保证显示装置显示均匀,且后续电路能够正常传递信号,提高显示装置的显示效果。
【附图说明】
[0021]此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
[0022]图1为本发明实施例一中的移位寄存器单元的结构示意图;
[0023]图2为与图1和图4对应的信号时序图;
[0024]图3为本发明实施例一中在不同的阈值电压下的上拉控制节点的信号时序图;
[0025]图4为本发明实施例二中的移位寄存器单元的结构示意图。
【具体实施方式】
[0026]为了进一步说明本发明实施例提供的移位寄存器单元及其驱动方法、移位寄存器和显示装置,下面结合说明书附图进行详细描述。
[0027]实施例一
[0028]请参阅图1,本发明实施例提供的移位寄存器单元包括输入模块P1、下拉控制模块P2、上拉控制模块P3、上拉模块P4和下拉模块P5。其中,输入模块Pl与第一触发信号端STU、第一时钟信号端CLKl、低电平端VGL和上拉控制节点Q连接,输入模块Pl用于利用自举效应,将第一触发信号端STU的信号无阈值电压Vth损耗地传输至上拉控制节点
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1