1.一种GOA阵列基板,其特征在于,包括:
衬底基板,其包括中部的显示区域与外围的非显示区域;
TFT阵列结构,设于所述显示区域,用于显示图像信号;
行扫描驱动电路,设于所述非显示区域,用于对所述TFT阵列结构的多条扫描线进行驱动;
阵列检测衬垫组,设于所述非显示区域,并与所述行扫描驱动电路相连接,用于对所述阵列基板进行检测;
其中,所述行扫描驱动电路包括多个级联的GOA电路单元,多个所述GOA电路单元与多条所述扫描线一一对应连接,所述阵列检测衬垫组包括多个水平方向依序排列的不同的阵列检测衬垫,每个所述阵列检测衬垫的一端连接外部检测信号输出端,另一端连接至其对应的信号引入端,所述阵列检测衬垫组对应各个所述GOA电路单元,所述阵列检测衬垫组包括:
一CK检测衬垫,其分别输出2N个相同的第一时钟信号至对应的2N个不同的CK信号引入端,每个所述CK信号引入端通过电线与其对应的一个所述GOA电路单元连接,且不同的所述CK信号引入端连接不同的所述GOA电路单元,其中N为正整数且N≥2;
一XCK检测衬垫,其分别输出2N个相同的第二时钟信号至对应的2N个不同的XCK信号引入端,每个所述XCK信号引入端通过电线与其对应的一个所述GOA电路单元连接,且不同的所述XCK信号引入端连接不同的所述GOA电路单元,其中N为正整数且N≥2,所述第一时钟信号与所述第二时钟信号为电平相反的时钟信号;
一LC检测衬垫,其用于分别输出第一低频信号与第二低频信号至对应的2个LC信号引入端,该2个所述LC信号引入端分别通过电线和与其对应的一个所述GOA电路单元连接,且该2个所述LC信号引入端连接不同的所述GOA电路单元;
一VSS检测衬垫,用于提供电源信号至对应的VSS信号引入端,所述VSS信号引入端通过电线与每一个所述GOA电路单元连接;
一STV检测衬垫,用于提供开启信号至对应的STV信号引入端,所述VSS信号引入端通过电线与所述行扫描驱动电路的前面4个所述GOA电路单元及最后4个所述GOA电路单元连接;
一ACOM检测衬垫,其与所述显示区域内的公共电极相连接,用于提供驱动所述公共电极驱动信号,以点亮显示屏。
2.根据权利要求1所述的GOA阵列基板,其特征在于,所述CK检测衬垫输出的所述第一时钟信号的个数,与所述XCK检测衬垫输出的所述第二时钟信号的个数相同。
3.根据权利要求2所述的GOA阵列基板,其特征在于,所述第一时钟信号或所述第二时钟信号的个数为4个,一组所述GOA电路单元的个数为8个。
4.根据权利要求1所述的GOA阵列基板,其特征在于,在一个所述阵列检测衬垫组中,所述CK检测衬垫对应的所述CK信号引入端连接的2N个不同的所述GOA电路单元,与所述XCK检测衬垫对应的所述XCK信号引入端连接的2N个不同的所述GOA电路单元交替排列,其中N为正整数且N≥2。
5.根据权利要求1所述的GOA阵列基板,其特征在于,每个所述GOA电路单元包括:
上拉驱动模块,用于接收上一级的下传信号,并根据所述上一级的下传信号生成相应的所述扫描线的扫描电平信号;
上拉模块,用于根据所述扫描电平信号以及本级的时钟信号,拉升相应的所述扫描线的扫描信号;
下传模块,用于向下一级的上拉驱动模块发送本级的下传信号;
第一下拉维持模块,用于维持相应的所述扫描线的扫描信号的低电平;
第二下拉维持模块,用于维持相应的所述扫描线的扫描信号的低电平;
下拉模块,用于根据下四级的时钟信号以及下四级的扫描信号,拉低相应的所述扫描线的扫描信号;以及
自举电容,用于生成所述扫描线的扫描信号的高电平。
6.根据权利要求5所述的GOA阵列基板,其特征在于,所述第一时钟信号或所述第二时钟信号输出至所述下传模块与所述上拉模块的连接点。
7.根据权利要求5所述的GOA阵列基板,其特征在于,所述第一低频信号输出至所述第一下拉维持模块,所述第二低频信号输出至所述第二下拉维持模块的信号输入端。
8.根据权利要求5所述的GOA阵列基板,其特征在于,所述电源信号输出至所述第一下拉维持模块、第二下拉维持模块与所述下拉模块。
9.根据权利要求5所述的GOA阵列基板,其特征在于,所述开启信号输出至所述上拉驱动模块的输入端。
10.一种显示装置,其特征在于,其包括权利要求1~9任一项所述的GOA阵列基板。