一种驱动电路、显示面板及显示装置的制作方法

文档序号:11064107阅读:来源:国知局

技术特征:

1.一种驱动电路,其特征在于,包括:第一输入模块、第一输入节点、第一控制模块、驱动管、第二控制模块、第二输入节点以及电容;

所述第一输入模块响应于第一控制端的信号,控制第一电压端与所述第一输入节点之间的接通状态,以及,响应于第二控制端的信号,控制第二电压端与所述第一输入节点之间的接通状态,其中,所述驱动管的第一端作为所述第一输入节点;

所述第一控制模块响应于第三控制端的信号,控制第三电压端与所述驱动管的栅极之间的接通状态,以及,响应于第一控制端的信号,控制所述驱动管的第二端与所述第二输入节点之间的接通状态;

所述第二控制模块响应于第二控制端的信号,控制所述电容的第一端与所述驱动管的第二端之间的接通状态,以及,控制第四电压端与所述电容的第二端之间的接通状态;

所述电容的第二端通过发光元件与第五电压端相连,所述电容的第一端与所述驱动管的栅极相连,所述电容的第二端作为所述第二输入节点。

2.根据权利要求1所述的驱动电路,其特征在于,所述第一输入模块包括:第一晶体管以及第二晶体管;

所述第一晶体管的栅极与所述第一控制端相连,所述第一晶体管的第一端连接至所述第一电压端,所述第一晶体管的第二端连接至所述第一输入节点;

所述第二晶体管的栅极与所述第二控制端相连,所述第二晶体管的第一端连接至所述第二电压端,所述第二晶体管的第二端连接至所述第一输入节点。

3.根据权利要求2所述的驱动电路,其特征在于,所述第一控制模块包括:第三晶体管以及第四晶体管;

所述第三晶体管的第一端与所述第三电压端相连,所述第三晶体管的栅极与所述第三控制端相连,所述第三晶体管的第二端与所述驱动管的栅极相连;

所述第四晶体管的第一端与所述驱动管的第二端相连,所述第四晶体管的第二端与所述电容的第二端以及所述第二输入节点相连,所述第四晶体管的栅极与所述第一控制端相连。

4.根据权利要求3所述的驱动电路,其特征在于,所述第二控制模块包括:第五晶体管以及第六晶体管;

所述第五晶体管的第一端与所述驱动管的第二端相连,所述第五晶体管的栅极与所述第二控制端相连,所述第五晶体管的第二端与所述电容的第一端相连;

所述第六晶体管的第一端与所述第四电压端相连,所述第六晶体管的第二端与所述电容的第二端相连,所述第六晶体管的栅极与所述第二控制端相连。

5.根据权利要求4所述的驱动电路,其特征在于,所述驱动管、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管以及第六晶体管均为N型MOS管。

6.根据权利要求5所述的驱动电路,其特征在于,所述第三电压端的电压值Vref1、所述第二电压端的电压值Vdata、所述第五电压端的电压值PVEE、所述第四电压端的电压值Vref2的关系满足:Vref1>Vdata且PVEE≥Vref2。

7.根据权利要求1所述的驱动电路,其特征在于,所述第一控制端与所述第二控制端输出的信号的电平相反。

8.根据权利要求1所述的驱动电路,其特征在于,所述发光元件为有机发光二极管。

9.一种显示面板,其特征在于,包括如权利要求4-6所述的任意一项驱动电路,所述驱动电路在:

第一侦测时段,关闭所述第一晶体管、第二晶体管、第四晶体管、第五晶体管以及第六晶体管,开启所述第三晶体管,所述驱动管的栅极以及所述电容的第一端均输入所述第三电压端的电压信号;

第二侦测时段,关闭所述第一晶体管、第三晶体管以及第四晶体管,开启所述第二晶体管、第五晶体管以及第六晶体管,所述驱动管的漏极输入所述第二电压端的电压信号,所述电容的第二端输入所述第四电压端的电压信号;

第三侦测时段,关闭所述第二晶体管、第三晶体管、第五晶体管以及第六晶体管,开启所述第一晶体管以及第四晶体管,所述驱动管的栅极与源极的电压差等于所述电容的电压值。

10.根据权利要求9所述的显示面板,其特征在于,所述第三电压端的电压值Vref1、所述第二电压端的电压值Vdata、所述第五电压端的电压值PVEE、所述第四电压端的电压值Vref2的关系满足:Vref1>Vdata且PVEE≥Vref2。

11.一种显示装置,其特征在于,包括权利要求9或10所述的显示面板。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1