显示装置的制作方法

文档序号:11202260阅读:269来源:国知局
显示装置的制造方法

本发明是有关于一种显示装置,尤指一种具有稳定的共同电压的显示装置。



背景技术:

现有的显示装置,例如液晶显示装置,其包括有具有多列像素的显示面板,当液晶显示装置欲进行显示时,会以显示数据逐列的对像素进行充电,使液晶显示装置可根据显示数据进行显示。然近年来由于液晶显示装置的解析度提升,在显示一个帧的时间内,液晶显示装置需要驱动更多列的像素,而为了有效减少信号走线的数量以及所占面积,有的显示装置会搭配多工器来进行显示数据的传送。当多工器为关闭的状态时,像素接收到显示信号后会呈现浮接(floating)的状态,使得共同电压的稳定性变差并容易受到外部信号的干扰。



技术实现要素:

为了解决上述的缺陷,本发明提出一种显示装置实施例,所述显示装置包括数据驱动器、多工器、栅极驱动器、多个像素单元以及共同电容。数据驱动器用以输出多个输入显示数据信号,多工器与数据驱动器电性耦接,多工器是用以接收上述的输入显示数据信号,并根据输入显示信号输出多个显示数据信号。栅极驱动器是用以接收直流与交流电压并输出多个栅极驱动信号。每一像素单元跟栅极驱动器以及多工器电性耦接,每一像素单元用以接收对应的显示数据信号、栅极驱动信号以及第一共同电压。共同电容具有第一端以及第二端,共同电容的第一端接收第一共同电压,共同电容的第二端接收直流电压。

本发明更提出一种共同电容实施例,上述的共同电容包括栅极介电层、扩充电极、第一介电层、共同电极、以及共同电压导电层。栅极介电层具有第一表面以及相对于所述第一表面的第二表面。扩充电极配置于栅极介电层的第二表面的一侧,扩充电极是用以接收上述的直流电压。第一介电层配置于该栅极介电层的一侧,第一介电层具有第一表面以及相对于第一表面的第二表面,第一介电层的第二表面较第一介电层的第一表面临近栅极介电层的第一表面。共同电极配置于第一介电层的第二表面,用以接收上述的第一共同电压。共同电压导电层配置于第一介电层的第一表面的一侧,共同电压导电层并沿一第一方向延伸。其中,扩充电极、共同电极以及共同电压导电层于一基板上的垂直投影彼此重叠。

本发明提出另一显示装置实施例,所述显示装置包括数据驱动器、多工器、栅极驱动器、多个像素单元以及共同电容。数据驱动器是用以输出多个输入显示数据信号,多工器与数据驱动器电性耦接,多工器是用以接收上述的多个输入显示数据信号并输出多个显示数据信号。栅极驱动器是用以输出多个栅级驱动信号。每一像素单元跟栅极驱动器以及多工器电性耦接,每一像素单元用以接收对应的显示数据信号、栅极驱动信号以及第一共同电压。共同电容具有第一端以及第二端,共同电容的第一端接收上述的第一共同电压,共同电容的第二端接收第二共同电压,其中第一共同电压与第二共同电压具有相同电压值。

在较佳实施例中,上述的显示装置实施例更包括栅极介电层以及第一介电层,栅极介电层具有第一表面以及相对于所述第一表面的第二表面,第一介电层配置于栅极介电层的一侧,第一介电层具有第一表面以及相对于所述第一表面的第二表面,第一介电层的第二表面较第一介电层的第一表面临近于栅极介电层的第一表面。本发明更提出一种共同电容实施例,共同电容包括第一共同电压导电层、第二介电层以及第二共同电压导电层。第一共同电压导电层配置于第一介电层的第一表面的一侧,第一共同电压导电层并沿第一方向延伸,第一共同电压层具有上述的第一共同电压。第二介电层配置于第一共同电压层的一侧,第二介电层具有第一表面以及相对于所述第一表面的第二表面,第二介电层的第二表面较第二介电层的第一表面临近于第一共同电压层的一侧。第二共同电压导电层配置于第二介电层的第一表面的一侧,第二共同电压导电层并沿第一方向延伸,第二共同电压导电层具有第二共同电压。其中,第一共同电压导电层以及第二共同电压导电层于一基板上的垂直投影彼此重叠。

在较佳实施例中,显示装置实施例更包括电源产生单元、第一运算放大器以及第二运算放大器。电源产生单元是用以输出第一电压,第一运算放大器用以接收第一电压并输出上述的第一共同电压,第二运算放大器,用以接收第一电压并输出第二共同电压。

综以上所述,由于本发明的显示装置具有共同电容,因此可在多工器关闭时稳定共同电压,有效减少显示错误的情况发生。此外,本发明的共同电容可在现有电路架构下以最少限度的变化来实现,更明显具有商业上的利用价值。

为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举较佳实施例并配合所附图式做详细说明如下。

附图说明

图1为本发明的显示装置实施例示意图。

图2a为图1剖面线a-a的实施例示意图。

图2b为本发明的像素单元一实施例示意图。

图3a为本发明的像素单元结构实施例示意图。

图3b为本发明的共同电容ccom的结构实施例示意图。

图3c为本发明的电源供应电路80实施例示意图。

图3d为本发明的像素单元另一实施例示意图。

其中,附图标记:

100显示装置

110、41、49基板

120栅极介电层

121、131、151第一表面

122、132、152第二表面

123扩充电极

130第一介电层

133共同电极

134时脉信号电极

135直流电压电极

136逻辑电路区块

140共同电压导电层、第一共同电压导电层

150第二介电层

160第二共同电压导电层

10数据驱动器

20多工器

30、30a、30b栅极驱动器

40像素单元

42、137第一共同电极

43介电层

44、138第二共同电极

45像素电极

46液晶分子层

47保护层

48彩色滤光片

50显示面板

60显示区

70周边区

80电源供应电路

81电源产生电路

82、82a、82b运算放大器

si输入显示数据信号

so显示数据信号

dl数据线

gl栅极线

g、g1、g2、g3、g4、gn、gm栅极驱动信号

sr、sr1、sr2、sr3、sr4、srn、srm移位暂存器

vdc直流电压

vo第一电压

clk时脉信号

t1晶体管

vcom1第一共同电压

vcom2第二共同电压

clc液晶电容

cst储存电容

ccom共同电容

具体实施方式

以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。

请先参考图1,图1为本发明的显示装置100实施例,显示装置100包括数据驱动器10、多工器20、栅极驱动器30以及多个像素单元40,多个像素单元40并配置于显示面板50。其中,显示装置100例如为低温多晶硅液晶显示装置,且除了多个像素单元40外,多工器20、栅极驱动器30以及共同电容ccom可配置于显示面板50,但不以此为限。数据驱动器10与多工器20电性耦接,数据驱动器10是用以输出多个输入显示数据信号si至多工器20。多工器20通过数据线dl与每个像素单元40电性耦接,多工器20用以根据输入显示数据信号si输出多个显示数据信号so,多工器20并将显示数据信号so传送至对应的数据线dl。栅极驱动器30通过栅极线gl与每一像素单元40电性耦接,在本实施例中,显示装置100包括栅极驱动器30a以及栅极驱动器30b。栅极驱动器30包括多个移位暂存器sr,例如栅极驱动器30a包括多个移位暂存器sr1、sr3…srn,栅极驱动器30b包括多个移位暂存器sr2、sr4…srm,n以及m为大于零的正整数,但不以此为限。栅极驱动器30的移位暂存器sr用以接收直流电压vdc以及时脉信号clk以输出多个栅级驱动信号g,如图1所示的g1、g2、g3、g4...gn、gm,其中直流电压vdc例如为逻辑低电压或者逻辑高电压,但不以此为限。每一像素单元40藉由电性耦接的数据线dl接收对应的显示数据信号so并藉由电性耦接的栅极线gl接收对应的栅极驱动信号g,在此实施例中,每一像素单元40并接收第一共同电压vcom1,因此每一像素单元40可根据第一共同电压vcom1以及显示数据信号so所对应的电压值显示对应的显示数据。其中,显示面板50可界定出显示区60以及周边区70,像素单元40可配置于显示区60,多工器20、栅极驱动器30以及共同电容ccom可配置于周边区70,但不以此为限。以下将进一步配合图示说明本实施例的共同电容ccom。

请参考图2a,图2a为图1剖面线a-a的剖面实施例示意图。在此实施例中,以显示装置100包括基板110、栅极介电层120、第一介电层130以及共同电压导电层140为例来进行说明,但不以此为限。栅极介电层120配置于基板110的一侧,栅极介电层120具有第一表面121以及相对于第一表面121的第二表面122。基板110上设置有扩充电极层123,栅极介电层120设置于扩充电极123上,扩充电极123配置于栅极介电层120的第二表面122的一侧,扩充电极123用以接收上述的直流电压vdc。第一介电层130配置于栅极介电层120的一侧,第一介电层130具有第一表面131以及相对于第一表面131的第二表面132,第一介电层130的第二表面132较第一介电层130的第一表面131临近栅极介电层120的第一表面121。第一介电层130设置于共同电极133(combus)以及前述的移位暂存器sr上,共同电极133配置于第一介电层130的第二表面132,共同电极133与共同电压导电层140连接并藉由共同电压导电层140接收上述的第一共同电压vcom1。移位暂存器sr更包括配置于第一介电层130的第二表面132的时脉信号电极134、直流电压电极135以及逻辑电路区块136,时脉信号电极134用以接收上述的时脉信号clk,直流电压电极135用以接收上述的直流电压vdc,直流电压电极135并与上述的扩充电极123连接以将直流电压vdc传送至扩充电极123。共同电压导电层140配置于第一介电层130的第一表面131的一侧,共同电压导电层140并沿一第一方向延伸。其中,共同电容ccom形成于共同电极133以及扩充电极123之间的栅极介电层120,且扩充电极123、共同电极133以及与共同电极133连接的共同电压导电层140于基板110上的垂直投影为重叠,且基板110、栅极介电层120、第一介电层130以及共同电压导电层140于第二方向依序排列,第一方向与第二方向彼此垂直。

请参考图2b,图2b为根据图2a所绘示的像素单元40电路实施例示意图,在此实施例中,可以图2b来示意像素单元40与共同电容ccom的电性耦接关系。像素单元40包括晶体管t1、液晶电容clc以及储存电容cst,晶体管t1包括第一端、控制端以及第二端,晶体管t1的第一端用以与其中之一数据线dl电性耦接,并通过数据线dl接收上述的显示数据信号so,晶体管t1的控制端与其中之一栅极线gl电性耦接,并通过栅极线gl接收上述的栅极驱动信号g,晶体管t1的第二端与液晶电容clc以及储存电容cst的一端电性耦接,液晶电容clc以及储存电容cst的另一端用以接收上述的第一共同电压vcom1。晶体管t1是用以根据栅极驱动信号g决定是否接收显示数据信号so并将显示数据信号so传送至液晶电容clc以及储存电容cst。共同电容ccom的一端与液晶电容clc以及储存电容cst的另一端电性耦接并接收第一共同电压vcom1,共同电容ccom的另一端用以接收上述的直流电压vdc。

在图1、图2a以及图2b所述的实施例中,共同电容ccom配置于周边区70,并以移位暂存器电路sr的直流电压vdc以及第一共同电压vcom1来产生共同电容ccom,因此共同电容ccom可以最少的走线接收所需的直流电压vdc,减少走线导致的负载效应,且共同电容ccom的直流电压vdc以及第一共同电压vcom1之间的压差亦不会影响到显示区60的显示效果,此外,共同电容ccom并可同时对直流电压vdc稳压,更增加了本发明的效益。

接着请参考图3a,图3a为本发明的像素单元40的结构实施例,在此实施例中,每一像素单元40除了第一共同电压vcom1更接收第二共同电压vcom2,此实施例并以每一像素单元40可由基板41、第一共同电极42、介电层43、第二共同电极44、像素电极45、液晶分子层46、保护层47、彩色滤光片48以及基板49为例来进行说明,但不以此为限。第一共同电极42配置于基板41以及介电层43之间,第二共同电极44以及像素电极45配置于液晶分子层46以及介电层43之间,第二共同电极44以及像素电极45并配置于介电层43的一侧且邻近液晶分子层46,像素电极45一侧邻近于第二共同电极44,像素电极45的另一侧邻近另一像素电极45。保护层47配置于液晶分子层46以及彩色滤光片48之间,彩色滤光片48配置保护层47以及基板49之间。其中,共同电容ccom形成于第一共同电极42以及第二共同电极44之间的介电层43。

接着请参考图3b,图3b为图3a所述的共同电容ccom的结构实施例示意图。在此实施例中,以显示装置100包括基板110、栅极介电层120、第一介电层130、第一共同电压导电层140、第二介电层150以及第二共同电压导电层160为例来进行说明,但不以此为限。栅极介电层120配置于基板110的一侧,栅极介电层120具有第一表面121以及相对于第一表面121的第二表面122,第二表面122相较于第一表面121邻近基板110。第一介电层130配置于栅极介电层120的一侧,第一介电层130具有第一表面131以及相对于第一表面131的第二表面132,第一介电层130的第二表面132较第一介电层130的第一表面131临近栅极介电层120的第一表面121。第一介电层130设置于第一共同电极137(可对应于图3a的第一共同电极42)以及第二共同电极138(可对应于图3a的第一共同电极43)上。举例而言,第一介电层130至少部分覆盖第一共同电极137以及第二共同电极138,第一共同电极137以及第二共同电极138配置于第一介电层130的第二表面132。第一共同电压导电层140配置于第一介电层130的第一表面131的一侧,第一共同电压导电层140并沿第一方向延伸,第一共同电压导电层140与第一共同电极137连接并将第一共同电压vcom1传送至第一共同电极137。第二介电层150具有第一表面151以及相对于第一表面151的第二表面152,第二介电层150的第二表面152较第一表面151邻近于第一共同电压导电层140。第二共同电压导电层160配置于第二介电层150的第一表面151的一侧,第二共同电压导电层160并于上述的第一方向延伸,第二共同电压导电层160与第二共同电极138连接,是用以将第二共同电压vcom2传送至第二共同电极138,在此实施例中,第一共同电压vcom1与第二共同电压vcom2具有相同电压值。其中,共同电容ccom由第一共同电压导电层140、第二共同电压导电层160和该二者之间的第二介电层150所共同形成,且本实施例的共同电容ccom可形成于显示区60以及周边区70,第一共同电压导电层140与第一共同电极137于基板110上的垂直投影为重叠,第二共同电压导电层160与第二共同电极138于基板110上的垂直投影为重叠,且基板110、栅极介电层120、第一介电层130、第一共同电压导电层140、第二介电层150以及第二共同电压导电层160于第二方向上依序排列,第一方向与第二方向彼此垂直。

请参考图3c,本发明的显示装置100更可包括一电源供应电路80,电源供应电路80用以提供图3b实施例所述的第一共同电压vcom1与第二共同电压vcom2,但不以此为限。电源供应电路80包括电源产生电路81以及运算放大器82a以及运算放大器82b,电源产生电路81与每一运算放大器82电性耦接,电源产生电路81是用以输出第一电压vo至电性耦接的运算放大器82,运算放大器82因此可据以输出上述的第一共同电压vcom1以及第二共同电压vcom2,第一共同电压vcom1以及第二共同电压vcom2并具有相同的电压值。

请参考图3d,图3d为图3a的像素单元40的电路实施例示意图,在此实施例中,可以图3d来示意像素单元40与共同电容ccom的电性耦接关系。像素单元40包括晶体管t1、液晶电容clc以及储存电容cst,晶体管t1包括第一端、控制端以及第二端,晶体管t1的第一端用以与其中之一数据线dl电性耦接,并通过数据线dl接收上述的显示数据信号so,晶体管t1的控制端与其中之一栅极线gl电性耦接,并通过栅极线gl接收上述的栅极驱动信号g,晶体管t1的第二端与液晶电容clc以及储存电容cst的一端电性耦接,液晶电容clc以及储存电容cst的另一端用以接收上述的第一共同电压vcom1。晶体管t1是用以根据栅极驱动信号g决定是否接收显示数据信号so并将显示数据信号so传送至液晶电容clc以及储存电容cst。共同电容ccom的一端与液晶电容clc以及储存电容cst的另一端电性耦接并接收第一共同电压vcom1,共同电容ccom的另一端用以耦接第二共同电压vcom2。

在图3a、图3b、图3c以及图3d的实施例中,本发明无需改变原有像素单元40以及显示面板50的结构,即可以第一共同电压导电层140以及第二共同电压导电层160来产生共同电容ccom。此外,在此实施例中,第一共同电压vcom1与第二共同电压vcom2具有相同的电压值,因此位于显示区60的共同电容ccom不会因为第一共同电压vcom1与第二共同电压vcom2的压差而影响到液晶分子的旋转角度。另外,运算放大器82输出的第一共同电压vcom1与第二共同电压vcom2,更可藉由运算放大器82输入阻抗极大的特性而彼此不干扰。

综以上所述,藉由本发明的共同电容ccom,可避免共同电压受外部信号的干扰,有效减少显示错误的情况发生。此外,本发明的共同电容ccom可在现有电路架构下以最少限度的变化来实现,更明显具有商业上的利用价值。

当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明做出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1