显示装置及移位暂存电路的制作方法

文档序号:14073350阅读:216来源:国知局

本发明涉及显示面板的技术领域,尤其涉及一种具有阵列基板栅极驱动电路的显示装置及其移位暂存电路。



背景技术:

近年来,液晶显示器(liquidcrystaldisplay,lcd)因其图像清晰精确、平面显示、厚度薄、重量轻、无辐射、低能耗、工作电压低等优点已被广泛的使用。传统的液晶显示器在进行栅极驱动时,主要采用栅极驱动芯片(gatedriver1c)来实现。由于栅极驱动芯片需要通过连接器与显示面板(panel)连接,并且在一个显示器中需要使用多个栅极驱动芯片,因此显示器的制造成本仍然偏高。

随着新技术的开发,许多显示面板已采用阵列基板栅极驱动(gatedriveronarray,goa)技术来取代外接的栅极驱动芯片。阵列基板栅极驱动技术,是透过曝光显影的制程,将栅极驱动集成电路直接制作在主动数组基板表面,从而省掉外接的栅极驱动芯片。从材料成本和工艺步骤两个方面来看,阵列基板栅极驱动技术能大幅的降低产品的成本,并且还可使进一步降低显示面板的功耗。

典型的阵列基板栅极驱动电路具有多级的移位暂存器,每一个移位暂存器在对栅极讯号线进行扫描驱动时,其栅极电压点将接收一个预充信号,对栅极电压点进行预充,使该点电压在时钟信号的作用下达到高电压准位,进而使得控制输出的薄膜晶体管(thin-fiimtransistor,tft)打开,顺利的传递讯号,进而驱动面板栅极讯号线。因此,对于基板栅极驱动电路的移位暂存器来说,必需能稳定且精确的输出栅极驱动讯号,才不致于发生误动作造成噪声,从而影响了显示器的画质呈现。



技术实现要素:

本发明提出了一种显示装置及移位暂存电路,可快速精确的输出栅极扫描信号,进而提升了显示设备的画质。

本发明提出一种移位暂存电路,包括多级移位暂存器,所述每一级移位暂存器包括:输入模块,输入前级移位暂存器的级传信号st至一增压节点,以提高所述增压节点的电压信号qn的电平;上拉模块,输出一上拉信号pu至所述增压节点,以提高所述电压信号qn的电平,其中所述上拉信号pu与所述级传信号st同时施加于所述增压节点,同步将所述电压信号qn提高至一第一高电平;输出模块,接收一时钟信号ckn,并根据所述时钟信号ckn将所述电压信号qn从第一高电平耦合提高至第二高电平,且受到耦合后的所述电压信号qn控制,而经由一输出端输出一栅极扫描信号gn;以及反馈模块,接收一反馈信号,将所述增压节点耦合后的所述电压信号qn以及所述栅极扫描信号gn,拉低至一预设低电平。

在一实施例中,所述每一级移位暂存器更包括一子下拉模块,用于维持所述电压信号qn于所述预设低电平;以及一子下拉控制模块,用于控制所述子下拉模块的操作。

在一实施例中,所述输出模块包括一第一开关,所述第一开关的一控制端电性耦接所述增压节点,所述第一开关的一第一端用于接收所述时钟信号ckn,所述第一开关的一第二端电性耦接所述输出端,用于输出所述栅极扫描信号gn,其中当所述增压节点的电压信号qn耦合提高至所述第二电平时,所述第一开关会开启并输出所述栅极扫描信号gn。

在一实施例中,所述输入模块包括一第二开关,所述第二开关的一控制端电性耦接所述所述第二开关的一第一端,所述第二开关的一第二端用于输出所述级传信号st。

在一实施例中,所述移位暂存电路的反馈模块包括:一第三开关,所述第三开关的一控制端电性耦接于一反馈信号,所述第第三开关的一第一端电性耦接于所述输出端,所述第三开关的一第二端电性耦接于所述预设低电平,其中所述第三开关回应于所述反馈信号而开启,导通所述第三开关的所述第一端与所述第二端,将所述栅极扫描信号gn拉低至所述预设低电平;以及一第四开关,所述第四开关的一控制端电性耦接于所述反馈信号,所述第四开关的一第一端电性耦接于所述增压节点,所述第四开关的一第二端电性耦接于所述预设低电平,其中所述第四开关回应于所述反馈信号而开启,导通所述第四开关的所述第一端与所述第二端,将所述电压信号qn拉低至所述预设低电平

在另一实施例中,所述移位暂存电路的上拉模块包括:一第五开关,所述第五开关的一控制端电性耦接前二级移位暂存器的时钟信号ck(n-2),所述第五开关的一第一端电性耦接前三级移位暂存器的时钟信号ck(n-3),其中所述第五开关回应于所述前二级移位暂存器的时钟信号ck(n-2)而开启,导通所述第五开关的所述第一端与一第二端,将所述前三级移位暂存器的时钟信号ck(n-3)传送至所述第五开关的所述第二端;以及一第六开关,所述第六开关的一控制端电性耦接前二级移位暂存器的电压信号q(n-2),所述第六开关的一第一端电性耦接所述第五开关的所述第二端,所述第六开关的一第二端电性耦接所述增压节点,其中所述第六开关回应于所述前二级移位暂存器的电压信号q(n-2)而开启,导通所述第六开关的所述第一端与所述第二端,并输出所述上拉信号pu至所述增压节点。

在另一实施例中,所述移位暂存电路的上拉模块包括:一第五开关,所述第五开关的一控制端电性耦接前二级移位暂存器的时钟信号ck(n-2),所述第五开关的一第一端电性耦接前三级移位暂存器的时钟信号ck(n-3),其中所述第五开关回应于所述前二级移位暂存器的时钟信号ck(n-2)而开启,导通所述第五开关的所述第一端与一第二端,将所述前三级移位暂存器的时钟信号ck(n-3)传送至所述第五开关的所述第二端;以及一第六开关,所述第六开关的一控制端电性耦接前三级移位暂存器的电压信号q(n-3),所述第六开关的一第一端电性耦接所述第五开关的所述第二端,所述第六开关的一第二端电性耦接所述增压节点,其中所述第六开关回应于所述前三级移位暂存器的电压信号q(n-3)而开启,导通所述第六开关的所述第一端与所述第二端,并输出所述上拉信号pu至所述增压节点。

在另一实施例中,所述移位暂存电路的上拉模块包括:一第五开关,所述第五开关的一控制端电性耦接前三级移位暂存器的时钟信号ck(n-3),所述第五开关的一第一端电性耦接前二级移位暂存器的时钟信号ck(n-2),其中所述第五开关回应于所述前三级移位暂存器的时钟信号ck(n-3)而开启,导通所述第五开关的所述第一端与一第二端,将所述前二级移位暂存器的时钟信号ck(n-2)传送至所述第五开关的所述第二端;以及一第六开关,所述第六开关的一控制端电性耦接前二级移位暂存器的电压信号q(n-2),所述第六开关的一第一端电性耦接所述第五开关的所述第二端,所述第六开关的一第二端电性耦接所述增压节点,其中所述第六开关回应于所述前二级移位暂存器的电压信号q(n-2)而开启,导通所述第六开关的所述第一端与所述第二端,并输出所述上拉信号pu至所述增压节点。

在另一实施例中,所述移位暂存电路的上拉模块包括:一第五开关,所述第五开关的一控制端电性耦接前三级移位暂存器的时钟信号ck(n-3),所述第五开关的一第一端电性耦接前二级移位暂存器的时钟信号ck(n-2),其中所述第五开关回应于所述前三级移位暂存器的时钟信号ck(n-3)而开启,导通所述第五开关的所述第一端与一第二端,将所述前二级移位暂存器的时钟信号ck(n-2)传送至所述第五开关的所述第二端;以及一第六开关,所述第六开关的一控制端电性耦接前三级移位暂存器的电压信号q(n-3),所述第六开关的一第一端电性耦接所述第五开关的所述第二端,所述第六开关的一第二端电性耦接所述增压节点,其中所述第六开关回应于所述前三级移位暂存器的电压信号q(n-3)而开启,导通所述第六开关的所述第一端与所述第二端,并输出所述上拉信号pu至所述增压节点。

本发明并提出一种显示装置,所述显示装置包括一彩色滤光片基板以及一主动数组基板,其中所述主动数组基板上制作了阵列基板栅极驱动电路,且所述阵列基板栅极驱动电路包括上述各种实施例中所述的移位暂存电路。

本发明至少带来下列的有益效果。由于使用了一上拉模块,搭配输入模块,同时对增压节点进行预充电,因此可使增压节点的电压信号预先提高至一高电平。如此一来,移位暂存器的输出模块在时钟信号的脉冲产生时,能快速精确的打开开关,进而提升了液晶显示设备的晌应速率与画面品质。

上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其他目的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附图,详细说明如下。

附图说明

所包括的附图用来提供对本申请实施例的进一步的理解,其构成了说明书的一部分,用于例示本申请的实施方式,并与文字描述一起来阐释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。在附图中:

图la是一示例性的显示器示意图。

图lb是本发明一实施例的显示器示意图。

图2a是本发明一示例性的移位暂存电路示意图。

图2b是一示例性的移位暂存电路中增压节点的电压信号波形示意图。

图3a是本发明一实施例中的移位暂存电路的模块结构示意图。

图3b是本发明一实施例中的移位暂存电路的电路结构示意图。

图3c是本发明一实施例中移位暂存电路中增压节点的电压信号波形示意图。

图4是本发明一实施例中的移位暂存电路的工作时序示意图。

图5a至图5c显示本发明几种实施例中控制上拉模块的信号配置方式

图6是本发明一实施例的显示装置示意图。

具体实施方式

这里所公开的具体电路结构和功能细节仅仅是代表性的,并且是用于描述本发明的示例性实施例的目的。本发明可以通过许多替换形式来具体实现,并且不应当被解释成仅仅受限于这里所阐述的实施例。

在本发明的描述中,需要理解的是,术语“直向”、“横向”、“上”、“下”、“左”、“右”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或组件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。

在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“配置”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个组件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。

这里所使用的术语仅仅是为了描述具体实施例而不意图限制示例性实施例。除非上下文明确地另有所指,否则这里所使用的单数形式“一个”、“一条”还意图包括复数。还应当理解的是,这里所使用的术语“包括”和/或“包含”规定所陈述的特征、整数、步骤、操作、单元和/或组件的存在,而不排除存在或添加一个或更多其他特征、整数、步骤、操作、单元、组件和/或其组合。

另外,在说明书中,除非明确地描述为相反的,否则词语“包括”将被理解为意指包括所述组件,但是不排除任何其它组件。此外,在说明书中,“在......上”意指位于目标组件上方或者下方,而不意指必须位于基于重力方向的顶部上。

为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的一种移位暂存电路及其波形产生方法与其应用的显示装置,其具体实施方式、结构、特征及其功效,详细说明如后。

本发明的显示装置,包括主动阵列基板(arrayglasssubstrate)、彩色滤光片基板(colorfilterglasssubstrate)与形成于两基板间的液晶层。当然,随着需求上的不同,本发明的薄膜晶体管阵列(tftarray)及彩色滤光片(cf)也可形成于同一基板上。另外,本发明的显示装置也可制作为一曲面型的显示装置。

图la为范例性的显示装置示意图。请参照图la,一种显示装置10,包括一彩色滤光片基板100、一主动阵列基板101及栅极驱动芯片102,用以驱动电路。如图1a所示,栅极驱动芯片102是以外接的方式连接于主动阵列基板101的右侧。

图lb为本发明一实施例的显示装置示意图。请参照图lb,在本发明一实施例中,一种具有阵列基板栅极驱动的显示装置12,包括一彩色滤光片基板120、一主动阵列基板121及阵列基板栅极驱动电路122,其中阵列基板栅极驱动电路122以微影制程直接制作在主动阵列基板121的表面上。如图1b所示,阵列基板栅极驱动电路122分别制作于主动阵列基板121左右两侧的表面上。

图2a为本发明一示例性的移位暂存电路示意图。请参图2a,一种移位暂存电路,包括多级移位暂存器,每一移位暂存器2包括一第一开关t1、—第二开关t2、—第三开关t3、一第四开关t4、一子下拉控制模块(subpulldowncontroller)21、以及一子下拉模块(subpulldown)22。在一实施例中,所述移位暂存电路包括了n级移位暂存器,其中n为正整数,图2a所显示的则为第n级的移位暂存器。

所述第一开关t1的一控制端t1a电性耦接一增压节点(boostpoint)bp,所述第一开关t1的一第一端t1b电性耦接一时钟讯号ck,所述第一开关t1的一第二端t1c电性耦接一输出端o,以输出栅极扫描信号gn。

所述第二开关t2电性耦接前一级移位暂存器(n-1)的级传(stagetransmitting)信号st,用于输入级传信号st至所述增压节点bp,以提高增压节点bp的电压信号qn的电平。所述第二开关t2的控制端t2a与第一端t2b电性耦接所述级传信号st,所述第二开关t2的一第二端t2c电性耦接所述增压节点bp。

所述第三开关t3的一控制端t3a电性耦接一反馈信号fb,所述第三开关t3的一第一端t3b电性耦接所述输出端o的栅极扫描信号gn,所述第三开关t3的一第二端t3c电性耦接一预设低电平vss。

所述第四开关t4的一控制端t4a电性耦接所述反馈信号fb,所述第四开关t4的一第一端t4b电性耦接所述增压节点bp,所述第四开关t4的一第二端t4c电性耦接所述预设低电平vss。

所述子下拉模块22,电性耦接于所述移位暂存器2的所述增压节点bp、所述栅极扫描信号gn及所述预设低电位vss,用于维持所述电压信号qn与所述栅极扫描信号gn于所述预设低电平vss。所述子下拉控制模块21,电性耦接于所述移位暂存器2的所述低预设电位vss及所述子下拉模块22,用于控制所述子下拉模块22于正确的时间进行操作。亦即,透过子下拉模块22,可消除增压节点bp与输出端o的噪声,确保电压信号qn以及栅极扫描信号gn,在非操作时间内能持续维持于预设低电平vss,避免发生误动作。

图2b为示例性的移位暂存电路中增压节点bp的电压信号qn波形示意图。请同时搭配参考图2a,当图2a中前一级移位暂存器(n-1)的级传信号st,传送至所述增压节点bp时,会对增压节点bp进行预充电,将电压信号qn提高至一电平a,如图2b所示。随后,当时钟信号ck施加于第一开关t1的第一端t1b时,会产生电性耦合,使增压节点bp的电压信号qn从预充后的电平a进一步提高至电平b,如图2b所示。耦合后的电压信号q施加于第一开关t1的控制端t1a,会使第一开关t1打开,将第一端t1a上的时钟信号ck传送至第二端t1b,并经由输出端o输出,而产生所述的栅极扫描信号gn。随后,如图2b所示,随着时钟信号ck的结束,增压节点bp的电压信号qn从耦和后的电平b降低至预充后的电平a。

接着,请参考图3a至图3c。图3a为本发明一实施例中的移位暂存电路的模块结构示意图。图3b为本发明一实施例中的移位暂存电路的电路结构示意图。图3c为本发明一实施例中移位暂存电路中增压节点的电压信号波形示意图。

请参考图3a,一种移位元暂存电路,包括多级移位暂存器,每一移位暂存器3包括一输入模块31、一上拉模块32、一输出模块33、一反馈模块34。在一实施例中,所述移位暂存电路包括了n级移位暂存器,其中n为正整数,图3a所显示的为第n级移位暂存器。

所述输入模块31,用于输入前级移位暂存器的级传信号st至一增压节点bp,亦即输入第n-1级移位暂存器的级传信号st,以提高所述增压节点bp其电压信号qn的电平。

所述上拉模块32,用于输出一上拉信号pu至所述增压节点bp,以提高所述电压信号qn的电平。其中,所述上拉信号pu与所述级传信号st会同时施加于所述增压节点bp,而同步将所述电压信号qn提高至一第一高电平a’,如图3c所示。

所述输出模块33,接收一时钟信号ckn,并根据所述时钟信号ckn将所述电压信号qn从第一高电平a’耦合提高至第二高电平b’,如图3c所示。并且,输出模块33会受到耦合后的电压信号qn控制而开启,经由一输出端o输出一栅极扫描信号gn。

要特别说明的是,由于使用了上拉模块32,所以在基准电平相同的条件下,图3c中的第一高电平a’会高于图2b中的电平a;同样的,图3c中的第二高电平b’会高于图2b中的电平b。

所述反馈模块34,接收一反馈信号fb,将所述增压节点bp耦合后的电压信号qn以及栅极扫描信号gn,拉低至一预设低电平vss。

在一实施例中,所述移位暂存器3包括更包括一子下拉控制模块35以及一子下拉模块36。其中,子下拉模块36,用于维持所述电压信号qn于所述预设低电平vss。至于,子下拉控制模块35,则用于控制所述子下拉模块36的操作。

接着,请参考图3b,图3b显示了上述移位暂存器3的详细电路结构。所述输出模块33包括第一开关t1。所述第一开关t1的一控制端t1a电性耦接所述增压节点bp,所述第一开关t1的第一端t1b用于接收所述时钟信号ckn,所述第一开关t1的第二端t1c电性耦接所述输出端o,用于输出所述栅极扫描信号gn。其中,当所述增压节点bp的电压信号qn耦合提高至所述第二电平b’时,所述第一开关t1会开启并输出所述栅极扫描信号gn。

所述输入模块31包括一第二开关t2,所述第二开关t2的一控制端t2a电性耦接所述所述第二开关t2的第一端t2b,所述第二开关t2的第二端t2c电性耦接所述增压节点bp,用于输出所述级传信号st至所述增压节点bp,以提高增压节点bp其电压信号qn的电平。

所述反馈模块34包括第三开关t3与第四开关t4。其中,所述第三开关t3的一控制端t3a电性耦接于一反馈信号fb,所述第三开关t3的第一端t3b电性耦接于所述输出端o,所述第三开关t3的第二端t3c电性耦接于所述预设低电平。其中,所述第三开关t3会响应于反馈信号fb而开启,导通第三开关t3的第一端t3b与第二端t3c,将所述栅极扫描信号gn拉低至所述预设低电平vss。

所述第四开关t4的一控制端t4a电性耦接于所述反馈信号fb,所述第四开关t4的一第一端t4b电性耦接于所述增压节点bp,所述第四开关t4的一第二端t4c电性耦接于所述预设低电平vss。其中,第四开关t4响应于反馈信号fb而开启,导通所述第四开关t4的第一端t4b与第二端t4c,将所述电压信号qn拉低至预设低电平vss。

所述上拉模块32包括一第五开关t5与一第六开关t6。所述第五开关t5的一控制端t5a电性耦接前二级移位暂存器(n-2)的时钟信号ck(n-2),所述第五开关t5的一第一端t5b电性耦接前三级移位暂存器(n-3)的时钟信号ck(n-3)。其中,第五开关t5回应于所述前二级移位暂存器(n-2)的时钟信号ck(n-2)而开启,导通所述第五开关t5的第一端t5b与第二端t5c,将所述前三级移位暂存器(n-3)的时钟信号ck(n-3)传送至第五开关t5的第二端t5c。

所述第六开关t6的一控制端t6a电性耦接前二级移位暂存器(n-2)的电压信号q(n-2),所述第六开关t6的一第一端t6b电性耦接所述第五开关t5的所述第二端t5c,所述第六开关t6的一第二端t6c电性耦接所述增压节点bp。其中,第六开关t6回应于前二级移位暂存器(n-2)的电压信号q(n-2)而开启,导通所述第六开关t6的第一端t6b与第二端t6c,并输出所述上拉信号pu至所述增压节点bp。

请参考图4,图4为本发明一实施例中移位暂存电路的工作时序示意图,同时显示了上述移位暂存器2与移位暂存器3工作时序图。

需要说明的是,图4所示的tl-t2,为移位暂存器2与3的扫描期间,其余时间则为非扫描期间,而扫描期间又分为预充电期间与输出信号期间,其中,t1为预充电时间,t2为输出信号时间。此外,图4中的q4显示了图2a中第4级(n=4)移位暂存器2于增压节点bp的电压信号;至于q4’则显示了图3b中第4级(n=4)移位暂存器3于增压节点bp的电压信号。

请同时参考图2a,以第4级移位暂存器2为例,在时段tl,由于接收了由前级移位暂存器传送过来的级传信号st,即第3级移位暂存器的级传信号st,对增压节点bp进行预充电,因此电压信号q4会提高至电平a。在时段t2,由于接收了时钟信号ck4,与增压节点bp产生电性耦合,因此电压信号q4从电平a耦合提高至电平b,并且使图2a中的第一开关t1打开,而导通并输出时钟信号ck4,产生栅极扫描信号。随后,如图4中的时段t3,由于时钟信号ck4的脉冲结束,因此增压节点bp的电压信号q4,会从电平b下降至电平a。其后,伴随时钟信号ck8的脉冲,移位暂存器2会接收前述的反馈信号fb,对增压节点bp进行放电,将电压信号q4从电平a下拉至预设低电平。

另一方面,请同时参考图3b,以第4级(n=4)移位暂存器3为例,在时段tl,除了会接收由前级移位暂存器传送过来的级传信号st,对增压节点bp进行预充电外,尚会接收由上拉模块32所提供的上拉信号pu,同步对增压节点bp进行预充电,而将电压信号q4’提高至第一高电平a’。接着,在时段t2,由于输入了时钟信号ck4,并且时钟信号ck4与增压节点bp产生电性耦合,因此电压信号q4’从第一高电平a’耦合提高至第二高电平b’,并且使图3b中的第一开关t1打开,而导通并输出时钟信号ck4,产生栅极扫描信号。随后,如图4中的时段t3,由于时钟信号ck4的脉冲结束,因此增压节点bp的电压信号q4’,会从第二高电平b’下降至第一高电平a’。其后,伴随时钟信号ck8的脉冲,移位暂存器2会接收前述的反馈信号fb,对增压节点bp进行放电,将电压信号q4’从第一高电平a’下拉至预设低电平。

值得注意的是,所述上拉模块32除了以图3b中所显示的信号控制方式外,还能通过不同的信号控制方式,来产生所需的上拉信号pu。请参考图5a至图5c,此部份图标,显示了几种不同实施例中,控制上拉模块32的信号配置方式。

在一实施例中,请参考图5a,第五开关t5的一控制端t5a电性耦接前二级移位暂存器(n-2)的时钟信号ck(n-2),所述第五开关t5的一第一端t5a电性耦接前三级移位暂存器(n-3)的时钟信号ck(n-3)。其中,第五开关t5回应于所述前二级移位暂存器(n-2)的时钟信号ck(n-2)而开启,导通所述第五开关t5的第一端t5b与第二端t5c,将所述前三级移位暂存器(n-3)的时钟信号ck(n-3)传送至第五开关t5的第二端t5c。

所述第六开关t6的一控制端t6a电性耦接前三级移位暂存器(n-3)的电压信号q(n-3),所述第六开关t6的一第一端t6b电性耦接所述第五开关t5的所述第二端t5c,所述第六开关t6的一第二端t6c电性耦接所述增压节点bp。其中,第六开关t6回应于前三级移位暂存器(n-3)的电压信号q(n-3)而开启,导通所述第六开关t6的第一端t6b与第二端t6c,并输出所述上拉信号pu至所述增压节点bp。

在另一实施例中,请参考图5b,第五开关t5的一控制端t5a电性耦接前三级移位暂存器(n-3)的时钟信号ck(n-3),所述第五开关t5的一第一端t5a电性耦接前二级移位暂存器(n-2)的时钟信号ck(n-2)。其中,第五开关t5回应于所述前三级移位暂存器(n-3)的时钟信号ck(n-3)而开启,导通所述第五开关t5的第一端t5b与第二端t5c,将所述前二级移位暂存器(n-2)的时钟信号ck(n-2)传送至第五开关t5的第二端t5c。

所述第六开关t6的一控制端t6a电性耦接前二级移位暂存器(n-2)的电压信号q(n-2),所述第六开关t6的一第一端t6b电性耦接所述第五开关t5的所述第二端t5c,所述第六开关t6的一第二端t6c电性耦接所述增压节点bp。其中,第六开关t6回应于前二级移位暂存器(n-2)的电压信号q(n-2)而开启,导通所述第六开关t6的第一端t6b与第二端t6c,并输出所述上拉信号pu至所述增压节点bp。

在又一实施例中,请参考图5c,第五开关t5的一控制端t5a电性耦接前三级移位暂存器(n-3)的时钟信号ck(n-3),所述第五开关t5的一第一端t5a电性耦接前二级移位暂存器(n-2)的时钟信号ck(n-2)。其中,第五开关t5回应于所述前三级移位暂存器(n-3)的时钟信号ck(n-3)而开启,导通所述第五开关t5的第一端t5b与第二端t5c,将所述前二级移位暂存器(n-2)的时钟信号ck(n-2)传送至第五开关t5的第二端t5c。

所述第六开关t6的一控制端t6a电性耦接前三级移位暂存器(n-3)的电压信号q(n-3),所述第六开关t6的一第一端t6b电性耦接所述第五开关t5的所述第二端t5c,所述第六开关t6的一第二端t6c电性耦接所述增压节点bp。其中,第六开关t6回应于前三级移位暂存器(n-3)的电压信号q(n-3)而开启,导通所述第六开关t6的第一端t6b与第二端t6c,并输出所述上拉信号pu至所述增压节点bp。

图6为本发明一实施例的液晶显示装置示意图。请参照图6,所述液晶显示装置12,包括一彩色滤光片基板120、一主动阵列基板121及一阵列基板栅极驱动电路122,其中阵列基板栅极驱动电路122以微影制程直接制作在主动阵列基板121的表面上。所述的阵列基板栅极驱动电路122包括了图3a与图3b中所显示的移位暂存电路。亦即,在所述阵列基板栅极驱动电路110中会具有多级的移位暂存器3。

本发明会带来下述的有益效果。由于使用了一上拉模块,搭配输入模块,同时对增压节点进行预充电,因此可使增压节点的电压信号预先提高至一高电平。如此一来,移位暂存器的输出模块在时钟信号的脉冲产生时,能快速精确的打开开关,输出栅极扫描信号,进而提升了液晶显示设备的晌应速率,从而提升显示画面的品质。

以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的方法及技术内容作出些许的更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1