基于三色条形LED芯片的虚拟LED显示模组及6倍频显示方法与流程

文档序号:15494644发布日期:2018-09-21 21:24阅读:129来源:国知局

本发明涉及led显示屏显示领域,特别涉及一种基于三色条形led芯片的虚拟led显示模组及6倍频显示方法。



背景技术:

led显示屏作为数字图像显示媒体,能够实时显示视频图像源的图像信息。影响led显示屏显示效果的关键因素有两点:一是led显示屏的分辨率;二是显示屏的显示颜色和灰度等级。室内led显示屏一般采用物理分辨率高的小间距led显示屏,其led点间距在p2.5以下,主要包括p2.5、p2.0、p1.8、p1.5等规格。目前led显示屏的显示颜色和灰度等级的标准已经能够满足要求,而室内led显示屏对于分辨率一直有更高的要求,希望能实现更高的显示分辨率。

显示分辨率的提高可采用两种途径:一是提高物理分辨率,二是通过亚像素共享进行虚拟显示来实现一个高的虚拟分辨率。目前国内led管高密度电子组装技术的不成熟、led管及电子元器件封装物理尺寸及电路复杂、成本高等方面的限制阻碍了显示屏物理分辨率的提高。而关于亚像素虚拟显示,虽已有相关研究表明通过虚拟显示可以使像素点增加4倍,甚至更高的倍频效果,但随着倍频次数的增多,如当倍频次数达到10次以上时,又会带来显示图像模糊或者拖尾的现象。因此要想进一步提高室内小间距显示屏的分辨率,单纯依靠虚拟显示还不能实现理想的效果。

因此寻找一种结构简单、成本低的显示单元,并且使其能更有效地提高显示分辨率的技术,一直是目前业内的研究热点。



技术实现要素:

因此,为解决现有技术存在的技术缺陷和不足,本发明提出一种基于三色条形led芯片的虚拟led显示模组及6倍频显示方法。

具体地,本发明一个实施例提出的一种基于三色条形led芯片的虚拟led显示模组,包括:由三色条形led芯片组成的三色led芯片组;每个三色条形led芯片包括至少3个led发光单元;三色条形led芯片规则排列,使多个led发光单元形成多个等边三角形规则排列的阵列;位于每个等边三角形的三个顶点的3个led发光单元为不同基色的led发光单元。

在本发明的一个实施例中,虚拟led显示模组还包括虚拟显示控制电路,用于控制虚拟led显示模组进行虚拟显示。

在本发明的一个实施例中,虚拟显示控制电路为6倍频扫描电路。

在本发明的一个实施例中,三色条形led芯片是基于gan材料制备的rgb三色一体的led芯片。

在本发明的一个实施例中,三色led芯片组包括第一三色条形led芯片,第一三色条形led芯片由3个led发光单元等距直线排列,且包括1个红光led单元、1个绿光led单元和1个蓝光led单元。

在本发明的一个实施例中,三色条形led芯片还包括:1个第一公共电极,设置于三色条形led芯片的第一端;3个第二电极,分别设置于三个led发光单元的第二端。

在本发明的一个实施例中,三色led芯片组包括第二三色条形led芯片,第二三色条形led芯片由n个led发光单元等距直线排列,其中n>3;n个led发光单元包括n1个红光led单元、n2个绿光led单元和n3个蓝光led单元。

本发明的另一个实施例提供的一种基于三色条形led芯片的虚拟led6倍频显示方法,用于驱动虚拟led显示模组进行虚拟显示。该虚拟led6倍频显示方法包括:

定义6种扫描坐标,包括第一坐标、第二坐标、第三坐标、第四坐标、第五坐标和第六坐标;

对输入的每一帧图像划分6个时序的扫描周期,包括第一扫描周期、第二扫描周期、第三扫描周期、第四扫描周期、第五扫描周期、第六扫描周期;

根据每一帧图像的图像像素数据生成对应每一个扫描周期的显示数据;

接收显示数据,按照6种扫描坐标、扫描周期,对虚拟led显示模组进行驱动。

在本发明的一个实施例中,6种扫描坐标包括:

第一坐标,从虚拟led显示模组左上角开始,由奇数行的2个子像素与它下一行最邻近的1个子像素组成倒立三角形,奇数行的1个子像素与它下一行最邻近的2个子像素组成正立三角形,依次形成由倒立三角形与正立三角形交替排列的虚拟显示像素;每一行最后1个子像素构成三分之一个虚拟显示像素;每一个子像素只使用一次;

第二坐标,从虚拟led显示模组左上角开始,每一行的第1个子像素构成三分之一个虚拟显示像素;其余的子像素,由奇数行的2个子像素与它下一行最邻近的1个子像素组成倒立三角形,奇数行的1个子像素与它下一行最邻近的2个子像素组成正立三角形,依次形成由倒立三角形与正立三角形交替排列的虚拟显示像素;每一个子像素只使用一次;

第三坐标,从虚拟led显示模组左上角开始,每一个奇数行的第1个子像素构成三分之一个虚拟显示像素,每一个奇数行的最后1个子像素构成三分之一个虚拟显示像素;其余的子像素,由奇数行的1个子像素与它下一行最邻近的2个子像素组成正立三角形,由奇数行的2个子像素与它下一行最邻近的1个子像素组成倒立三角形,依次形成由正立三角形与倒立三角形交替排列的虚拟显示像素;每一个子像素只使用一次;

第四坐标,从虚拟led显示模组左上角开始,第一行和最后一行的每一个子像素构成三分之一个虚拟显示像素;其余每一行最后1个子像素构成三分之一个虚拟显示像素;其余的子像素,由偶数行的1个子像素与它下一行最邻近的2个子像素组成正立三角形,由偶数行的2个子像素与它下一行最邻近的1个子像素组成倒立三角形,依次形成由正立三角形与倒立三角形交替排列的虚拟显示像素;每一个子像素只使用一次;

第五坐标,第一行和最后一行的每一个子像素构成三分之一个虚拟显示像素;其余每一个奇数行的第1个子像素构成三分之一个虚拟显示像素,每一个奇数行的最后1个子像素构成三分之一个虚拟显示像素;其余的子像素,由偶数行的2个子像素与它下一行最邻近的1个子像素组成倒立三角形,由偶数行的1个子像素与它下一行最邻近的2个子像素组成正立三角形,依次形成由倒立三角形与正立三角形交替排列的虚拟显示像素;每一个子像素只使用一次;

第六坐标,第一行和最后一行的每一个子像素构成三分之一个虚拟显示像素;其余每一行的第1个子像素构成三分之一个虚拟显示像素;其余的子像素,由偶数行的1个子像素与它下一行最邻近的2个子像素组成正立三角形,由偶数行的2个子像素与它下一行最邻近的1个子像素组成倒立三角形,依次形成由正立三角形与倒立三角形交替排列的虚拟显示像素;每一个子像素只使用一次。

在本发明的一个实施例中,根据每一帧图像的图像像素数据生成对应每一个扫描周期的显示数据的步骤包括:

根据第一坐标和每一帧图像的图像像素数据,生成对应第一扫描周期的第一显示数据;

根据第二坐标和每一帧图像的图像像素数据,生成对应第二扫描周期的第二显示数据;

根据第三坐标和每一帧图像的图像像素数据,生成对应第三扫描周期的第三显示数据

根据第四坐标和每一帧图像的图像像素数据,生成对应第四扫描周期的第四显示数据;

根据第五坐标和每一帧图像的图像像素数据,生成对应第五扫描周期的第五显示数据;

根据第六坐标和每一帧图像的图像像素数据,生成对应第六扫描周期的第六显示数据。

本发明实施例提供的基于三色条形led芯片的虚拟led显示模组,采用了基于gan材料共三种颜色的发光材料制备的rgb三色一体的条形led芯片,通过合理设置各区域隔离层的厚度,使多个该三色条形led芯片规则排列、拼接组装成三色led芯片组,形成所有基色发光单元等间距均匀排列的小间距三色发光单元矩阵阵列,提高了物理分辨率。同时,该虚拟led显示模组通过子像素共享的方法,采用虚拟显示控制电路对其进行6倍扫描,实现虚拟像素显示,视觉密度增加至6倍,更进一步显著提高了显示分辨率,使图像显示的清晰度得到了显著提高,有效提升了显示效果。

通过以下参考附图的详细说明,本发明的其它方面和特征变得明显。但是应当知道,该附图仅仅为解释的目的设计,而不是作为本发明的范围的限定,这是因为其应当参考附加的权利要求。还应当知道,除非另外指出,不必要依比例绘制附图,它们仅仅力图概念地说明此处描述的结构和流程。

附图说明

下面将结合附图,对本发明的具体实施方式进行详细的说明。

图1为本发明实施例提供的基于三色条形led芯片的虚拟led显示模组的结构示意图;

图2为本发明实施例提供的三色条形led芯片的结构示意图;

图3为本发明另一实施例提供的三色条形led芯片的结构示意图;

图4为本发明又一实施例提供的基于三色条形led芯片的虚拟led显示模组的结构示意图;

图5为本发明实施例提供的三色条形led芯片的制备方法的流程图;

图6为本发明实施例提供的基于三色条形led芯片的虚拟led6倍频显示方法的流程图;

图7为本发明实施例提供的虚拟led显示模组的虚拟显示像素分布的第一坐标示意图;

图8为本发明实施例提供的虚拟led显示模组的虚拟显示像素分布的第二坐标示意图;

图9为本发明实施例提供的虚拟led显示模组的虚拟显示像素分布的第三坐标示意图;

图10为本发明实施例提供的虚拟led显示模组的虚拟显示像素分布的第四坐标示意图

图11为本发明实施例提供的虚拟led显示模组的虚拟显示像素分布的第五坐标示意图;

图12为本发明实施例提供的虚拟led显示模组的虚拟显示像素分布的第六坐标示意图。

具体实施方式

为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。

实施例一

参见图1,图1为本发明实施例提供的一种基于三色条形led芯片的虚拟led显示模组的结构示意图。

该虚拟led显示模组10包括:由若干个三色条形led芯片12组成的三色led芯片组11;每个三色条形led芯片12包括至少3个led发光单元r,g,b;该若干个三色条形led芯片12规则排列,横向间距为d2,纵向间距为d1。多个led发光单元形成多个等边三角形规则排列的阵列,任意相邻两个led发光单元之间的间距相等。

该虚拟led显示模组10还包括单色led芯片13,根据虚拟led显示模组10中各发光单元的排列规律,在显示模组的边缘位置,可配合使用单色led芯片13,其包含1个红光led单元或1个绿光led单元或1个蓝光led单元。

该虚拟led显示模组10还包括虚拟显示控制电路15,用于控制led显示模组进行虚拟显示。该虚拟显示控制电路15具有存储芯片和驱动芯片,存储芯片用于存储接收到的显示数据,驱动芯片接收到显示数据后生成相应的驱动电流,驱动虚拟led显示模组进行图像或视频数据的显示。本发明的一个实施例中,该虚拟led显示模组10的所有led发光单元组成的规则阵列的最小显示单元p包括3个不同基色的led发光单元r,g,b,位于等边三角形的三个顶点处,每一个led发光单元作为该虚拟led显示模组10的一个子像素。虚拟显示控制电路15采用6倍频扫描电路,对led显示模组进行6倍频扫描,使每一个led子像素进行6次共享,在虚拟led显示模组的实际子像素周围产生出以阵列方式规则排列的6倍数量的虚拟像素,使得显示分辨率显著提高,图像显示更加清晰。

此外,值得一提的是,本发明实施例的虚拟led显示模组10,若干个三色条形led芯片除了采用图1所示方式水平放置进行规则排列之外,也可以将三色条形led芯片竖直放置进行排列,进而也可以实现6倍频的高分辨率虚拟显示。

参见图2,图2为本发明实施例提供的三色条形led芯片的结构示意图。该三色条形led芯片12是基于gan材料共采用三种颜色的发光材料制备的rgb三色一体的led芯片。如图2中所示,该三色条形led芯片12包括3种不同基色的发光单元,每个三色条形led芯片12包含led发光单元的数量至少为3个,每一种基色的led发光单元数量至少为1个,这些led发光单元周期性交替等间距直线排列,以适于采用本发明实施例的方式进行6倍频虚拟显示。

在本发明的一个实施例中,每个三色条形led芯片12包含3个不同基色的led发光单元:红光led发光单元21、绿光led发光单元22和蓝光led发光单元23。

在每个led发光单元四周填充有隔离物质,在相邻两个led发光单元之间形成隔离层,包括红光led隔离层24、绿光led隔离层25和蓝光led隔离层26。结合图1和图2进行说明,本发明实施例的三色条形led芯片12在制备时,考虑了隔离层的厚度,其厚度需要满足当多个三色条形led芯片12规则排列组成虚拟led显示模组10的三色led芯片组11时,要保证三色led芯片组11的阵列中,任意相邻两个led发光单元之间的间距相等。因此,在确定隔离层的厚度时,为补偿多个三色条形led芯片12在拼接组装时在相邻两个三色条形led芯片12之间存在的间隙d1和d2,该厚度不能太小。具体地如,每个三色条形led芯片12的上、下、左、右四个边缘的隔离层的厚度分别为d1、d2、d3、d4、同一个三色条形led芯片12内部,左右相邻的两个led发光单元之间的隔离层的厚度为d5和d6。一般地,应满足(d1+d1+d2)=d5=d6,(d2+d3+d4)=d5=d6,同时,在满足芯片组组装工艺水平允许的条件下,尽量使相邻芯片之间的间距d1和d2的值做到最小,并且,d1、d2、d3、d4、d5和d6的值也尽量取一个较小的值,以使相邻两个led发光单元之间的间距达到最小,进而使虚拟led显示模组的物理分辨率达到最大。

在本发明的另一个实施例中,每个三色条形led芯片12的上、下、左、右四个边缘的隔离层的厚度相等,即d1=d2=d3=d4。多个三色条形led芯片12组装成三色led芯片组11时,相邻两个三色条形led芯片12之间的间距为d1>d2。

该三色条形led芯片12还包括n型电极和p型电极。在本发明的一个实施例中,每个led发光单元上各自设置有一对n型电极和p型电极,n型电极设置于每个led发光单元的n型端,p型电极设置于每个led发光单元的p型端。具体地如,红光led发光单元21设置有n型电极211和p型电极212,绿光led发光单元22设置有n型电极221和p型电极222,蓝光led发光单元23设置有n型电极231和p型电极232。

参见图3,图3为本发明另一实施例提供的三色条形led芯片的结构示意图。为使该三色条形led芯片30的结构更加简单,将所有led发光单元的多个n型电极设置为一个公共n型电极,设置在该三色条形led芯片30的n型端,多个p型电极分别独立设置于每个led发光单元的p型端,或者将所有led发光单元的多个p型电极设置为一个公共p型电极,设置在该三色条形led芯片30的p型端,多个n型电极分别独立设置于每个led发光单元的n型端。

具体地在本发明的又一个实施例中,该三色条形led芯片30包含3个led发光单元:红光led发光单元21、绿光led发光单元22和蓝光led发光单元23。红光led发光单元31设置有n型电极311,绿光led发光单元32设置有n型电极321,蓝光led发光单元33设置有n型电极331,在该三色条形led芯片30的p型端设置有公共p型电极34。

实施例二

参见图4,图4为本发明又一实施例提供的基于三色条形led芯片的虚拟led显示模组的结构示意图。

该虚拟led显示模组40包括:虚拟显示控制电路41和由若干个三色条形led芯片组成的三色led芯片组42。

该三色led芯片组42由多种不同规格的三色条形led芯片组成,每个三色条形led芯片包括至少3个led发光单元,且均包含了三种基色的led发光单元,分别为红光led发光单元、绿光led发光单元、蓝光led发光单元和黄光led发光单元。该多种规格的三色条形led芯片由至少1个红光led单元、至少1个绿光led单元、至少1个蓝光led单元组成。

本发明实施例的三色led芯片组42采用了多个单色led芯片43,其包含1个红光led单元或1个绿光led单元或1个蓝光led单元;采用了多个三色条形led芯片44,其包含3个led发光单元(r、g、b);采用了多个三色条形led芯片45,其包含6个led发光单元(2r、2g、2b);采用了多个三色条形led芯片46,其包含9个led发光单元(3r、3g、3b);采用了多个三色条形led芯片47,其包含4个led发光单元(r、g、2b);采用了多个三色条形led芯片48,其包含4个led发光单元(2r、g、b)。该若干个不同规格的三色条形led芯片规则排列,使所有led发光单元组成多个等边三角形规则排列的阵列;任意相邻两个led发光单元之间的间距相等。在制备该多种规格的三色条形led芯片时,其大小规格是根据制备所用材料的规格并结合led显示模组的规格进行确定,在进行led显示模组的拼接组装时,可根据需要灵活选择合适规格的三色条形led芯片进行组装,大规格的三色条形led芯片进一步简化了led显示模组的结构,小规格的三色条形led芯片用于填补边缘区域。

本发明实施例的多种不同规格的三色条形led芯片同上述实施例一,是基于gan材料共采用三种颜色的发光材料制备的rgbw三色一体的led芯片。

本发明实施例的多种不同规格的三色条形led芯片同上述实施例一,在每个led发光单元四周填充有隔离物质,在相邻两个led发光单元之间形成隔离层,隔离层的厚度满足(d1+d1+d2)=d5,(d2+d3+d4)=d5,优选地,选择d1=d2=d3=d4,d1>d2。

综上两个实施例所述,本发明上述实施例提供的基于三色条形led芯片的虚拟led显示模组,采用了基于gan材料共三种颜色的发光材料制备的rgbw三色一体的led芯片,通过合理设置各区域隔离层的厚度,使多个该三色条形led芯片规则排列、拼接组装成三色led芯片组后,形成所有基色发光单元等间距均匀排列的小间距三色发光单元阵列,提高了物理分辨率。同时,该虚拟led显示模组采用虚拟显示控制电路对其进行6倍扫描,实现虚拟像素显示,更进一步显著提高了显示分辨率。

实施例三

本发明实施例的三色条形led芯片是基于gan材料共采用三种颜色的发光材料制备的rgb三色一体的led芯片。该三色条形led芯片从结构上包括三种基色的发光单元,为红光led发光单元、绿光led发光单元、蓝光led发光单元,还包括n型电极和p型电极。三种基色发光单元的周围均填充有隔离物质,在相邻两个led发光单元之间形成隔离层。具体地,该三色条形led芯片的制备方法如下步骤:

501,选择衬底。

在本发明一个实施例中,选用蓝宝石材料或sic材料作为衬底。

502,在衬底上制备蓝色led发光结构,得到单色发光结构。

蓝光led发光结构的材料包括gan材料。具体地,在衬底上依次制备第一gan缓冲层、第一gan稳定层、第一n型gan层、第一ingan/gan多量子阱有源层、第一p型algan阻挡层、第一p型gan层。其中,第一ingan/gan多量子阱有源层包括多个gan势垒层和多个ingan量子阱层,gan势垒层和ingan量子阱层交替排布。

503,在单色发光结构上刻蚀形成红光灯芯槽,在红光灯芯槽中制备红光led发光结构,得到双色发光结构。

在本发明一个实施例中,采用pecvd工艺在第一p型gan层上淀积第一sio2层,采用湿法刻蚀工艺在第一sio2层上特定位置处刻蚀第一矩形窗口,再采用干法刻蚀工艺在窗口范围持续刻蚀形成第一凹槽后去除第一sio2层,在第一p型gan层上表面、衬底的上表面及第一凹槽的侧壁沉淀第二sio2层,采用干法刻蚀工艺刻蚀第一p型gan层上表面及衬底的上表面的第二sio2层以在第一凹槽的侧壁形成第一sio2隔离层,用于隔离蓝光发光结构与红光发光结构,至此形成红光灯芯槽。

在红光灯芯槽中依次制备第二gan缓冲层、第二n型gaas缓冲层、第二n型gaas稳定层、第二galnp/a1gainp多量子阱有源层、第二p型a1gainp阻挡层、第二p型gaas接触层。其中,第二galnp/a1gainp多量子阱有源层包括多个galnp势垒层和多个a1gainp势垒层,galnp势垒层和a1gainp势垒层交替排布。

在本发明一个实施例中,采用湿法刻蚀工艺刻蚀1个第一矩形窗口,形成1个第一凹槽,形成1个红光灯芯槽,最终制备出1个红光led发光结构。

504,在双色发光结构上刻蚀形成绿光灯芯槽,在绿光灯芯槽中制备绿光led发光结构,得到第一三色发光结构。

在本发明一个实施例中,采用pecvd工艺在第一p型gan层上淀积第三sio2层;采用湿法刻蚀工艺在第三sio2层上特定位置处刻蚀第二矩形窗口;再采用干法刻蚀工艺在窗口范围持续刻蚀形成第二凹槽后去除第三sio2层;在第一p型gan层上表面、衬底的上表面及第二凹槽的侧壁沉淀第四sio2层;采用干法刻蚀工艺刻蚀第一p型gan层上表面及衬底的上表面的第四sio2层以在第二凹槽的侧壁形成第二sio2隔离层,用于隔离红光发光结构、蓝光发光结构和绿光发光结构,至此形成绿光灯芯槽。

在绿光灯芯槽中依次制备第三gan缓冲层、第三gan稳定层、第三n型gan层、第三ingan/gan多量子阱有源层、第三p型algan阻挡层、第三p型gan层。其中,第三p型algan阻挡层包括多个gan势垒层和多个ingan量子阱层,gan势垒层和ingan量子阱层交替排布。

在本发明一个实施例中,采用湿法刻蚀工艺刻蚀1个第二矩形窗口,形成1个第二凹槽,形成1个绿光灯芯槽,最终制备出1个绿光led发光结构。

在本发明一个实施例中,通过步骤501~504,制备得到的第一三色发光结构,包含1个红光发光结构、1个绿光发光结构、1个蓝光发光结构,排布顺序为r、g、b。步骤503、步骤504的顺序可任意调换。

505,在第一三色发光结构上表面制备遮光材料,形成指定布局和大小的发光窗口,得到第二三色发光结构;

在本发明一个实施例中,制备得到的第二三色发光结构,1个红光发光结构、1个绿光发光结构和1个蓝光发光结构的发光窗口大小相等,等间距排布。

506,在第二三色发光结构的n型端制备n型电极,在p型端制备p型电极,得到三色条形led芯片。

在本发明一个实施例中,在每一个发光单元的n型端和p型端分别制备一个n型电极和p型电极。

在本发明另一个实施例中,在第二三色发光结构的n型端制备一个公共n型电极,在每一个发光单元的p型端各制备一个p型电极。

在本发明又一个实施例中,在第二三色发光结构的p型端制备一个公共p型电极,在每一个发光单元的n型端各制备一个n型电极。

本发明实施例的制备方法,在各个发光结构上刻蚀灯芯槽时,开槽的位置和数量决定了最后制备的三色条形led芯片中各基色发光单元的分布方式,开槽的大小决定了各基色发光单元的大小,相邻槽之间的间距决定了各基色发光单元的点间距。因此,通过设置不同的参数数值,可以制备出各种不同规格的三色条形led芯片,如包括n1个红光led单元、n2个绿光led单元和n3个蓝光led单元。

综上所述,按照本发明实施例的制备方法,可制备出三色一体的led芯片,该芯片以单芯片的形式能够产生多种颜色的光,大大减少了荧光粉的用量;另外,该芯片一体化,集成度高,大大降低了制作成本;并且该芯片还具有灵活调节色温的优点。

实施例四

参见图6,图6为本发明实施例提供的基于三色条形led芯片的虚拟led6倍频显示方法的流程图。该虚拟led显示方法包括以下步骤:

601,定义6种扫描坐标。

本发明实施例的虚拟led显示模组如图1中所示,共包含51个基色发光单元,即51个子像素,每3个子像素构成一个显示像素,共构成17个显示像素。

参见图7,图7为本发明实施例提供的虚拟led显示模组的虚拟显示像素分布的第一坐标示意图。从虚拟led显示模组左上角开始,由奇数行的2个子像素与它下一行最邻近的1个子像素组成倒立三角形,奇数行的1个子像素与它下一行最邻近的2个子像素组成正立三角形,依次形成由倒立三角形与正立三角形交替排列的虚拟显示像素;每一行最后1个子像素构成三分之一个虚拟显示像素;每一个子像素只使用一次。

参见图8,图8为本发明实施例提供的虚拟led显示模组的虚拟显示像素分布的第二坐标示意图。从虚拟led显示模组左上角开始,每一行的第1个子像素构成三分之一个虚拟显示像素;其余的子像素,由奇数行的2个子像素与它下一行最邻近的1个子像素组成倒立三角形,奇数行的1个子像素与它下一行最邻近的2个子像素组成正立三角形,依次形成由倒立三角形与正立三角形交替排列的虚拟显示像素;每一个子像素只使用一次。

参见图9,图9为本发明实施例提供的虚拟led显示模组的虚拟显示像素分布的第三坐标示意图。从虚拟led显示模组左上角开始,每一个奇数行的第1个子像素构成三分之一个虚拟显示像素,每一个奇数行的最后1个子像素构成三分之一个虚拟显示像素;其余的子像素,由奇数行的1个子像素与它下一行最邻近的2个子像素组成正立三角形,由奇数行的2个子像素与它下一行最邻近的1个子像素组成倒立三角形,依次形成由正立三角形与倒立三角形交替排列的虚拟显示像素;每一个子像素只使用一次。

参见图10,图10为本发明实施例提供的虚拟led显示模组的虚拟显示像素分布的第四坐标示意图。从虚拟led显示模组左上角开始,第一行和最后一行的每一个子像素构成三分之一个虚拟显示像素;其余每一行最后1个子像素构成三分之一个虚拟显示像素;其余的子像素,由偶数行的1个子像素与它下一行最邻近的2个子像素组成正立三角形,由偶数行的2个子像素与它下一行最邻近的1个子像素组成倒立三角形,依次形成由正立三角形与倒立三角形交替排列的虚拟显示像素;每一个子像素只使用一次。

参见图11,图11为本发明实施例提供的虚拟led显示模组的虚拟显示像素分布的第五坐标示意图。从虚拟led显示模组左上角开始,第一行和最后一行的每一个子像素构成三分之一个虚拟显示像素;其余每一个奇数行的第1个子像素构成三分之一个虚拟显示像素,每一个奇数行的最后1个子像素构成三分之一个虚拟显示像素;其余的子像素,由偶数行的2个子像素与它下一行最邻近的1个子像素组成倒立三角形,由偶数行的1个子像素与它下一行最邻近的2个子像素组成正立三角形,依次形成由倒立三角形与正立三角形交替排列的虚拟显示像素;每一个子像素只使用一次。

参见图12,图12为本发明实施例提供的虚拟led显示模组的虚拟显示像素分布的第六坐标示意图。从虚拟led显示模组左上角开始,第一行和最后一行的每一个子像素构成三分之一个虚拟显示像素;其余每一行的第1个子像素构成三分之一个虚拟显示像素;其余的子像素,由偶数行的1个子像素与它下一行最邻近的2个子像素组成正立三角形,由偶数行的2个子像素与它下一行最邻近的1个子像素组成倒立三角形,依次形成由正立三角形与倒立三角形交替排列的虚拟显示像素;每一个子像素只使用一次。

602,对输入的每一帧图像划分6个时序的扫描周期,6个扫描周期包括相等的时间段。

603,根据每一帧图像的图像像素数据生成对应每一个扫描周期的显示数据。

根据第一坐标和每一帧图像的图像像素数据,生成对应第一扫描周期的第一显示数据;

根据第二坐标和每一帧图像的图像像素数据,生成对应第二扫描周期的第二显示数据;

根据第三坐标和每一帧图像的图像像素数据,生成对应第三扫描周期的第三显示数据

根据第四坐标和每一帧图像的图像像素数据,生成对应第四扫描周期的第四显示数据;

根据第五坐标和每一帧图像的图像像素数据,生成对应第五扫描周期的第五显示数据;

根据第六坐标和每一帧图像的图像像素数据,生成对应第六扫描周期的第六显示数据。

604,接收显示数据,按照定义的扫描坐标、扫描时序和周期,对虚拟led显示模组进行驱动。

本发明实施例中,虚拟显示控制电路具有存储芯片和驱动芯片,存储芯片用于存储接收到的显示数据,驱动芯片接收到显示数据后生成相应的驱动电流,驱动虚拟led显示模组进行图像或视频数据的显示。当输入的数据源是图像,进行6次扫描之后,图像完成虚拟显示;如果输入的数据源是视频,对一帧图像进行6次扫描完成虚拟显示之后,依次再对下一帧图像进行6次扫描,最终完成对视频数据的高分辨率虚拟显示。

通过本发明实施例的基于三色条形led芯片的虚拟led6倍频显示方法,采用三色一体的led芯片,实现了更小的点间距,再通过子像素共享的方法,原本17个显示像素,可以形成75个虚拟显示像素。位于虚拟led显示模组四周边缘位置的子像素,一般不能实现6次共享,当虚拟led显示模组较大,组成虚拟led显示模组的发光单元数量较多时,视觉密度增加至约6倍。因此,本发明实施例的方法,使图像显示的清晰度得到了显著提高,有效提升了显示效果,在室内显示屏领域有很好的应用价值。

以上实施例中所描述的led显示模组可以是led灯条、led灯板、led箱体、led显示屏等任一种。

综上所述,本文中应用了具体个例对本发明基于三色条形led芯片的虚拟led显示模组及6倍频显示方法进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制,本发明的保护范围应以所附的权利要求为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1