GOA电路及具有该GOA电路的液晶显示装置的制作方法

文档序号:16188156发布日期:2018-12-08 05:25阅读:112来源:国知局
GOA电路及具有该GOA电路的液晶显示装置的制作方法

本发明涉及液晶显示技术领域,尤其涉及一种goa(gatedriveronarray,阵列基板行驱动)电路及一种具有该goa电路的液晶显示装置。

背景技术

液晶显示器具有轻薄短小、节能、辐射指标普遍低于crt(cathoderaytube,阴极射线管)显示器等优点,使之逐渐代替crt显示器实现在各类电子产品中的广泛应用。目前,主动式液晶显示面板水平扫描线的驱动,主要由面板外接的ic(integratedcircuit,集成电路)来完成,外接的ic可以控制各级水平扫描线的逐级充电和放电。而goa技术就是利用tft(thinfilmtransistor,薄膜晶体管)液晶显示器阵列制程将gate行扫描驱动信号电路制作在阵列基板上,从而实现对gate逐行扫描的驱动方式,因此,可以运用液晶显示面板的原有制程,将水平扫描线的驱动电路制作在显示区域周围的基板上。goa技术能减少外接ic的绑定(bonding)工序,可提升产能并降低产品成本,并使液晶显示面板更适合制作窄边框或无边框的显示产品。

goa电路的主要架构包括:上拉控制电路、上拉电路、下拉电路、第一下拉维持电路以及第二下拉维持电路。其中,上拉电路用于将时钟信号输出为扫描驱动信号,上拉控制电路用于输出上拉控制信号以控制上拉电路的打开时间,下拉电路用于将上拉控制信号和扫描驱动信号拉低,第一下拉维持电路和第二下拉维持电路分别通过接收第一低频信号和第二低频信号交替起作用将上拉控制信号和扫描驱动信号维持在低电位。然而,现有的goa电路中所需的信号线以及信号线相关的电路模块较多,导致其占用的电路设计空间较大,不利于液晶显示面板的窄边框需求。因此,为了进一步实现窄边框或无边框设计,如何在保证goa电路整体可靠性的前提下节省goa电路所占用空间成为了一个亟待解决的问题。



技术实现要素:

本发明实施例提供一种goa电路及具有该goa电路的液晶显示装置,其通过在goa电路中使用第一时钟信号和第二时钟信号分别控制第一下拉维持电路和第二下拉维持电路,在保证goa电路整体可靠性的前提下减少了下拉维持电路所需信号线。

本发明实施例提供了一种goa电路,包括多个级联的goa单元,其中第n级goa单元对面板的显示区域第n级水平扫描线充电,所述第n级goa单元包括上拉控制电路、上拉电路、下拉电路、第一下拉维持电路和第二下拉维持电路,其中,n为正整数;所述上拉控制电路接收一启动信号ct,并根据所述启动信号ct输出一上拉控制信号q(n);所述上拉电路与所述上拉控制电路电性连接,接收所述上拉控制信号q(n)和一第一时钟信号ck,并根据所述上拉控制信号q(n)和所述第一时钟信号ck输出一第n级级传信号st(n)和一第n级扫描驱动信号g(n);所述下拉电路与所述上拉控制电路和所述上拉电路电性连接,接收第n+4级goa单元输出的第n+4级级传信号st(n+4)、一第一直流低压信号vssg1以及一第二直流低压信号vssq2,并根据所述第n+4级级传信号st(n+4)、所述第一直流低压信号vssg1以及所述第二直流低压信号vssq2下拉所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n),以使所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n)处于关闭状态;所述第一下拉维持电路与所述上拉控制电路、所述上拉电路以及所述下拉电路电性连接,所述第一下拉维持电路接收所述第一时钟信号ck、所述第n级级传信号st(n)、所述第一直流低压信号vssg1以及所述第二直流低压信号vssq2,并根据所述第一时钟信号ck、所述第一直流低压信号vssg1以及所述第二直流低压信号vssq2将所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n)维持在关闭状态;所述第二下拉维持电路与所述上拉控制电路、所述上拉电路、所述下拉电路以及所述第一下拉维持电路电性连接,所述第二下拉维持电路接收一第二时钟信号xck、所述第n-4级级传信号st(n-4)以及所述第一直流低压信号vssg1,并根据所述第二时钟信号xck和所述第一直流低压信号vssg1将所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n)维持在关闭状态。

其中,当n大于等于1且小于等于4时,所述启动信号ct为一初始信号stv,所述上拉控制电路根据所述初始信号stv输出一上拉控制信号q(n);当n大于4时,所述启动信号ct为第n-4级goa单元输出的第n-4级级传信号st(n-4)和第n-4级扫描驱动信号g(n-4),所述上拉控制电路根据所述第n-4级级传信号st(n-4)和所述第n-4级扫描驱动信号g(n-4)输出一上拉控制信号q(n)。

其中,所述第一下拉维持电路和所述第二下拉维持电路交替起作用将所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n)维持在关闭状态。

其中,所述第一时钟信号ck与所述第二时钟信号xck之间互为反相信号。

其中,所述第n级goa单元还包括复位电路、防漏电电路以及稳定电路;所述复位电路与所述上拉控制电路和所述上拉电路电性连接,接收所述初始信号stv和所述第一直流低压信号vssg1,并根据所述初始信号stv和所述第一直流低压信号vssg1将所述上拉控制信号q(n)进行复位;所述防漏电电路与所述第一下拉维持电路电性连接,接收所述第n-4级级传信号st(n-4)和所述第二直流低压信号vssq2,并根据所述第n-4级级传信号st(n-4)和所述第二直流低压信号vssq2防止所述上拉控制信号q(n)通过所述第一下拉维持电路漏电;所述稳定电路与所述上拉电路、所述第一下拉维持电路以及所述防漏电电路电性连接,所述稳定电路接收所述第n+4级级传信号st(n+4)和所述第二直流低压信号vssq2,并根据所述第n+4级级传信号st(n+4)和所述第二直流低压信号vssq2将所述第n级级传信号st(n)稳定在所述第二直流低压信号vssq2。

其中,所述上拉控制电路包括:一第一薄膜晶体管(t11);其中,当n大于等于1且小于等于4时,所述第一薄膜晶体管(t11)的控制端和第一端输入所述初始信号stv,其第二端与上拉控制信号点q连接,用于根据所述初始信号stv输出所述上拉控制信号q(n);当n大于4时,所述第一薄膜晶体管(t11)的控制端输入所述第n-4级级传信号st(n-4),其第一端输入所述第n-4级扫描驱动信号g(n-4),其第二端与所述上拉控制信号点q连接,用于根据所述第n-4级级传信号st(n-4)和所述第n-4级扫描驱动信号g(n-4)输出所述上拉控制信号q(n);所述上拉电路包括:一第二薄膜晶体管(t22)和一第三薄膜晶体管(t21);所述第二薄膜晶体管(t22)的控制端与所述上拉控制信号点q电性连接,用于接收所述上拉控制信号q(n),其第一端输入所述第一时钟信号ck,其第二端与第一信号点s电性连接,所述第二薄膜晶体管(t22)用于根据所述上拉控制信号q(n)和所述第一时钟信号ck输出第n级级传信号st(n);所述第三薄膜晶体管(t21)的控制端与所述上拉控制信号点q电性连接,用于接收所述上拉控制信号q(n),其第一端输入所述第一时钟信号ck,其第二端与水平扫描线g电性连接,所述第三薄膜晶体管(t21)用于根据所述上拉控制信号q(n)和所述第一时钟信号ck输出所述第n级扫描驱动信号g(n);所述下拉电路包括:一第四薄膜晶体管(t31)和一第五薄膜晶体管(t41);所述第四薄膜晶体管(t31)的控制端与所述第五薄膜晶体管(t41)的控制端电性连接,用于输入一第n+4级级传信号st(n+4),所述第四薄膜晶体管(t31)的第一端与所述水平扫描线g电性连接,其第二端输入一第一直流低压信号vssg1,所述第四薄膜晶体管(t31)用于根据所述第n+4级级传信号st(n+4)和所述第一直流低压信号vssg1下拉所述第n级扫描驱动信号g(n),以使所述第n级扫描驱动信号g(n)处于关闭状态;所述第五薄膜晶体管(t41)的第一端与所述上拉控制信号点q电性连接,其第二端输入一第二直流低压信号vssq2,所述第五薄膜晶体管(t41)用于根据所述第n+4级级传信号st(n+4)和所述第二直流低压信号vssq2下拉所述上拉控制信号q(n),以使所述上拉控制信号q(n)处于关闭状态。

其中,所述复位电路包括:一第六薄膜晶体管(txo),其控制端输入所述初始信号stv,其第一端与所述上拉控制信号点q电性连接,其第二端输入所述第一直流低压信号vssg1,所述第六薄膜晶体管(txo)用于在所述goa电路工作一个周期后根据所述初始信号stv和所述第一直流低压信号vssg1将所述上拉控制信号点q的电位进行复位;所述第一下拉维持电路包括:一第七薄膜晶体管(t51)、一第八薄膜晶体管(t52)、一第九薄膜晶体管(t53)、一第十薄膜晶体管(t54)、一第十一薄膜晶体管(t42)和一第十二薄膜晶体管(t32);所述第七薄膜晶体管(t51)的控制端和第一端输入所述第一时钟信号ck,其第二端与第二信号点n电性连接;所述第八薄膜晶体管(t52)的控制端与所述第一信号点s电性连接,用于输入所述第n级级传信号st(n),其第一端与所述第二信号点n电性连接,其第二端输入所述第二直流低压信号vssq2;所述第九薄膜晶体管(t53)的控制端与所述第二信号点n电性连接,其第一端输入所述第一时钟信号ck,其第二端与第三信号点p电性连接;所述第十薄膜晶体管(t54)的控制端与所述第一信号点s电性连接,用于输入所述第n级级传信号st(n),其第一端与所述第三信号点p电性连接,其第二端输入所述第二直流低压信号vssq2;所述第十一薄膜晶体管(t42)的控制端与所述第三信号点p电性连接,其第一端与所述上拉控制信号点q和所述水平扫描线g电性连接,其第二端输入所述第二直流低压信号vssq2,所述第十一薄膜晶体管(t42)用于根据所述第一时钟信号ck和所述第二直流低压信号vssq2将所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n)维持在关闭状态;所述第十二薄膜晶体管(t32)的控制端与所述第三信号点p电性连接,其第一端与所述上拉控制信号点q和所述水平扫描线g电性连接,其第二端输入所述第一直流低压信号vssg1,所述第十二薄膜晶体管(t32)用于根据所述第一时钟信号ck和所述第一直流低压信号vssg1将所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n)维持在关闭状态;所述防漏电电路包括:一第十三薄膜晶体管(t56)和一第十四薄膜晶体管(t55);所述第十三薄膜晶体管(t56)的控制端输入所述第n-4级级传信号st(n-4),其第一端与所述第三信号点p电性连接,其第二端输入所述第二直流低压信号vssq2;所述第十四薄膜晶体管(t55)的控制端输入所述第n-4级级传信号st(n-4),其第一端与所述第二信号点n电性连接,其第二端输入所述第二直流低压信号vssq2;所述第二下拉维持电路包括:一第十五薄膜晶体管(t43)和一第十六薄膜晶体管(t33);所述第十五薄膜晶体管(t43)的控制端输入所述第二时钟信号xck,其第一端与所述上拉控制信号点q电性连接,其第二端输入所述第n-4级级传信号st(n-4),所述第十五薄膜晶体管(t43)用于根据所述第二时钟信号xck和所述第n-4级级传信号st(n-4)将所述上拉控制信号q(n)维持在关闭状态;所述第十六薄膜晶体管(t33)的控制端输入所述第二时钟信号xck,其第一端与所述水平扫描线g电性连接,其第二端输入所述第一直流低压信号vssg1,所述第十六薄膜晶体管(t33)用于根据所述第二时钟信号xck和所述第一直流低压信号vssg1将所述第n级扫描驱动信号g(n)维持在关闭状态;所述稳定电路包括:一第十七薄膜晶体管(t72)和一第十八薄膜晶体管(t71);所述第十七薄膜晶体管(t72)的控制端与所述第三信号点p电性连接,其第一端与所述第一信号点s电性连接,其第二端输入所述第二直流低压信号vssq2,所述第十七薄膜晶体管(t72)用于根据所述第一时钟信号ck和所述第二直流低压信号vssq2将所述第n级级传信号st(n)稳定在所述第二直流低压信号vssq2;所述第十八薄膜晶体管(t71)的控制端输入所述第n+4级级传信号st(n+4),其第一端与所述第一信号点s电性连接,其第二端输入所述第二直流低压信号vssq2,所述第十八薄膜晶体管(t71)用于根据所述第n+4级级传信号st(n+4)和所述第二直流低压信号vssq2将所述第n级级传信号st(n)稳定在所述第二直流低压信号vssq2。

其中,所述第一直流低压信号vssg1为液晶显示面板所需的直流低压信号,所述第二直流低压信号vssq2小于所述第一直流低压信号vssg1。

其中,所述上拉控制信号点q通过一电容(cb)与所述水平扫描线g电性连接,其中,所述电容(cb)为自举电容。

相应地,本发明实施例还提供了一种液晶显示装置,其包括上述的用于液晶显示的goa电路。

综上所述,在本发明实施例提供的goa电路及具有该goa电路的液晶显示装置中,通过在goa电路中使用第一时钟信号和第二时钟信号分别控制第一下拉维持电路和第二下拉维持电路,在保证goa电路整体可靠性的前提下减少了下拉维持电路所需信号线。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为本发明实施例提供的一种goa电路的电路结构示意图。

图2为本发明实施例提供的另一种goa电路的电路结构示意图。

图3为图1和图2所示的goa电路中关键节点信号的波形示意图。

具体实施方式

下面将结合本发明实施方式中的附图,对本发明实施方式中的技术方案进行清楚、完整地描述。显然,所描述的实施方式是本发明的一部分实施方式,而不是全部实施方式。基在本发明中的实施方式,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施方式,都应属在本发明保护的范围。

此外,以下各实施例的说明是参考附加的图示,用以例示本发明可用以实施的特定实施例。本发明中所提到的方向用语,例如,“上”、“下”、“前”、“后”、“左”、“右”、“内”、“外”、“侧面”等,仅是参考附加图式的方向,因此,使用的方向用语是为了更好、更清楚地说明及理解本发明,而不是指示或暗指所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。

在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸地连接,或者一体地连接;可以是机械连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。

此外,在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。若本说明书中出现“工序”的用语,其不仅是指独立的工序,在与其它工序无法明确区别时,只要能实现所述工序所预期的作用则也包括在本用语中。另外,本说明书中用“~”表示的数值范围是指将“~”前后记载的数值分别作为最小值及最大值包括在内的范围。在附图中,结构相似或相同的单元用相同的标号表示。

本发明实施例提供一种goa(gatedriveronarray,阵列基板行驱动)电路,其通过在goa电路中使用第一时钟信号和第二时钟信号分别控制第一下拉维持电路和第二下拉维持电路,在保证goa电路整体可靠性的前提下减少了下拉维持电路所需信号线。下面将结合图1至图3对本发明实施例提供的一种goa电路及具有该goa电路的液晶显示装置进行具体描述。

请参见图1,图1为本发明实施例提供的一种goa电路的电路结构示意图。如图1所示的goa电路100包括多个级联的goa单元,其中,第n级goa单元对液晶显示面板的显示区域第n级水平扫描线充电,所述第n级goa单元至少包括:上拉控制电路10、上拉电路20、下拉电路30、复位电路40、第一下拉维持电路50、防漏电电路60、第二下拉维持电路70以及稳定电路80,其中n为正整数。

所述上拉控制电路10接收一启动信号ct,并根据所述启动信号ct输出一上拉控制信号q(n)。

具体为,当1≤n≤4时,即当n大于等于1且小于等于4时,所述启动信号ct为一初始信号stv,则所述上拉控制电路10根据所述初始信号stv输出一上拉控制信号q(n);当n>4时,即当n大于4时,所述启动信号ct为第n-4级goa单元输出的第n-4级级传信号st(n-4)和第n-4级扫描驱动信号g(n-4),则所述上拉控制电路10根据所述第n-4级级传信号st(n-4)和所述第n-4级扫描驱动信号g(n-4)输出一上拉控制信号q(n)。

可见,当1≤n≤4时,所述初始信号stv负责启动第一级goa单元、第二级goa单元、第三级goa单元以及第四级goa单元;而当n>4时,第n级goa单元由第n-4级goa单元输出的第n-4级级传信号st(n-4)和第n-4级扫描驱动信号g(n-4)启动,从而实现逐级打开goa电路100,实现行扫描驱动,使得水平扫描线可以被逐级充电。

所述上拉电路20与所述上拉控制电路10电性连接,并接收所述上拉控制信号q(n)和一第一时钟信号ck,并根据所述上拉控制信号q(n)和所述第一时钟信号ck输出一第n级级传信号st(n)和一第n级扫描驱动信号g(n)。

所述下拉电路30与所述上拉控制电路10和所述上拉电路20电性连接,并接收第n+4级goa单元输出的第n+4级级传信号st(n+4)、一第一直流低压信号vssg1以及一第二直流低压信号vssq2,并根据所述第n+4级级传信号st(n+4)、所述第一直流低压信号vssg1以及所述第二直流低压信号vssq2下拉所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n),以使所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n)处于关闭状态(即为低电位)。

所述复位电路40与所述上拉控制电路10和所述上拉电路20电性连接,并接收所述初始信号stv和所述第一直流低压信号vssg1,并根据所述初始信号stv和所述第一直流低压信号vssg1将所述上拉控制信号q(n)进行复位。

所述第一下拉维持电路50与所述上拉控制电路10、所述上拉电路20、所述下拉电路30以及所述复位电路40电性连接,所述第一下拉维持电路50接收所述第一时钟信号ck、所述第n级级传信号st(n)、所述第一直流低压信号vssg1以及所述第二直流低压信号vssq2,并根据所述第一时钟信号ck、所述第一直流低压信号vssg1以及所述第二直流低压信号vssq2将所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n)维持在关闭状态,并根据所述第n级级传信号st(n)提高所述第一下拉维持电路50的下拉维持能力。

所述防漏电电路60与所述第一下拉维持电路50电性连接,并接收所述第n-4级级传信号st(n-4)和所述第二直流低压信号vssq2,并根据所述第n-4级级传信号st(n-4)和所述第二直流低压信号vssq2防止所述上拉控制信号q(n)通过所述第一下拉维持电路50漏电。

所述第二下拉维持电路70与所述上拉控制电路10、所述上拉电路20、所述下拉电路30、所述复位电路40、所述第一下拉维持电路50以及所述防漏电电路60电性连接,所述第二下拉维持电路70接收一第二时钟信号xck、所述第n-4级级传信号st(n-4)以及所述第一直流低压信号vssg1,并根据所述第二时钟信号xck和所述第一直流低压信号vssg1将所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n)维持在关闭状态。

所述稳定电路80与所述上拉电路20、所述第一下拉维持电路50以及所述防漏电电路60电性连接,所述稳定电路80接收所述第n+4级级传信号st(n+4)和所述第二直流低压信号vssq2,并根据所述第n+4级级传信号st(n+4)和所述第二直流低压信号vssq2将所述第n级级传信号st(n)稳定在所述第二直流低压信号vssq2。

需要说明的是,在本发明的实施例中,所述第一时钟信号ck与所述第二时钟信号xck之间互为反相信号,即当所述第一时钟信号ck处于高电位状态时,所述第二时钟信号xck处于低电位状态;并且当第一时钟信号ck处于低电位状态时,所述第二时钟信号xck处于高电位状态。所述第一下拉维持电路50和所述第二下拉维持电路70交替起作用将所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n)维持在关闭状态(即维持在低电位状态)。

请一并参见图1和图2,图2是本发明实施例提供的另一种goa电路的电路结构示意图。如图2所示的goa电路100包括但不限于如图1所示的上拉控制电路10、上拉电路20、下拉电路30、复位电路40、第一下拉维持电路50、防漏电电路60、第二下拉维持电路70以及稳定电路80。

其中,所述上拉控制电路10具体包括:一第一薄膜晶体管t11;

当1≤n≤4时,所述第一薄膜晶体管t11的控制端和第一端输入一初始信号stv,其第二端与上拉控制信号点q连接,用于根据所述初始信号stv输出一上拉控制信号q(n);

当n>4时,所述第一薄膜晶体管t11的控制端输入第n-4级级传信号st(n-4),其第一端输入第n-4级扫描驱动信号g(n-4),其第二端与所述上拉控制信号点q连接,用于根据所述第n-4级级传信号st(n-4)和所述第n-4级扫描驱动信号g(n-4)输出所述上拉控制信号q(n)。

需要说明的是,图1和图2中仅示出了当n>4时所述上拉控制电路10的信号输入情况,比如,图1和图2中仅示出了第n-4级级传信号st(n-4)和第n-4级扫描驱动信号g(n-4)。

所述上拉电路20具体包括:一第二薄膜晶体管t22和一第三薄膜晶体管t21。所述第二薄膜晶体管t22用于根据所述上拉控制信号q(n)和一第一时钟信号ck输出一第n级级传信号st(n);具体为,所述第二薄膜晶体管t22的控制端与所述上拉控制信号点q电性连接,用于接收所述上拉控制信号q(n),其第一端输入所述第一时钟信号ck,其第二端与第一信号点s电性连接,用于输出所述第n级级传信号st(n)。所述第三薄膜晶体管t21用于根据所述上拉控制信号q(n)和所述第一时钟信号ck输出一第n级扫描驱动信号g(n);具体为,所述第三薄膜晶体管t21的控制端与所述上拉控制信号点q电性连接,用于接收所述上拉控制信号q(n),其第一端输入所述第一时钟信号ck,其第二端与水平扫描线g电性连接,用于输出所述第n级扫描驱动信号g(n)。

所述下拉电路30具体包括:一第四薄膜晶体管t31和一第五薄膜晶体管t41。其中,所述第四薄膜晶体管t31的控制端与所述第五薄膜晶体管t41的控制端电性连接,用于输入一第n+4级级传信号st(n+4),所述第四薄膜晶体管t31的第一端与所述水平扫描线g电性连接,其第二端输入一第一直流低压信号vssg1,所述第四薄膜晶体管t31用于根据所述第n+4级级传信号st(n+4)和所述第一直流低压信号vssg1下拉所述第n级扫描驱动信号g(n),以使所述第n级扫描驱动信号g(n)处于关闭状态(即为低电位);所述第五薄膜晶体管t41的第一端与所述上拉控制信号点q电性连接,其第二端输入一第二直流低压信号vssq2,所述第五薄膜晶体管t41用于根据所述第n+4级级传信号st(n+4)和所述第二直流低压信号vssq2下拉所述上拉控制信号q(n),以使所述上拉控制信号q(n)处于关闭状态(即为低电位)。

其中,所述第一直流低压信号vssg1为液晶显示面板所需的直流低压信号。需要说明的是,所述第二直流低压信号vssq2小于所述第一直流低压信号vssg1,所述第二直流低压信号vssq2的设置可以使得所述上拉控制信号点q的电位被拉得更低,有利于防止所述上拉控制信号点q漏电,提高整个goa电路100的可靠性。

还需要说明的是,所述第四薄膜晶体管t31和所述第五薄膜晶体管t41的控制端输入所述第n+4级级传信号st(n+4)可以使得所述下拉电路30不受液晶显示面板的显示区域异常带来的所述水平扫描线g异常的影响,降低了所述goa电路100产生异常的风险。并且,当所述第四薄膜晶体管t31和所述第五薄膜晶体管t41的控制端输入所述第n+4级级传信号st(n+4)时,整个所述goa电路100表现为对称下拉与上传,使得所述goa电路100即使发生异常也不容易引起大电流。

所述复位电路40具体包括:一第六薄膜晶体管txo,其控制端输入所述初始信号stv,其第一端与所述上拉控制信号点q电性连接,其第二端输入所述第一直流低压信号vssg1,所述第六薄膜晶体管txo用于在所述goa电路100工作一个周期后根据所述初始信号stv和所述第一直流低压信号vssg1将所述上拉控制信号点q的电位进行复位(即将所述上拉控制信号q(n)进行复位),有利于所述上拉控制信号点q在所述goa电路100工作一个周期后更快更好地放电,从而防止在液晶显示面板多次的开关机过程中所述上拉控制信号点q的电位不能及时放低而引起大电流,进而导致液晶显示面板异常。

所述第一下拉维持电路50具体包括:一第七薄膜晶体管t51、一第八薄膜晶体管t52、一第九薄膜晶体管t53、一第十薄膜晶体管t54、一第十一薄膜晶体管t42和一第十二薄膜晶体管t32。其中,所述第七薄膜晶体管t51的控制端和第一端输入所述第一时钟信号ck,其第二端与第二信号点n电性连接;所述第八薄膜晶体管t52的控制端与所述第一信号点s电性连接,用于输入所述第n级级传信号st(n),其第一端与所述第二信号点n电性连接,其第二端输入所述第二直流低压信号vssq2;所述第九薄膜晶体管t53的控制端与所述第二信号点n电性连接,其第一端输入所述第一时钟信号ck,其第二端与第三信号点p电性连接;所述第十薄膜晶体管t54的控制端与所述第一信号点s电性连接,用于输入所述第n级级传信号st(n),其第一端与所述第三信号点p电性连接,其第二端输入所述第二直流低压信号vssq2;所述第十一薄膜晶体管t42的控制端与所述第三信号点p电性连接,其第一端与所述上拉控制信号点q和所述水平扫描线g电性连接,其第二端输入所述第二直流低压信号vssq2,所述第十一薄膜晶体管t42用于根据所述第一时钟信号ck和所述第二直流低压信号vssq2将所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n)维持在关闭状态;所述第十二薄膜晶体管t32的控制端与所述第三信号点p电性连接,其第一端与所述上拉控制信号点q和所述水平扫描线g电性连接,其第二端输入所述第一直流低压信号vssg1,所述第十二薄膜晶体管t32用于根据所述第一时钟信号ck和所述第一直流低压信号vssg1将所述上拉控制信号q(n)和所述第n级扫描驱动信号g(n)维持在关闭状态。

需要说明的是,所述第八薄膜晶体管t52和所述第十薄膜晶体管t54的控制端输入所述第n级级传信号st(n)可以减小其应力(stress)效应,有利于提高所述第十一薄膜晶体管t42将所述上拉控制信号q(n)维持在关闭状态以及所述第十二薄膜晶体管t32将所述第n级扫描驱动信号g(n)维持在关闭状态的下拉维持能力。其中,所述应力效应指的是薄膜晶体管长时间工作后其物理特性的衰减。

所述防漏电电路60具体包括:一第十三薄膜晶体管t56和一第十四薄膜晶体管t55。其中,所述第十三薄膜晶体管t56的控制端输入所述第n-4级级传信号st(n-4),其第一端与所述第三信号点p电性连接,其第二端输入所述第二直流低压信号vssq2,所述第十三薄膜晶体管t56的设置使得所述第十一薄膜晶体管t42在所述上拉控制信号q(n)的第一电位上升阶段u1(如图3所示)前被拉低到所述第二直流低压信号vssq2,从而使得所述第十一薄膜晶体管t42不容易漏电;所述第十四薄膜晶体管t55的控制端输入所述第n-4级级传信号st(n-4),其第一端与所述第二信号点n电性连接,其第二端输入所述第二直流低压信号vssq2,所述第十四薄膜晶体管t55的设置使得所述第九薄膜晶体管t53不容易漏电,从而使得所述第十一薄膜晶体管t42不容易漏电。

需要说明的是,所述第十一薄膜晶体管t42不容易漏电可以防止所述上拉控制信号点q漏电,使得所述上拉控制信号q(n)的电位在所述第一电位上升阶段u1充得更高,有利于所述上拉控制信号q(n)在第二电位上升阶段u2(如图3所示)的充电,从而提高整个goa电路100的可靠性。

所述第二下拉维持电路70具体包括:一第十五薄膜晶体管t43和一第十六薄膜晶体管t33。其中,所述第十五薄膜晶体管t43的控制端输入所述第二时钟信号xck,其第一端与所述上拉控制信号点q电性连接,其第二端输入所述第n-4级级传信号st(n-4),所述第十五薄膜晶体管t43用于根据所述第二时钟信号xck和所述第n-4级级传信号st(n-4)将所述上拉控制信号q(n)维持在关闭状态;所述第十六薄膜晶体管t33的控制端输入所述第二时钟信号xck,其第一端与所述水平扫描线g电性连接,其第二端输入所述第一直流低压信号vssg1,所述第十六薄膜晶体管t33用于根据所述第二时钟信号xck和所述第一直流低压信号vssg1将所述第n级扫描驱动信号g(n)维持在关闭状态。

需要说明的是,由于所述第十五薄膜晶体管t43的第二端输入所述第n-4级级传信号st(n-4),因此所述上拉控制信号q(n)在所述第一电位上升阶段u1由所述第一薄膜晶体管t11和所述第十五薄膜晶体管t43同时充电,如此可以增加所述上拉控制信号q(n)在所述第一电位上升阶段u1的电压,从而提高整个goa电路100的可靠性。

所述稳定电路80具体包括:一第十七薄膜晶体管t72和一第十八薄膜晶体管t71。其中,所述第十七薄膜晶体管t72的控制端与所述第三信号点p电性连接,其第一端与所述第一信号点s电性连接,其第二端输入所述第二直流低压信号vssq2,所述第十七薄膜晶体管t72用于在所述上拉控制信号q(n)的下拉和下拉维持过程中,根据所述第一时钟信号ck和所述第二直流低压信号vssq2将所述第n级级传信号st(n)稳定在所述第二直流低压信号vssq2;所述第十八薄膜晶体管t71的控制端输入所述第n+4级级传信号st(n+4),其第一端与所述第一信号点s电性连接,其第二端输入所述第二直流低压信号vssq2,所述第十八薄膜晶体管t71用于在所述上拉控制信号q(n)的下拉和下拉维持过程中,根据所述第n+4级级传信号st(n+4)和所述第二直流低压信号vssq2将所述第n级级传信号st(n)稳定在所述第二直流低压信号vssq2。

需要说明的是,在本发明的实施例中,所述上拉控制信号点q通过一电容cb与所述水平扫描线g电性连接。其中,所述电容cb为boast(自举)电容。

请一并参见图1至图3,图3为图1和图2所示的goa电路100中关键节点信号的波形示意图。其中,所述关键节点信号包括但不限于:所述第一时钟信号ck、所述上拉控制信号q(n)、所述第n级扫描驱动信号g(n)以及所述第二时钟信号xck。

从波形图中可见,所述第一时钟信号ck与所述第二时钟信号xck之间互为反相信号。所述上拉控制信号q(n)包括两个电位上升阶段,分别为所述第一电位上升阶段u1和所述第二电位上升阶段u2。在所述第二电位上升阶段u2,所述上拉电路20输出所述第n级扫描驱动信号g(n)。

相应地,本发明实施例还提供了一种液晶显示装置,其包括上述图1和图2所示的用于液晶显示的goa电路100。例如,该液晶显示装置可以包括但不限于具有液晶显示面板的手机(如android手机、ios手机等)、平板电脑、mid(mobileinternetdevices,移动互联网设备)、pda(personaldigitalassistant,个人数字助理)、笔记本电脑、电视机、电子纸、数码相框等等。

相比于现有技术中使用第一低频信号lc1与第二低频信号lc2来控制第一下拉维持电路和第二下拉维持电路交替起作用,本发明实施例通过在goa电路100中使用第一时钟信号ck和第二时钟信号xck分别控制第一下拉维持电路50和第二下拉维持电路70,减少了下拉维持电路所需信号线,并且同样可以起到两组下拉维持电路交替其作用的效果,保证所述goa电路100整体可靠性。此外,本发明实施例中第二直流低压信号vssq2、复位电路40、防漏电电路60以及稳定电路80的设置也进一步提高了所述goa电路100整体可靠性。

在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含在本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或特点可以在任何的一个或多个实施例或示例中以合适的方式结合。

以上对本发明实施例所提供的goa电路及具有该goa电路的液晶显示装置进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1