像素单元、显示面板与电子装置的制作方法

文档序号:25782998发布日期:2021-07-09 10:05阅读:76来源:国知局
像素单元、显示面板与电子装置的制作方法

1.本发明涉及显示驱动领域,特别是涉及一种像素单元、显示面板与电子装置。


背景技术:

2.对于自发光显示面板图像显示过程中,需要扫描驱动电路提供栅极扫描信号与发光扫描信号配合数据驱动电路提供图像数据信号驱动设置在图像显示区的像素单元阵列执行图像显示。每个像素单元在执行图像显示的过程中需要接收多种信号,包括发光信号、图像数据信号、扫描信号以及使驱动单元和显示单元的电压初始化的复位电压信号,每种信号来源一种信号线,而使得显示面板中的走线密集,开口率低。


技术实现要素:

3.有鉴于此,提供一种减少复位电压线的像素单元。具体技术方案如下所述。
4.一种像素单元,其特征在于,所述像素单元包括像素电路,所述像素电路包括:数据写入单元、驱动单元、显示单元、补偿单元以及复位单元,其中:
5.所述数据写入单元电性连接所述驱动单元,用于在数据写入时间段依据第一扫描信号将图像数据写入所述驱动单元;
6.所述驱动单元与显示单元电性连接,用于在显示时间段依据接收到的发光信号与所述图像数据提供驱动电流至所述显示单元,以驱动所述显示单元执行图像显示,
7.所述补偿单元电性连接所述驱动单元,用于在图像数据写入所述驱动单元时预先提供补偿电压至所述驱动单元,所述补偿电压用于补偿在所述驱动单元提供驱动电流至显示单元时所述驱动单元产生的电压漂移;
8.所述复位单元电性连接所述显示单元和所述驱动单元中的至少一个,用于依据复位信号在复位时间段将复位电压写入与所述复位单元电连接的单元,使得与所述复位单元连接的单元处于对应的初始电压状态。
9.所述复位单元电性连接扫描驱动线以接收扫描信号,并依据复位信号在复位时间段将所述扫描信号的扫描电压作为复位电压写入所述显示单元和所述驱动单元中的至少一个,所述扫描信号为第一扫描信号或者是下一个像素单元的第一扫描信号。
10.本发明还提供一种显示面板,包括位于显示区内的多个用于执行图像显示的如上任意一项的像素单元。
11.本发明还提供一种电子装置,包括如上所述的显示面板。
12.本发明的有益效果:本发明提供的像素单元通过将复位单元电性连接扫描驱动线,以将扫描信号的扫描电压作为复位电压写入显示单元和驱动单元中的至少一个,使得与复位单元连接的单元处于对应的初始电压状态,减少了复位电压线,进而可节约走线空间,提高显示面板的开口率以及使得显示面板的边框更窄。
附图说明
13.为了更清楚地说明本发明实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
14.图1为本申请第一实施例提供的一种像素单元的电路框图;
15.图2为图1所示像素单元的像素电路的电路结构示意图;
16.图3为图2所示像素单元在一帧图像显示过程中的时序图;
17.图4为图2所示像素单元在复位时间段电路工作状态示意图;
18.图5为图2所示像素单元在数据写入时间段电路工作状态示意图;
19.图6为图2所示像素单元在显示时间段电路工作状态示意图;
20.图7为本申请第二实施例提供的一种像素单元的电路结构示意图;
21.图8为本申请第三实施例提供的一种像素单元的电路结构示意图;
22.图9为本申请第四实施例提供的一种像素单元的电路结构示意图;
23.图10为本申请第五实施例提供的一种像素单元的电路结构示意图;
24.图11为图10所示像素电路在一帧图像显示过程中的时序图;
25.图12为本申请提供一种显示面板的结构示意图;
26.图13为本申请提供一种电子装置的结构示意图。
具体实施方式
27.以下所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本发明的保护范围。
28.请参阅图1,本申请第一实施例提供一种像素单元10,像素单元10包括像素电路100,如图1所示,像素电路包括:数据写入单元101、驱动单元102、显示单元103、补偿单元104、复位单元(如图1中106或者107)。像素电路执行一帧图像的显示过程中包括h1-h3三个依序排列且连续无间隔的时间段,其中,h1为复位时间段,h2为数据写入时间段,h3为显示时间段。数据写入时间段h2在复位时间段h1之后且不完全重叠,显示时间段h3在数据写入时间段h2之后且不完全重叠。
29.如图1-2所示,数据写入单元101电性连接驱动单元102,用于在数据写入时间段h2依据第一扫描信号将图像数据data写入驱动单元102。其中第一扫描信号gn通过扫描驱动线被提供至像素电路100。
30.驱动单元102与显示单元103电性连接,用于在显示时间段h3依据接收到的发光信号en与图像数据data配合提供驱动电流至显示单元103,以驱动显示单元103执行发光并且进行图像显示。
31.补偿单元104电性连接驱动单元102,用于在数据写入时间段h2的过程中在图像数据data写入驱动单元102时预先提供补偿电压至驱动单元102。补偿电压用于补偿在驱动单元102提供驱动电流至显示单元103时驱动单元102本身产生的电压漂移。
32.复位单元电性连接显示单元103和驱动单元102中的至少一个,用于依据复位信号
在复位时间段h1将复位电压写入与复位单元110电连接的单元,使得与复位单元110连接的单元处于对应的初始电压状态。
33.当复位单元(如图1中的106)只电性连接显示单元103时,复位单元用于依据复位信号在复位时间段h1将复位电压写入显示单元103,使得显示单元103处于初始显示电压状态。
34.当复位单元(如图1中的107)只电性连接驱动单元102时,复位单元用于依据复位信号在复位时间段h1将复位电压写入驱动单元102,使得驱动单元102处于初始驱动电压状态。
35.当复位单元(如图1中的106和107)同时电性连接驱动单元102和显示单元103时,复位单元用于依据复位信号在复位时间段h1将复位电压写入驱动单元102和显示单元103,使得驱动单元102处于初始驱动电压状态,使得显示单元103处于初始显示电压状态。
36.复位单元电性连接扫描驱动线以接收扫描信号,并依据复位信号在复位时间段h1将扫描信号的扫描电压作为复位电压写入显示单元103和驱动单元102中的至少一个,扫描信号为第一扫描信号或者是下一个像素单元10的第一扫描信号。扫描信号通过扫描驱动线提供至像素单元10,而复位单元的复位电压即为扫描信号的扫描电压。当复位电压为第一扫描信号时,复位电压和第一扫描信号均来源于扫描驱动线;当复位电压为下一个像素单元10的第一扫描信号时,复位电压来源于下一个像素单元10的扫描驱动线。总的来说,本申请无需额外提供复位电压端来提供复位电压,进而无需额外的复位电压线来将复位电压从复位电压端传输给复位单元,进而可以减少像素电路中的走线,节约走线面积面,节约空间,提高显示面板的开口率以及使得显示面板的边框更窄。
37.本发明提供的像素单元10通过将复位单元电性连接扫描驱动线,以将扫描信号的扫描电压作为复位电压写入显示单元103和驱动单元102中的至少一个,使得与复位单元110连接的单元处于对应的初始电压状态,减少了复位电压线,进而可节约走线空间,提高显示面板的开口率。
38.在进一步的实施例中,复位单元110包括第一子复位单元106以及第二子复位单元107,第一子复位单元106电性连接显示单元103,用于依据复位信号在复位时间段t1将复位电压写入显示单元103,使得显示单元103处于初始显示电压状态。第一子复位单元106用于消除前一个显示阶段残留于显示单元103内的电流、电压,保证每一个像素单元10能够在每一帧图像显示阶段准确执行图像数据的显示。
39.第二子复位单元107电性连接于驱动单元102,用于依据复位信号在复位时间段t1将复位电压写入驱动单元102,使得驱动单元102处于初始驱动电压状态,以消除前一个显示阶段残留于驱动单元102内的电流、电压,保证每一个像素单元10能够在每一帧图像显示阶段准确执行图像数据的显示。
40.在进一步的实施例中,像素单元10还包括辅助单元105,辅助单元105电性连接于显示单元103和驱动单元102之间,用于在第一扫描信号gn控制下于数据写入时间段h2处于电性截止状态,以使得显示单元103与驱动单元102电性断开,防止图像数据data在非显示阶段传输至显示单元103而影响正确的图像显示。同时,辅助单元105在第一扫描信号gn控制下于显示时间段h3处于导通状态,使得显示单元103与驱动单元102电性导通,以将驱动电流传与图像数据传输至显示单元103执行图像显示。
41.具体地,请参阅图2,其为图1所示像素单元10的具体的电路结构示意图。
42.数据写入单元101包括写入晶体管t1,写入晶体管t1的栅极电性连接第一扫描线gn,写入晶体管t1的漏极电性连接其中一条数据线,写入晶体管t1的源极电性连接驱动单元102中的第一节点ns。数据线用于输入图像数据data。本实施例中,写入晶体管t1为n型氧化物的薄膜晶体管(thin film transistor,tft),具体地,n型氧化物的薄膜晶体管的沟道层中包括铟镓锌氧化物、镓锌氧化物、铟锌氧化物、铟镓锡氧化物、铟锡氧化物的一种或多种金属氧化物组合。n型氧化物的薄膜晶体管的写入晶体管t1在数据写入时间段接收自第一扫描线gn输出的高电平的扫描信号并处于导通状态。
43.在本申请其他实施例中,写入晶体管t1还可以为p型低温多晶硅(low temperature poly-silicon,ltps)的薄膜晶体管(thin film transistor,tft)。p型低温多晶硅薄膜晶体管的写入晶体管t1在数据写入时间段接收自第一扫描线gn输出的低电平的扫描信号并处于导通状态。在本申请中,所述p型晶体管优选为p型低温多晶氧化物晶体管,所述n型晶体管优选为n型金属氧化物晶体管。
44.驱动单元102包括第一驱动晶体管t2、第二驱动晶体管t4以及驱动电容cs。其中,第一驱动晶体管t2的栅极电性连接驱动节点nn,第一驱动晶体管t2的源极电性连接第一节点ns,第一驱动晶体管t2的漏极电性连接第二节点nd。驱动电容cs分别电性连接于驱动电压端vdd与驱动节点nn。驱动电压端vdd用于提供显示单元103所需的发光驱动电压elvdd,例如为4.5~7v。
45.第二驱动晶体管t4的栅极电性连接发光驱动线en,第二驱动晶体管t4的源极电性连接驱动电压端elvdd,第二驱动晶体管t4的漏极电性连接第一节点ns。
46.本实施例中,第一驱动晶体管t2与第二驱动晶体管t4为p型低温多晶硅ltps的薄膜晶体管。
47.在本申请其他变更实施例方式中,驱动单元102仅包括第一驱动晶体管t2,而并不包含第二驱动晶体管t4。
48.显示单元103为有机发光二极管oled,其中,有机发光二极管oled的阳极电性连接显示节点na,有机发光二极管oled的阴极电性连接低参考电压端elvss。
49.补偿单元104包括补偿晶体管t3,其中,补偿晶体管t3的栅极电性连接发光驱动线en,补偿晶体管t3的源极电性连接驱动节点nn,补偿晶体管t3的漏极电性连接第二节点nd。本实施例中,补偿晶体管t3为n型氧化物的tft,补偿晶体管t3用于在数据写入时间段自发光驱动线输出的高电平的发光信号并处于导通状态,以将补偿电压存储至驱动节点nn。在其他实施例中,补偿晶体管t3为p型低温多晶硅的tft,补偿晶体管t3在数据写入时间段接收自发光驱动线输出的低电平的发光信号以处于导通状态。在另一些实施例中,补偿单元104包括两个串联的p型低温多晶硅的薄膜晶体管。
50.辅助单元105包括辅助晶体管t5,其中,辅助晶体管t5的栅极电性连接第一扫描线gn,辅助晶体管t5的源极电性连接第二节点nd,辅助晶体管t5的漏极电性连接显示节点na。本实施例中,辅助晶体管t5为p型ltps tft。p型ltps tft的辅助晶体管t5在显示时间段接收自第一扫描线gn输出的低电平的扫描信号且处于导通状态,在数据写入时间段接收自第一扫描线gn输出的高电平的扫描信号以处于截止状态。
51.第一子复位单元106包括第一复位晶体管t6,其中,第一复位晶体管t6的栅极电性
连接第二扫描线gn-1,第一复位晶体管t6的源极电性连接发光节点na,第一复位晶体管t6的漏极电性连接第一扫描线gn。其中,第一扫描线gn提供扫描信号的扫描电压作为复位电压。第一复位晶体管t6在复位时间段根据第二扫描线gn-1输出的扫描信号的控制处于导通状态,将扫描驱动线提供的扫描信号的扫描电压作为复位电压传输至显示单元103。
52.第一复位晶体管t6为n型氧化物的薄膜晶体管或者p型低温多晶硅薄膜晶体管。当第一复位晶体管t6为n型氧化物的薄膜晶体管,且在复位时间段自第二扫描线gn-1输出的高电平的扫描信号的控制下处于导通状态,在数据写入时间段与所述显示时间段自第二扫描线gn-1输出的低电平的扫描信号的控制下处于截止状态。当第一复位晶体管t6为p型低温多晶硅薄膜晶体管,且在复位时间段自第二扫描线gn-1输出的低电平的扫描信号的控制下且处于导通状态,在数据写入时间段与所述显示时间段自第二扫描线gn-1输出的高电平的扫描信号的控制下且处于截止状态。
53.本实施例中,第一复位晶体管t6为n型氧化物的tft。
54.第二子复位单元107包括第二复位晶体管t7,其中,第二复位晶体管t7的栅极电性连接第二扫描线gn-1,第二复位晶体管t7的源极电性连接驱动节点nn,第二复位晶体管t7的漏极电性连接第一扫描线gn。其中,第一扫描线gn提供扫描信号的扫描电压作为复位电压。第二复位晶体管t7在复位时间段根据第二扫描线gn-1输出的扫描信号的控制处于导通状态,将扫描驱动线提供的扫描信号的扫描电压作为复位电压传输至显示单元。
55.第二复位晶体管t7为n型氧化物的薄膜晶体管或者p型低温多晶硅薄膜晶体管。
56.当第二复位晶体管t7为n型氧化物的薄膜晶体管,且在复位时间段自所述第二扫描线gn-1输出的高电平的扫描信号的控制下且处于导通状态,在数据写入时间段与显示时间段自第二扫描线gn-1输出的低电平的扫描信号的控制下且处于截止状态。
57.当第二复位晶体管t7为p型低温多晶硅薄膜晶体管,且在复位时间段自第二扫描线gn-1输出的低电平的扫描信号的控制下以处于导通状态,在数据写入时间段与显示时间段自第二扫描线gn-1输出的高电平的扫描信号的控制下且处于截止状态。
58.本实施例中,第二复位晶体管t7为n型氧化物的tft。
59.第一子复位单元106和第二子复位单元107的漏极均连接第一扫描线gn,也就是用第一扫描线gn的扫描信号的扫描电压作为复位电压,无需额外的复位电压线,节约走线空间,提高显示面板的开口率。
60.其中,第二扫描线gn-1与第一扫描线gn为相邻的两条扫描线,且二者在相邻的两个扫描周期输出扫描信号。
61.驱动单元102、辅助单元105中的晶体管均为p型的tft,其中,p型tft的源极均能够准确地接收固定值的发光驱动电压elvdd,故而源极的电压就完全不会受到漏极端电性连接的显示单元103的影响,同时,p型的tft的导通与截止均是由栅极与源极的电压差确定的,当源极的电压确定而不受到显示单元103影响时,驱动单元102与辅助单元105中p型tft均能够通过栅极电压即可准确保证漏电流不会受到显示单元103的影响。那么,显示单元103中发光二极管oled本身的漂移也就不会直接影响到驱动单元102中第一、第二驱动晶体管t2、t4的源极节点电压以及驱动电流,从而能够准确、有效防止提供至显示单元103中的驱动电流受到显示单元103的影响而产生漂移,具有较佳的补偿效果。其中所述漏电流是指以栅极与源极的电压差定义vgs,以vth为参考点,开启反方向的电压推移vgs 5-10v范围内
的偏压设定,对应vds(漏极源极电压差)的条件下,漏极电流大小。
62.数据写入单元101、补偿单元104、第一子复位单元106与第二子复位单元107均采用n型tft,由此,数据写入单元101、补偿单元104、第一子复位单元106与第二子复位单元107中tft的漏电流较小,能够有效防止第一节点ns、第二节点nd、驱动节点nn以及发光节点na的电压、电流受到干扰,得到较佳的保护。同时,前述节点的电压、电流保护较佳,那么就能够快速应对图像数据data的准确写入与显示,也即是能够快速适应高、低速不同图像数据显示时的刷新率(refresh rate),并且由于漏电流较小,像素单元100能够完全匹配适应低功耗模式驱动方式。优选的,本申请的像素单元10的刷新率为1hz-120hz。其中,所述刷新率是指控制信号的最小重复周期。在本发明中,刷新率是指扫描信号的频率或者像素电路工作的频率。在本申请中,所述像素单元提供驱动电流至所述显示单元时,若改变所述第一扫描信号的频率,所述像素单元的刷新率动态变化。优选的,所述像素单元10的刷新率为1hz-30hz,或者所述像素单元10的刷新率为30hz-60hz,或者所述像素单元10的刷新率为30hz-90hz,或者所述像素单元10的刷新率为90hz-120hz,或者所述像素单元10的刷新率为1hz-60hz,或者所述像素单元10的刷新率为60hz-120hz。优选的,n型晶体管的漏电流小于10-12
a。优选采用能够使得薄膜晶体管的漏电流小于10-12
a的金属氧化物材料作为n型晶体管的沟道层材料,
63.请参阅图3,其为图2所示像素单元10在一帧图像显示过程中的时序图,如图5所示,en对应的曲线图为发光驱动线en上输出的发光信号en的电压波形图,gn-1、gn分别为第二扫描线gn-1与第一扫描线gn输出的扫描线信号波形图;data为该帧图像中像素单元10接收并且需要执行图像显示的图像数据data的波形图;vnn为驱动节点的电压波形图。
64.请一并参阅图3-4,图4为图2所示像素单元10在复位时间段h1电路工作状态示意图。
65.在复位时间段h1,发光信号en为高电平,扫描信号gn-1为高电平,扫描信号gn为低电平。
66.由此,数据写入单元101中的写入晶体管t1在低电平的扫描信号gn控制下处于截止状态,驱动单元102中第一驱动晶体管t2与第二驱动晶体管t4在高电平的发光信号en控制下处于截止状态,补偿单元104中的补偿晶体管t3在高电平的发光信号en控制下处于导通状态,辅助单元105中辅助晶体管t5在低电平的扫描信号gn控制处于导通状态,第一子复位单元106中的第一复位晶体管t6与第二子复位单元107中第二复位晶体管t7在扫描信号gn-1的高电平控制下处于导通状态。
67.由此,由于补偿晶体管t3处于导通状态,第二节点nd与驱动节点nn的电位相同,同时,辅助晶体管t5处于导通状态,故而,驱动电容cs通过驱动节点nn、补偿晶体管t3、第二节点nd、辅助晶体管t5以及发光二极管oled构成放电回路。电流则自驱动节点nn随着放电回路经过补偿晶体管t3、第二节点nd、辅助晶体管t5、发光二极管oled流向低参考电压端elvss,在此放电过程中,驱动节点nn的电压vnn自前一次留存的电压随着放电过程会持续降低,直至达到低参考电压elvss。同时,第一复位晶体管t6也处于导通状态,第一扫描线gn提供的扫描信号gn的扫描电压作为复位电压输出至显示节点na,对于驱动电容cs通过驱动节点nn、补偿晶体管t3、第二节点nd、辅助晶体管t5以及发光二极管oled构成放电回路,显示节点na的电压vna自前一次留存的电压随着放电过程降低,直至达到低参考电压elvss。
68.明显可见,在复位时间段h1,驱动单元102中的驱动节点nn以及显示节点na的电压均为参考电压elvss,从而有效消除了前一帧图像显示过程中残留于驱动节点nn以及显示节点na的电压,保证驱动节点nn以及显示节点na均处于初始的低参考电压elvss。
69.请一并参阅图3、5,图5为图2所示像素单元10在数据写入时间段h2电路工作状态示意图。
70.在数据写入时间段h2,发光信号en继续为高电平,扫描信号gn-1为低电平,扫描信号gn自低电平跳变为高电平,同时图像数据data提供数据电压vdata。
71.由此,数据写入单元101中的写入晶体管t1在高电平的扫描信号gn控制下处于导通状态,数据电压vdata通过写入晶体管t1传输至第一节点ns。
72.由于驱动节点nn的电压vnn为低参考电压elvss,对于驱动单元102中第一驱动晶体管t2的栅极而言,其栅极所加载的低参考电压elvss势必小于源极所加载的数据电压vdata,故而第一驱动晶体管t2处于导通状态。
73.补偿单元104中的补偿晶体管t3在高电平的发光信号en控制下处于导通状态,也即是补偿晶体管t3的源极与漏极电性导通,由此,第一驱动晶体管t2的栅极与漏极直接电性连接,形成二极管连接,那么,此时,驱动节点nn的电压vnn由数据电压vdata通过第一驱动晶体管t2进行充电,当驱动节点nn的电压vnn充电至为vdata-vth时,第一驱动晶体管t2处于截止状态,其中vth为第二晶体管t2导通时的阈值电压,数据电压vdata停止对驱动节点nn充电,并且由于驱动电容cs的不可突变特性,使得驱动节点nn的电压vnn维持在vdata-vth。可见,第一驱动晶体管t2的阈值电压vth随着数据电压vdata一并写入到驱动节点nn。
74.驱动单元102中第二驱动晶体管t4在高电平的发光信号en控制下处于截止状态,辅助单元105中辅助晶体管t5在高电平的扫描信号gn控制处于截止状态,第一子复位单元106中的第一复位晶体管t6与第二子复位单元107中第二复位晶体管t7在扫描信号gn-1的低电平控制下处于截止状态,虽然第一复位晶体管t6的漏极的扫描信号gn为高电平,第二复位晶体管t7的漏极的扫描信号gn为高电平,但第一复位晶体管t6和第二复位晶体管t7的栅极连接的扫描信号gn-1为低电平,因此第一复位晶体管t6和第二复位晶体管t7处于截止状态。
75.请一并参阅图3、6,图8为图2所示像素单元10在显示时间段h3电路工作状态示意图。
76.在显示时间段h3,发光信号en自高电平跳变为低电平,扫描信号gn-1继续位置在低电平,扫描信号gn自高电平跳变为低电平,图像数据data由数据电压vdata跳变为低电平,也即是数据信号停止写入。
77.由此,数据写入单元101中的写入晶体管t1在低电平的扫描信号gn控制下处于截止状态。
78.驱动单元102中第二晶体管t4在低电平的发光信号en控制下处于导通状态,由此,驱动电压端vdd的发光驱动电压elvdd的电压传输至第一节点ns。
79.第二晶体管t2中栅极电压vdata-vth(即vnn)显然小于发光驱动电压elvdd,故而第二晶体管t2处于导通状态。
80.补偿单元104中补偿晶体管t3在低电平的发光信号en控制下处于截止状态,而辅助单元105中的辅助晶体管t5在低电平的扫描信号gn控制下处于导通状态。
81.由此,发光驱动电压elvdd进一步通过第二驱动晶体管t2以及辅助晶体管t5传输至显示单元103中发光二极管oled。
82.与此同时,通过第二驱动晶体管t2传输至显示单元103的驱动电流为:ids=1/2k(vgs-vth)^2,其中,k=μcox w/l,w为第二晶体管t2导电沟道的宽度,l为导电沟道的长度,也即是k是第二驱动晶体管的导电沟道尺寸、电子迁移率等相关的参数。
83.进一步,vgs为vns-vnn=elvdd-(vdata-vth),那么vgs-vth=elvdd-(vdata-vth)-vth=elvdd-vdata+vth-vth=elvdd-vdata。
84.明显可见,用于显示单元103中发光二极管oled的驱动电流ids与第一驱动晶体管t2的阈值电压vth没有任何关系,也即是说,通过在数据写入节点提前将第一驱动晶体管t2的阈值电压vth写入到驱动节点nn,从而在发光显示阶段针对第一驱动晶体管t2的阈值电压vth进行抵消,继而从而达到补偿消除针对第一驱动晶体管t2的阈值电压vth漂移,防止显示单元103中发光二极管oled发光亮度收到第一驱动晶体管t2阈值电压漂移的影响而无法达到正确的亮度。
85.同时,还能够保证所有显示区域内所有像素单元p中显示单元103的显示不会因为不同位置的第一驱动晶体管t2在制作过程、使用过程中阈值电压vth不同而产生的亮度不一致的曲线,也即是保证显示区域内所有像素单元p显示亮度均匀一致,而不受到第一驱动晶体管t2本身参数的影响。
86.第一复位单元106中的第一复位晶体管t6与第二复位单元107中第二复位晶体管t7在扫描信号gn-1的低电平控制下处于截止状态。
87.请参阅图7,其为本申请第二实施例中如图2所示像素单元10a的电路框图。如图7所示,本实例中像素单元10a与第一实施例中像素单元10的电路结构以及工作原理基本相同,区别在于像素单元10a未包含有第一子复位单元106,也即是像素单元10a仅包括数据写入单元101、驱动单元102、显示单元103、补偿单元104、辅助单元105以及第二子复位单元107。其中第二子复位单元107连接第一扫描驱动线gn,通过第一扫描驱动线gn提供的扫面信号的扫描电压作为复位电压。
88.像素单元10a具体的工作时序以及工作过程与像素单元10的工作时序基本相同,区别仅在于复位时间段h1(图3)中,第一子复位单元106未针对显示节点na进行复位至预设的电压,而其他薄膜晶体管在对应的工作时间段的工作原理与工作时序相同,本实施例不再赘述。
89.在复位时间段h1(图3),仅第二子复位单元107对驱动节点nn执行复位。具体地,补偿晶体管t3处于导通状态,第二节点nd与驱动节点nn的电位相同,同时,辅助晶体管t5处于导通状态,故而,驱动电容cs通过驱动节点nn、补偿晶体管t3、第二节点nd、辅助晶体管t5以及发光二极管oled构成放电回路,电流则自驱动电接点nn随着放电回路经过补偿晶体管t3、第二节点nd、辅助晶体管t5、发光二极管oled流向低参考电压端elvss,在此放电过程中,驱动节点nn的电压vnn自前一次留存的电压随着放电过程会持续降低,直至达到与复位电压相同的低参考电压elvss。
90.同时,对于驱动电容cs通过驱动节点nn、补偿晶体管t3、第二节点nd、辅助晶体管t5以及发光二极管oled构成放电回路,显示节点na的电压vna自前一次留存的电压随着放电过程降低,直至复位时间段h1结束。
91.请参阅图8,其为本申请第三实施例中如图1所示像素单元10b的电路框图。如图8所示,本实例中像素单元10b与第一实施例中像素单元10的电路结构以及工作原理基本相同,区别在于像素单元10b未包含有第二子复位单元107,也即是像素单元10b仅包括数据写入单元101、驱动单元102、显示单元103、补偿单元104、辅助单元105以及第一子复位单元106。其中第一子复位单元106连接第一扫描驱动线gn,通过第一扫描驱动线gn提供的扫面信号的扫描电压作为复位电压。
92.像素单元10b具体的工作时序以及工作过程与像素单元10的工作时序基本相同,区别仅在于复位时间段h1(图3)中,第二子复位单元107未针对驱动节点na进行复位至预设的电压,而其他薄膜晶体管在对应的工作时间段的工作原理与工作时序相同,本实施例不再赘述。
93.在复位时间段h1(图3),仅第一子复位单元106对显示节点na执行复位。具体地,补偿晶体管t3处于导通状态,第二节点nd与驱动节点nn的电位相同,同时,辅助晶体管t5处于导通状态,故而,驱动电容cs通过驱动节点nn、补偿晶体管t3、第二节点nd、辅助晶体管t5以及发光二极管oled构成放电回路,电流则自驱动电接点nn随着放电回路经过补偿晶体管t3、第二节点nd、辅助晶体管t5、发光二极管oled流向低参考电压端elvss,在此放电过程中,驱动节点nn的电压vnn自前一次留存的电压随着放电过程降低,直至复位时间段h1结束。
94.同时,第一子复位晶体管t6处于导通状态,第一扫描线gn提供的扫描信号gn的扫描电压作为复位电压输出至显示节点na,对于驱动电容cs通过驱动节点nn、补偿晶体管t3、第二节点nd、辅助晶体管t5以及发光二极管oled构成的放电回路,显示节点ns的电压vns自前一次留存的电压随着放电过程会持续降低,直至达到与复位电压相同的低参考电压elvss。
95.请参阅图9,其为本申请第四实施例中如图1所示像素单元10c的电路框图。如图11所示,本实例中像素单元10c与第一实施例中像素单元10的电路结构以及工作原理基本相同,区别在于像素单元10c未包含有辅助单元105,也即是像素单元10c仅包括数据写入单元101、驱动单元102、显示单元103、补偿单元104、第一子复位单元106以及第二子复位单元107。
96.请参阅图10,其为本申请第五实施例中如图2所示像素单元10d的电路框图。如图10所示,本实例中像素单元10d与第一实施例中像素单元10的电路结构以及工作原理基本相同,区别在于像素单元10d中的复位单元110接收的复位电压为下一个扫描周期或者下一个像素单元10中的第一扫描信号gn+1,也即是像素单元10d包括数据写入单元101、驱动单元102、显示单元103、补偿单元104、辅助单元105、第一子复位单元106以及第二子复位单元107。
97.请参阅本实施例所对应的时序图,如图11所示,像素单元10d具体的工作时序以及工作过程与像素单元10的工作时序基本相同,本实施例不再赘述。
98.值得注意的是,本申请像素单元10的镜像电路也在本申请保护范围内,例如图2中所有电子元件的极性都改变,本领域技术人员可以根据本案实施例得到相应的镜像电路。
99.请参阅图12,请发明还提供一种显示面板20,包括位于显示区内的多个用于执行图像显示的如上述任意一项实施例所述的像素单元10。在进一步的实施例中,显示面板20
的刷新率为1hz-120hz。其中所述刷新率是指控制信号的最小重复周期。在本发明中,刷新率是指扫描信号的频率或者像素电路工作的频率。对于刷新率为1hz到120hz的动态变动的显示面板,本发明的像素单元10工作稳定,不会因为刷新率的动态变动而影响像素单元10的显示。优选的,所述显示面板20的刷新率为1hz-30hz,或者所述显示面板20的刷新率为30hz-60hz,或者所述显示面板20的刷新率为30hz-90hz,或者所述显示面板20的刷新率为90hz-120hz,或者所述显示面板20的刷新率为1hz-60hz,或者所述显示面板20路的刷新率为60hz-120hz。
100.请参阅图13,一种电子装置30,包括上面所述的显示面板20。电子装置30可以为但不仅限于为电子书、智能手机(如android手机、ios手机、windows phone手机等)、平板电脑、柔性掌上电脑、柔性笔记本电脑、移动互联网设备(mid,mobile internet devices)或穿戴式设备等,或者可以为有机电致发光二极管(organic light-emitting diodes,oled)电子装置、有源矩阵有机发光二极管(active matrix organic light emitting diode,amoled)电子装置。
101.以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1