一种中走丝数字伺服采样处理和进给控制部分的制作方法

文档序号:3169009阅读:215来源:国知局
专利名称:一种中走丝数字伺服采样处理和进给控制部分的制作方法
技术领域
本发明涉及一种电加工自适应数字采样处理和进给控制部分,特别是一种中走丝数字伺服采样处理和进给控制部分。
背景技术
目前中走丝线切割机床技术应用已经基本实用化,在考虑研究开发的代价以及市 场前景,市场一般发展中档机床为主,使机床向适当加工精度、良好的加工稳定性、提高智 能化程度高和维持低使用成本的方向发展,即以良好的性能价格比占领市场。对于中走丝线切割机床来说一般采用两种方式,一是根据加工状态的变化实时控 制高频脉冲电源系统,二是根据加工状态的变化自适应控制伺服进给系统。而在多状态实时采样数字伺服进给系统中一般需要一部分控制模块来负责根据 单脉冲采样的状态来决定单脉冲进给的权值,从而根据不同的权值实现进给的脉冲个数的 不同。

发明内容
为了实现对根据单脉冲采样的结果来形成不同的进给值,本发明提供了一种用于 多状态实时采样数字伺服进给系统的中走丝数字伺服采样处理和进给控制部分。本发明解决其技术问题所采用的技术方案是一种中走丝数字伺服采样处理和进 给控制部分设有CPLDl单点译码以及单脉冲译码电路,所述CPLDl单点译码以及单脉冲译 码电路将PLDl采样时序控制电路控制下的加工状态的锁存阵列中的单脉冲采样的信号进 行译码形成地址输送至CPLDl权值RAM存储电路,所述CPLDl权值RAM存储电路由上述地 址读取并输送事先已经配置在CPLDl内部RAM中的权值,并将权值送至CPLDl数字积分器, 所述PLDl采样时序控制电路与6附36组成的同步脉冲产生电路及板载系统电源电路相连。本发明的优点是通过本发明可实现对多状态实时采样数字伺服进给系统的进给 控制。


下面结合附图和实施例对本发明作进一步说明。附图为本发明的结构框图。图中1、CPLDl单点译码以及单脉冲译码电路;2、PLDl采样时序控制电路;3、锁 存阵列;4、CPLD1权值RAM存储电路;5、6附36组成的同步脉冲产生电路及板载系统电源电 路;6、CPLDl数字积分器。
具体实施例方式如附图所示的一种中走丝数字伺服采样处理和进给控制部分,基于双CPLD的脉 冲采样和控制电路,所述中走丝数字伺服采样处理和进给控制部分设有CPLDl单点译码以及单脉冲译码电路1,所述CPLDl单点译码以及单脉冲译码电路1将PLDl采样时序控制电路2控制下的加工状态锁存阵列3中的单脉冲采样的信号进行译码形成地址输送至CPLDl 权值RAM存储电路4,所述CPLDl权值RAM存储电路4由上述地址读取并输送事先已经配置 在CPLDl内部RAM中的权值,并将权值送至CPLDl数字积分器6,所述PLDl采样时序控制电 路2与6W36组成的同步脉冲产生电路及板载系统电源电路5相连。具体的通过与6附36组成的同步脉冲产生电路及板载系统电源电路5连接的PLDl采样 时序控制电路2来控制加工状态锁存阵列3将外部接收并转换的单脉冲采样的信号所存其 内部,并有序的传送至CPLDl单点译码以及单脉冲译码电路1中,从而通过CPLDl单点译 码以及单脉冲译码电路1对传送过来的单脉冲采样的信号进行译码,并将译码的结果形成 地址传送给CPLDl权值RAM存储电路4,并由此地址来读取89C52单片机事先已经配置在 CPLDl内部RAM中的权值,针对不同脉冲状态的权值数据,并将权值送入CPLDl数字积分器 6进行求和,从而实现单脉冲权值的累加,并将溢出信号送入数字单稳态电路形成IOus进 给信号。以上仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,凡是依 据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发 明技术方案的范围内。
权利要求
一种中走丝数字伺服采样处理和进给控制部分,其特征是所述中走丝数字伺服采样处理和进给控制部分设有CPLD1单点译码以及单脉冲译码电路(1),所述CPLD1单点译码以及单脉冲译码电路(1)将PLD1采样时序控制电路(2)控制下的加工状态的锁存阵列(3)中的单脉冲采样的信号进行译码形成地址输送至CPLD1权值RAM存储电路(4),所述CPLD1权值RAM存储电路(4)由上述地址读取并输送事先已经配置在CPLD1内部RAM中的权值,并将权值送至CPLD1数字积分器(6),所述PLD1采样时序控制电路(2)与6N136组成的同步脉冲产生电路及板载系统电源电路(5)相连。
全文摘要
本发明涉及一种电加工自适应数字采样处理和进给控制部分,特别是一种中走丝数字伺服采样处理和进给控制部分。设有CPLD1单点译码以及单脉冲译码电路,所述CPLD1单点译码以及单脉冲译码电路将PLD1采样时序控制电路控制下的加工状态的锁存阵列中的单脉冲采样的信号进行译码形成地址输送至CPLD1权值RAM存储电路,所述CPLD1权值RAM存储电路由上述地址读取并输送事先已经配置在CPLD1内部RAM中的权值,并将权值送至CPLD1数字积分器,所述PLD1采样时序控制电路与6N136组成的同步脉冲产生电路及板载系统电源电路相连。本发明的优点是通过本发明可实现对多状态实时采样数字伺服进给系统的进给控制。
文档编号B23H7/14GK101817110SQ20101011924
公开日2010年9月1日 申请日期2010年3月8日 优先权日2010年3月8日
发明者侯智武, 时解放, 高坚强 申请人:苏州新火花机床有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1