1.一种基于ESPRITE的冲击负荷计量装置,其特征在于,包括:
电压取样电路、零磁通电流互感器、数字信号处理芯片、主CPU单元和显示单元,所述电压取样电路、所述零磁通电流互感器和所述数字信号处理芯片电性连接;
所述数字信号处理芯片和所述主CPU单元通过SPI总线连接;
所述数字信号处理芯片中预置有ESPRIT算法,用于接收所述电压取样电路、所述零磁通电流互感器电流\电压信号,进行所述ESPRIT算法的冲击负荷计量;
所述主CPU单元和所述显示单元电性连接,所述主CPU单元,用于将所述数字信号处理芯片中的所述冲击负荷计量结果发送至所述显示单元显示。
2.根据权利要求1所述的基于ESPRITE的冲击负荷计量装置,其特征在于,基于ESPRITE的冲击负荷计量装置还包括:
电压通道AD采样芯片,通过所述SPI总线连接在所述电压取样电路和所述数字信号处理芯片之间。
3.根据权利要求1所述的基于ESPRITE的冲击负荷计量装置,其特征在于,基于ESPRITE的冲击负荷计量装置还包括:
电流通道AD采样芯片,通过所述SPI总线连接在所述零磁通电流互感器和所述数字信号处理芯片之间。
4.根据权利要求1所述的基于ESPRITE的冲击负荷计量装置,其特征在于,基于ESPRITE的冲击负荷计量装置还包括:
485通信单元,与所述主CPU单元电性连接。
5.根据权利要求1所述的基于ESPRITE的冲击负荷计量装置,其特征在于,基于ESPRITE的冲击负荷计量装置还包括:
FLASH存储器,通过SPI总线与所述主CPU单元电性连接。
6.根据权利要求1所述的基于ESPRITE的冲击负荷计量装置,其特征在于,基于ESPRITE的冲击负荷计量装置还包括:
时钟单元,与所述主CPU单元电性连接。
7.根据权利要求1所述的基于ESPRITE的冲击负荷计量装置,其特征在于,基于ESPRITE的冲击负荷计量装置还包括:
EEPROM存储芯片,通过I2C总线与所述主CPU单元电性连接。
8.根据权利要求1所述的基于ESPRITE的冲击负荷计量装置,其特征在于,基于ESPRITE的冲击负荷计量装置还包括:
供电单元,与所述主CPU单元电性连接。
9.根据权利要求1所述的基于ESPRITE的冲击负荷计量装置,其特征在于,显示单元具体包括:
液晶显示屏和机械功能按键,所述机械功能按键用于进行参数设置及轮显操作。
10.根据权利要求1所述的基于ESPRITE的冲击负荷计量装置,其特征在于,所述数字信号处理芯片为DSP芯片。