基于双cpu并行录波存储的故障录波装置的制造方法

文档序号:10846871阅读:661来源:国知局
基于双cpu并行录波存储的故障录波装置的制造方法
【专利摘要】本实用新型公开了一种基于双CPU并行录波存储的故障录波装置,包括模拟信号调理模块、开关量隔离模块、AD转换模块、对时模块、FPGA模块、电源模块和两个CPU模块,两个所述CPU模块各通过一条独立的千兆网总线与所述FPGA模块通信连接,所述FPGA模块设置有RJ45接口,所述FPGA模块的RJ45接口通过千兆网与后台和工控机通信连接,所述对时模块同时与所述AD转换模块、所述FPGA模块和两个所述CPU模块通信连接,两个所述CPU模块的电源端均与所述电源模块连接。本实用新型解决了目前故障录波装置运行可靠性低、数据存储不合理等技术问题,提高了装置运行、存储可靠性和数据传输速率,具有性能高、兼容性好、可靠性高、稳定性好、应用广泛等特点。
【专利说明】
基于双CPU并行录波存储的故障录波装置
技术领域
[0001]本实用新型属于电力系统技术领域,具体涉及一种基于双CPU并行录波存储的故障录波装置。
【背景技术】
[0002]故障录波装置是电力系统动态记录过程必不可少的精密设备,是评价继电保护动作行为及分析设备故障性质和原因的重要依据。其主要任务是在电力系统发生故障时,自动并准确地记录故障全过程各种电气量的变化情况,通过记录的电气量进行分析处理,从而准确地判断处理故障,保证电力系统安全稳定可靠地运行。
[0003]随着电力系统IEC61850标准的颁布,计算机技术和光纤、网络通信技术的迅猛发展,变电站自动化技术也逐渐由传统变电站向数字化变电站方向发展。传统故障录波装置存在硬件配置较低,系统容量小,实用性差等问题,已无法满足电力系统故障录波和数据通信的要求。为适应大容量电力系统的快速发展,需要拥有高性能坚实硬件和丰富后台软件,具有稳定存储功能、强大网络功能和通信能力的高可靠性故障录波装置。
[0004]目前,市场上的故障录波装置主要有以下两种:
[0005]其一,大部分故障录波装置采用单个工控模块(又称CPU模块)作为主控处理器,及多处理器并行处理技术来实现实时数据采集、同步信号处理及网络通信等功能;其中,CPU模块与各模块之间通过双口 RAM实现数据通讯;CPU模块主要用于对记录数据进行分析处理存储、显示和打印输出,通过联网通讯接口(Ethernet、标准的RS-232等)实现数据共享。
[0006]其二,部分故障录波装置采用分布式结构设计,故障录波装置的采集单元采集故障数据后,通过高速PC1-E总线传送到主CPU模块进行分析、处理、存储、显示打印与数据共孚。
[0007]上述两种故障录波装置存在以下缺陷:
[0008]I)故障录波装置各模块之间采用双口 RAM实现数据通信,当进行大量数据传输时,由于仲裁机制、时分复用的原因,影响数据传输和处理;
[0009]2)采用单CPU模块作为主控处理器,用于数据分析处理、实现人机交互、故障判断、数据存储、远程通讯等功能,一旦运行中CPU模块出现故障,不仅会影响现场装置正常运行,而且导致所有未存入硬盘的录波数据全部丢失;
[0010]3)故障录波装置的应用程序和录波数据都存储在一个盘里,硬盘频繁读写导致物理介质损坏,从而导致装置宕机;
[0011]4)故障录波装置的分析处理单元采用的CPU处理器性能偏低,速度慢,支持的存储容量小,已无法满足大容量电力系统对故障录波装置的处理能力及存储能力方面提出的更尚的要求;
[0012]5)无硬件压缩功能,硬盘采用2.5吋笔记本硬盘;
[0013]6)采集数据无法导出给其他装置,系统扩展性差。【实用新型内容】
[0014]本实用新型的目的在于提供一种基于双CPU并行录波存储的故障录波装置,实现两个硬件结构完全相同且各自独立的CPU模块在同一故障录波装置中以相同的操作系统和应用程序同步运行,以提高装置运行和存储的可靠性,解决上述技术问题。
[0015]本实用新型通过以下技术方案来实现上述目的:
[0016]一种基于双CPU并行录波存储的故障录波装置,包括模拟信号调理模块、开关量隔离模块、AD转换模块、对时模块、FPGA模块、电源模块和两个CPU模块,两个所述CPU模块各通过一条独立的千兆网总线与所述FPGA模块通信连接,所述FPGA模块设置有RJ45接口,所述FPGA模块的RJ45接口通过千兆网与后台和工控机通信连接,所述对时模块同时与所述AD转换模块、所述FPGA模块和两个所述CPU模块通信连接,两个所述CPU模块的电源端均与所述电源模块连接。
[0017]具体地,所述FPGA模块设置有两个千兆网接口,两个所述CPU模块分别与所述FPGA模块的两个千兆网接口通过千兆网总线连接。
[0018]具体地,两个所述CPU模块均包括COME模块、两个千兆网处理器、数据压缩卡、数据存储模块、RJ45接口、USB接口、串口、外接VGA接口和人机交互接口,所述COME模块内置CPU处理器及DDR存储器,两个所述CPU模块之间设置有人机交互接口转换电路,所述人机交互接口转换电路连接有显示器、指示灯、键盘和鼠标,两个所述CPU模块均通过千兆网与调度主站和调度子站通信连接。
[0019]更具体地,所述COME模块同时与两个所述千兆网处理器、所述数据压缩卡、所述数据存储模块、所述USB接口、所述串口、所述外接VGA接口和所述人机交互接口相连接,两个所述千兆网处理器和所述数据压缩卡均通过PCIE总线与所述COME模块连接,其中一个所述千兆网处理器与所述FPGA模块连接,另一个所述千兆处理器与所述CPU模块内的RJ45接口相连,所述数据存储模块通过SATA总线与所述COME模块连接。
[0020]更具体地,所述数据存储模块包括一个用于存储操作系统和应用程序的电子盘和两个分别用于存储暂态数据和稳态数据的硬盘。
[0021 ]更具体地,两个所述CPU模块的人机交互接口通过所述人机交互接口转换电路连接。
[0022 ] 更具体地,所述DDR存储器的容量大于等于4GB。
[0023]更具体地,所述COME模块中的CPU处理器采用低功耗双核四线程处理器。
[0024]本实用新型的有益效果在于:
[0025]I)采用高速互连技术结合千兆网,实现板卡和板卡之间多通道的高速数据传输,通过改进交换技术,大大提高数据交换效率,解决了并行总线访问冲突的问题,每个插件分配一条独立的数据传输通道,插件不需要再向系统申请带宽,而其总线频率也可以大大提尚;
[0026]2)两个CPU模块都有独立的接口,且完全可以热备使用,确保数据传输、数据存储、人机交互和通信功能的独立性,提高了装置运行的可靠性;
[0027]3)采用多级存储技术,确保录波数据的安全,避免传统故障录波装置的应用程序和数据存储在一个盘里,硬盘物理介质频繁读写损坏造成的装置宕机;
[0028]4)CPU模块采用低功耗双核四线程处理器和高带宽内存,为装置提供更先进、卓越的性能,从而提高了系统运行处理的效率;
[0029]5)采用数据压缩卡压缩数据,数据压缩比达到5:1,延长了整个装置的数据存储时间,硬盘采用2.5吋、7X24小时监控级硬盘,读写次数大大提高;
[0030]6)FPGA模块设有RJ45接口可将实时采集数据导出,实现采集数据共享,方便用户分析处理,确保装置分析处理的准确性。
【附图说明】
[0031 ]图1是本实用新型所述基于双CPU并行录波存储的故障录波装置的结构示意框图;
[0032]图2是本实用新型所述CPU模块的结构示意框图。
【具体实施方式】
[0033]下面结合附图对本实用新型作进一步说明:
[0034]如图1和图2所示,本实用新型基于双CPU并行录波存储的故障录波装置包括模拟信号调理模块、开关量隔离模块、AD转换模块、对时模块、FPGA模块、两个CPU模块和电源模块。CPU模块是故障录波装置的核心,一台故障录波装置通过双CPU模块冗余控制,两个CPU模块硬件结构完全相同,且互为冗余,无主次之分,通用性好;此设计保证了系统的安全运行,提高了系统运行的可靠性。
[0035]下面对各个部分模块展开详细的介绍:
[0036]模拟量信号调理模块,用于将电力系统中输入的交流电压、交流电流、直流电压、直流电流、温度等所有模拟信号,通过互感器隔离变换、隔离运算放大器、线性光耦隔离变换等方式,将输入信号按线性比例转换成0-5V的电压信号输出给AD转换模块。
[0037]开关量隔离模块,用于将电力系统中输入开关量信号通过光耦隔离,将开关量信号的闭合状态量统一变换成0-5V的高低电平信号输出给AD转换模块。
[0038]AD转换模块,用于接收由对时模块发送的时间基准信号、模拟量信号调理模块发送的0-5V电压信号和开关量隔离模块发送的0-5V的高低电平信号,将模拟量信号调理模块发送的信号经AD芯片转换成数字信号,将开关量隔离模块发送的信号经光耦芯片隔离转换成安全开关信号,之后将数字信号和安全开关信号通过地址数据总线发送给FPGA模块。
[0039]FPGA模块,用于接收由对时模块发送的时间基准信号和经AD转换模块转换后的数据,并将收到的数据打上分辨率为Ius的精确时戳,按4k的巨帧IEC61850-9-2报文格式分别通过两个独立的千兆网接口经千兆网总线传送至CPUA模块、CPUB模块,同时也可通过RJ45接口经千兆网传送至后台或工控机进行分析处理;
[0040]对时模块,接收外部1588/PTP报文、或接收光/电IRIG-B码对时信号并解析为有效的时间基准信号(秒脉冲/PPS和串口报文),给装置各模块提供统一的时间基准;同时输出电IRIG-B码对时信号给其他装置进行对时。
[0041]CPU模块,主要完成采集数据的分析计算、记录存储等分析处理,还与站控层设备进行通信。用于故障录波时,暂态录波数据处理功能主要完成计算各起动判据,判断是否满足起动定值,如果满足起动条件,则同步开始录波并实现录波数据的记录存储、分析处理、显示打印、远传及远方维护等功能;稳态录波数据处理功能主要完成实时过滤千兆网数据,根据处理判据打上数据标签,将数据压缩后存储在稳态数据硬盘上,便于事后检索、分析处理。
[0042]电源模块,采用高效率交直流通用开关电源模块,输入电压幅值范围为AC/DC85?265V,输出电压包括12V、5V和24V三组,电源总输出功率约132W;装置可以双电源冗余供电,也可单电源模块供电。
[0043]人机交互接口转换电路,连接LCD显示屏、指示灯、键盘、鼠标、等,完成与人机交互设备之间的信息传输。LCD显示屏采用夏普公司的15吋4: 3工业液晶显示屏(例如:1^15乂11^91),其分辨率为1024\768。
[0044]各插件之间采用高速互连技术结合千兆网和高速连接器,保证信号高速、稳定、准确的传输;每个插件分配一条独立的高速数据传输通道,该通道通过基于通用数据传输协议(如TCP/IP协议)的千兆以太网进行数据传输,将数据传输速率提升了十几倍以上,使用维护简单,大大提高了数据通信的可靠性。同时,该通道采用具有低功耗、低误码率、低串扰、低辐射等特点的低电压串行差分信号进行数据传输,结合高速差分接插件,可提供可靠的差分传输方案,实现高达1GbiVs的接口速率,在FPGA模块与CPU模块之间完成高速、稳定的数据传输,节省了板件的数据传输时间,满足了当前与下一代系统的带宽需求。
[0045]装置采用多处理器构架,CPU模块选用Intel双核四线程CPU处理器,并在处理器上基于嵌入式Linux操作系统作为软件开发平台,Linux操作系统为开源系统,具有良好的裁剪和可移植性,采用高级语言编程,保证了系统的实时性和高可靠性;FPGA模块选用Altera公司提供Cyclone IV E FPGA芯片,该系列FPGA具有低成本、高性能和低功耗,并适用于多种通用逻辑应用的功能。
[0046]两个硬件结构完全相同的CHJ模块在系统中并行运行相同的操作系统和应用程序,同时接收由对时模块发送的时间基准信号,维持自身时间的准确;两个CHJ模块有独立的通道接收数据及收发状态信息,如FPGA模块采集到的数据按4k的巨帧IEC61850-9-2报文格式通过两条独立的千兆网分别传送至CPUA和CPUB模块;两个CPU模块在系统中完全独立运行,互不影响;两个CPU模块经软件和人机交互接口转换电路相结合,控制装置前面的液晶显示器和USB接口输出;当其中一个CPU模块发生故障时,可在界面上选择切换到另一个CPU模块显示和前置USB接口输出。
[0047]两个CPU模块硬件结构完全相同,均采用工业控制嵌入式低功耗工业级COME模块扩展,具有功能强大、接口丰富、升级方便、可靠性高、功耗低,并满足恶劣工作环境等特点。其配置如下:
[0048]CPU:1NTEL双核四线程CPU处理器(例如:INTEL core2I3 4010U),主频I.7GHz以上,功耗15W左右;
[0049]内存:DDR3L1600MHz,容量 2 4GB,最高16GB;
[0050]电子盘:I个,采用4G (8G) SATA-SLIM电子盘,与COME模块的I个SATA接口相连,用于存储操作系统和应用程序。
[0051 ]硬盘:2个,分别于COME模块的另外2个SATA接口相连,采用2.5吋、7*24小时工作模式的监控级硬盘,可存储大于7天的实时数据;采样数据(暂态数据和稳态数据)分别单独存储在不同容量的硬盘里;暂态录波数据采用之500GB硬盘存储,稳态录波数据采用之ITB硬盘存储。
[0052]数据压缩卡:1张可选,选用基于LZS,eLZS和Deflate等标准无损压缩算法以及一套丰富的哈希/验证算法的加密/压缩处理器,通过PCI Express接口,将待压缩数据传输到数据压缩卡上,经处理器压缩后再通过PCI Express接口输出回主机存储到相应的硬盘内。读取硬盘内数据时,压缩处理器可将被压缩的数据100%还原到最初的状态,保证了数据压缩的可靠性。
[0053]4个RS232/RS485串行接口,I个用于内部对时,3个面板引出;
[0054]4个100M/1000Mb/s自适应网络接口,面板引出;
[0055]6个USB接口,2个前置,4个面板引出;
[0056]I个LVDS显示接口,用于与前面板的15吋液晶显示器相连;I个VGA显示接口,面板引出,可外接显示器。
[0057]与现有技术相比较,本专利技术具有以下优势:
[0058]I)装置采用高速互连技术结合千兆网和高速连接器,千兆以太网具有带宽高、传输距离远的优点,能够很好的与高速连接器等数据接口融合,系统通过TCP/IP协议进行数据传输,使用维护简单,能满足与各种不同的以太网网络环境,增强系统的可移植性。系统采用串行差分信号的互连技术,可提高总线传输速率,获得更高的带宽,同时具有抗干扰能力强、传输距离远、带负载能力强、连接数少、布线简单、连接器小型化、可扩展性好、便于热插拔和功耗低等特点。
[0059]2)在故障录波装置中有两个相互独立且相同的CPU模块,每个CPU模块都有独立的传输通道、存储介质和人机交互接口;两个CPU模块同步运行相同的操作系统和应用程序,都可以实时处理网络报文数据和故障录波数据,且互为冗余,无主次之分,通用性好;两个CPU模块完全可以热备使用,当其中一个CPU模块出现故障时,另一个CPU模块可继续运行及存储,不影响装置的正常工作,有效提高故障录波装置运行的稳定性和可靠性。
[0060]3)装置采用了多级存储方式,将操作系统和应用程序存储在4G/8G SATA-SLIMi子盘里,提高了系统运行的速率和安全性;将故障录波数据按暂态数据和稳态数据两种方式分别存储到2个独立的硬盘中,充分保证了故障录波数据的安全性;同时对有故障报文进行分类统计,并将故障报文数据进行了分区、多级存储,既保证了故障网络报文数据的安全性,又方便了问题报文的快速查找。每一个CHJ模块都3个独立存储盘,既能保证系统运行和数据存储的可靠性,又能保证智能电网海量报文数据的存储。
[0061 ] 4)CPU模块采用嵌入式低功耗、高集成度的工业级COME模块,COME模块内置低功耗INTEL双核四线程CPU处理器(例如:INTEL core2I3 4010U),主频高达1.7GHz以上,功耗15W左右;内存采用容量之4GB的DDR3L 1600系列;且可以兼容不同尺寸和引脚定义的模块,以适应系统升级和新技术的不断发展。
[0062]5)0?1]模块内置可选数据压缩卡,该数据压缩卡选用基于1^3,423和0#1&仏等标准无损压缩算法以及一套丰富的哈希/验证算法的压缩处理器扩展实现,可实现至少5:1的数据缩减比,从而减少数据的存储空间,提高数据传输、存储和处理效率。
[0063]6)装置在FPGA模块上设有RJ45接口,将实时采集数据以IEC61850-9-2报文格式导出给后台或工控机用于分析、处理及存储,实现采集数据共享,保证数据采集的准确性;并可在CPU模块无法分析处理数据时,提供对采集数据进行分析处理存储的功能。
[0064]以上仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围内。
【主权项】
1.一种基于双CPU并行录波存储的故障录波装置,包括模拟信号调理模块、开关量隔离模块、AD转换模块、对时模块、FPGA模块和电源模块,其特征在于:还包括两个CPU模块,两个所述CHJ模块各通过一条独立的千兆网总线与所述FPGA模块通信连接,所述FPGA模块设置有RJ45接口,所述FPGA模块的RJ45接口通过千兆网与后台和工控机通信连接,所述对时模块同时与所述AD转换模块、所述FPGA模块和两个所述CPU模块通信连接,两个所述CPU模块的电源端均与所述电源模块连接。2.根据权利要求1所述的基于双CPU并行录波存储的故障录波装置,其特征在于:所述FPGA模块设置有两个千兆网接口,两个所述CPU模块分别与所述FPGA模块的两个千兆网接口通过千兆网总线连接。3.根据权利要求1所述的基于双CPU并行录波存储的故障录波装置,其特征在于:两个所述CPU模块均包括COME模块、两个千兆网处理器、数据压缩卡、数据存储模块、RJ45接口、USB接口、串口、外接VGA接口和人机交互接口,所述COME模块内置CPU处理器及DDR存储器,两个所述CPU模块之间设置有人机交互接口转换电路,所述人机交互接口转换电路连接有显示器、指示灯、键盘和鼠标,两个所述CPU模块均通过千兆网与调度主站和调度子站通信连接。4.根据权利要求3所述的基于双CPU并行录波存储的故障录波装置,其特征在于:所述COME模块同时与两个所述千兆网处理器、所述数据压缩卡、所述数据存储模块、所述USB接口、所述串口、所述外接VGA接口和所述人机交互接口相连接,两个所述千兆网处理器和所述数据压缩卡均通过PCIE总线与所述COME模块连接,其中一个所述千兆网处理器与所述FPGA模块连接,另一个所述千兆处理器与所述CPU模块内的RJ45接口相连,所述数据存储模块通过SATA总线与所述COME模块连接。5.根据权利要求3所述的基于双CPU并行录波存储的故障录波装置,其特征在于:所述数据存储模块包括一个电子盘和两个硬盘。6.根据权利要求3所述的基于双CPU并行录波存储的故障录波装置,其特征在于:两个所述(PU模块的人机交互接口通过所述人机交互接口转换电路连接。7.根据权利要求3所述的基于双CPU并行录波存储的故障录波装置,其特征在于:所述DDR存储器的容量大于等于4GB。8.根据权利要求3所述的基于双CPU并行录波存储的故障录波装置,其特征在于:所述COME模块中的CPU处理器采用低功耗双核四线程处理器。
【文档编号】G01R31/00GK205539241SQ201620081000
【公开日】2016年8月31日
【申请日】2016年1月27日
【发明人】赵小凤, 罗建国, 程加强, 董龙, 钟华兰
【申请人】成都府河电力自动化成套设备有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1