一种基于FPGA的同步时钟管理模块的制作方法

文档序号:13445311阅读:来源:国知局

技术特征:

技术总结
本发明公开了一种基于FPGA的同步时钟管理模块,属于电力系统及其自动化技术领域。本发明包括B码解析子模块、自同步RTC子模块、自同步采样脉冲输出子模块和接口管理子模块,各子模块集成在一块FPGA中且B码解析子模块、自同步RTC子模块及自同步采样脉冲输出子模块均能够独立使能。本发明集B码解析子模块、自同步RTC子模块、自同步采样脉冲输出子模块于一体,三大模块可分别使能,能够为电力系统继电保护及安全自动装置的同步时钟管理提供完整解决方案,灵活适用于多种系统实现方式,降低装置CPU处理时钟管理的计算开销,降低软件复杂度,提高装置整体可靠性。

技术研发人员:颜云松;朱传宏;范腾;徐军;郭勋;任建锋;徐海波;王计林;陶翔;李明应
受保护的技术使用者:国电南瑞科技股份有限公司;南京南瑞集团公司;国家电网公司
技术研发日:2017.09.14
技术公布日:2018.01.12
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1