基于PLL时钟模块的直流电压控制电路的制作方法

文档序号:14676182发布日期:2018-06-12 21:31阅读:来源:国知局
技术总结
本发明公开了一种基于PLL时钟模块的直流电压控制电路,由时钟生成电路、PLL时钟模块电路、脉宽发生电路和或选通电路组成。时钟生成电路对输入时钟信号倍频后输出基础时钟信号至PLL时钟模块电路;脉宽发生电路在零时延时钟的控制下输出粗调脉宽信号至PLL时钟模块电路;PLL时钟模块电路输出基础时钟信号的零时延时钟信号至脉宽发生电路,同时对基础时钟信号时延产生延时时钟信号,粗调脉宽信号在延时时钟信号的控制下生成延时脉宽信号;粗调脉宽信号和延时脉宽信号经或选通电路生成最终的直流电压控制信号。本发明解决了传统PWM型直流电压控制器PWM信号占空比的分辨率难以提高的缺点,具有较强的准确性、通用性以及适用性。

技术研发人员:朱金瑞;潘琪;李洪涛;赵梦倩;刘裕;袁效鹏
受保护的技术使用者:南京理工大学
技术研发日:2017.12.28
技术公布日:2018.06.12

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1