一种基于FPGA的高速数据采集、存储与回放系统的制作方法

文档序号:11652641阅读:来源:国知局
技术总结
本实用新型公开了一种基于FPGA的高速数据采集、存储与回放系统,其特征在于,包括差分放大器;与所述差分放大器相连的ADC转换器;与所述ADC转换器相连的FPGA芯片,所述FPGA芯片包括ADC控制器、DAC控制器、先入先出存储器和SDRAM控制器;与所述FPGA芯片相连的SDRAM存储器;和与所述FPGA芯片相连的DAC转换器。与现有技术相比,本实用新型以FPGA芯片为控制核心,用DDR2 SDRAM内存条为存储介质,通过高速ADC、DAC器件转换,实现了最高采样率为250MSPS、垂直分辨率为12位、存储容量为1GB的大容量高速数据采集、存储与回放。

技术研发人员:高立新
受保护的技术使用者:广东机电职业技术学院
文档号码:201621436375
技术研发日:2016.12.26
技术公布日:2017.07.25

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1