双面晶片封装体的制作方法

文档序号:7220591阅读:270来源:国知局
专利名称:双面晶片封装体的制作方法
技术领域
本实用新型涉及一种双面晶片封装体[double sided chipPackage],特别有关于一种具有一LOC导线架的双面晶片封装体。
习知的半导体装置[semiconductor device]以一热固性胶体〔thermosetting liquid compound j包覆一半导体晶片,以增力。该晶片的防尘及防湿性,而该晶片的I/O端点以一导线架[lead frame]的对应引脚[lead]导引接出,以供表面结合[surface mounting]至一电路板。
所谓「LOC导线架」即为引线在晶片上[Lead-On-Chip]型态导线架的简称,也就是该导线架的引脚延伸至晶片上,以该延伸至晶片的引脚电性连通该晶片,并粘贴固定晶片而不需用到导线架的晶垫[die pad]。
在美国专利案第6,118,176号中提出一种双晶片封装结构,如

图1所示,该双晶片封装体10具有一LOC导线架,其上晶片11与下晶片12背对背以粘胶14[adhesivefilm]粘合,而该LOC导线架的引脚13延伸至下晶片12的下表面,以另一胶膜15固定,以供导线16连接下晶片12的焊垫与引脚13,并在上晶片11的上表面粘贴一具有孔洞的电路基板18,以供导线16连接上晶片11的焊垫与电路基板18,以及连接电路基板18与引脚13,再以一包装体17密封上述双晶片结合构造,由于须在上晶片11的上表面放置一电路基板18、且间接地多点打线[上晶片11至电路基板18再由电路基板18至导线架的引脚13],而增加了封装成本,此外,为了在灌胶时有较均匀的上下模流,该LOC导线架的引脚13须作适度的弯折下陷〔downset],使得该双品片封装体10需要特殊形状的LOC导线架。
本实用新型的主要目的在于提供一种双面晶片封装体,利用一LOC导线架作为一基准平面,以导线架的引脚内端上下各固定一晶片,使得在不须弯折引脚的操作下具有平衡模流[molding lowbalance]的功效,并且该导线架的引脚被上下两晶片夹合,而具有较佳的稳固性。
本实用新型的次一目的在于提供一种双面晶片封装体,利用一LOC导线架作为一基准平面,以导线架的引脚内端上下各固定一晶片,使得该双面晶片封装体具有加倍的〔记忆体]容量、最小的变形、较小的应力及较佳的保护性。
本实用新型的目的是这样实现的一种双面晶片封装体,其特征是包含有一LOC导线架,具有复数个引脚,其由内而外区分为承载部、内接部及外接部;一上晶片,该上晶片的上表面具有复数个焊垫,而该上品片的下表面固设于导线架引脚的承载部上方;一下晶片,该下晶片的下表面具有复数个焊垫,而该下晶片的上表面固设于导线架引脚的承载部下方;复数个导线,电性连接上晶片的焊垫与对应的引脚内接部,以及下晶片的焊垫与对应的引脚内接部;及一包装体,密封上晶片、下晶片、导线及导线架引脚的承载部与内接部。
另包含有复数个胶带,固定上晶片及下晶片于复数个引脚的承载部。
另包含有环氧化合物,固定上品片及下晶片于复数个引脚的承载部。
所述复数个引脚的承载部与内接部形成于同一平面。
所述复数个引脚的承载部与内接部形成于上晶片与下晶片的等距平面。
所述LOC导线架另包含至少一电源引脚,其具有一承载部,该电源引脚的承载部在上晶片与下晶片之间,并与其它引脚的承载部呈垂直。
由于采用上述方案达到翘曲变形小、应力小、保护性全、引脚稳固性佳及平衡模流等多重功效。
请参阅所附图式,本实用新型将列举以下的实施例说明图式说明图1美国专利第6,118,176号双晶片封装结构的截面图。
图2本实用新型的一双面晶片封装体的截面图。
图3本实用新型图2的3-3线的剖视图。
图4本实用新型的另一双面晶片封装体的截面图。
图5本实用新型图4的5-5线的剖视图。
如图2及3所示,为第一具体实施例,一种双面晶片封装体20主要包含有一LOC导线架、一上晶片21、一下晶片22及一包装体27。
如图2及3所示,LOC导线架为一「引脚在晶片上」[Lead-On-Chip]形式的导线架,可利用目前习用的中压[stamping]或蚀刻[etching]方法由一钢薄板或铜薄板制得,其具有复数个引脚23,每一引脚23由内而外区分为承载部231、内接部232及外接部233,其中承载部231在上晶片21与下晶片22之间,用以承载上晶片21及下晶片22,内接部232在打线区28内,作为导线26对引脚23的连接区段,外接部233在封胶区29之外,作为该双面晶片封装体20的外部电性连接脚,由于引脚23的承载部23往内延伸至上晶片21与下晶片22之间,故该LOC导线架亦可视为一种「引脚在两晶片间」{lead-between-double-chips}的导线架,引脚23能同时承载上晶片21与下晶片22、且引脚23受到上晶片21与下晶片22的夹合具有较佳的稳固性,因此,如图2所示,每一引脚23的承载部231与内接部232形成于同一平面,无需弯折而能具有良好稳固性,较全地,承载部231与内接部232形成于上晶片21与下晶片22的等距平面PI,在一比一比例的上下模具内灌注封胶材[molding compound,即未烘烤前的包装体27],具有无需弯折引脚23而兼具平衡模的功效,在模封后,如图2所示,引脚23的外接部弯折成鸥翼形[gull]或其他形式[如I或J形]。
上晶片21固设于上述引脚23承载部23的上方,以一绝缘性第一胶带24,如聚酰亚胺[polyimide]材质,将上晶片21的下表面粘贴固定至引脚23承载部231,而上晶片21的上表面习知地具有复数个焊垫〔bonding pad〕及积体电路元件[Integrated circuit element][图未绘出],而上晶片110可为DRAM[dynamic random access memory,动态随机存取存记忆体]、SRAM[static random access memory,静态随机存取存记忆体]、flash[快闪记忆体〕等记忆体晶片、微处理器或逻辑性[logic]功能的晶片,此外,关于上晶片21与导线架的电性连接,其以复数个金材或铜材的导线26〔bondingwire]以打线方式连接上晶片21焊垫至导线架对应引脚23的内接部232。
下晶片22可与上晶片21相同或其他功能性的晶片,其因设于上述引脚23承载部231的下方,以一绝缘性第二胶带25,如聚酰亚胺材质,将下晶片22的上表面粘贴固定至引脚23承载部23,而下晶片22的下表面为习知地具有复数个焊垫及积体电路元件[图未绘出〕,并以复数个导线26以打线方式连接下晶片22焊垫至导线架对应引脚23的内接部232,此外,双面晶片封装体20包含的包装体27[package body]密封该上晶片21、下晶片22、第一胶带24、第二胶带25、导线26及导线架引脚23的承载部231与内接育232,而外露出引脚33的外接部233,用以保护上述的两面晶片组合构造。
因此,本实用新型的双面晶片封装体20可封装两晶片,并同时兼具翘曲变形小[上下部位无热膨胀差异〕、应力小[引脚的承载部呈条状具有应力吸收性]、保护性佳[上下两晶片密封于包装体中间]、引脚稳固性佳[上下两晶片夹合引脚]及平衡模的多重功效。
此外,在图4及5中为第二具体实施例,一种双面晶片封装体30主要包含有一LOC导线架、一上晶片31、一下晶片32及一包装体37,其中上晶片31、下晶片32及包装体37与第一具体实施例的上晶片21、下晶片22及包装体27相同,在此不予赘述。
如图5所示,LOC导线架为另一种「引脚在晶片上」[Leadon-Chip]形式的导线架,其具有复数个引脚33及两电源引脚35[power lead],其中每一引脚33用以传输上晶片31与下晶片32的信号〔Signal〕,其由内而外区分为承载部331、内接部332及外接部333,其中承载部331在上晶片31与下晶片32之间,用以承载上晶片31及下晶片32,内接部332在一呈框架形的打线38内,作为导线36对引脚33的连接区段,外接部333在封胶区39外,作为该双面晶片封装体30的外部电性连接脚,此外,电源引脚35[power lead]为一般俗称的巴士把〔bus bar],其是把手状,并在封胶区39内区分为一承载部351及往两外侧延伸的内接部352,其中电源引脚35承载部351在其它引脚33的承载部331之间,较佳地与承载部331呈垂直,同样地承载部331用以承载上晶31与下晶片32,内接部352在一呈框架形的打线区38内,以供导线36对电源引脚35的连接区段,以传输上晶片21与下晶片22的电源[Power],利用上述LOC导线架的引脚33、35在两晶片,使引脚33能同时承载上晶片31与下晶片32、且因引脚33受到上晶片31与下晶片32的夹合具有较佳的稳固性,因此,如图4所示,每一引脚33的承载部331与内接部332形成于同一平面,无需弯折而能具有良好稳固性,较佳地,承载部331与内接部332形成于上晶片31与下晶片32的等距平面PI,在无需弯折引脚33的情况下具有平衡模流的功效。
在本实施例中,双面晶片封装体30另包含有一热固性{hemosetting]并绝缘不导电的环氧化合物34[epoxycomnound],该环氧化合物34在呈液胶型态时可造涂于上晶片31与下晶片32之间,在烘烤〔curing]后可同时固定上晶片31、下晶片32及导线架的引脚33、35,在导线36打线及包装体37灌模固化后,得到一具有翘曲变形小、应力小、保护性佳、引脚稳固性佳及平衡模流等多重功效的双面晶片封装体30。
故本实用新型的保护范围当视后附的申请专利范围所界定者为准,任何熟知此项技艺者,在不脱离本实用新型的精神和范围内所作的任何变化与修改,均属于本实用新型的保护范围。
权利要求1.一种双面晶片封装体,其特征是包含有一LOC导线架,具有复数个引脚,其由内而外区分为承载部、内接部及外接部;一上晶片,该上晶片的上表面具有复数个焊垫,而该上品片的下表面固设于导线架引脚的承载部上方;一下晶片,该下晶片的下表面具有复数个焊垫,而该下晶片的上表面固设于导线架引脚的承载部下方;复数个导线,电性连接上晶片的焊垫与对应的引脚内接部,以及下晶片的焊垫与对应的引脚内接部;及一包装体,密封上晶片、下晶片、导线及导线架引脚的承载部与内接部。
2.如权利要求1所述的双面晶片封装体,其特征是另包含有复数个胶带,固定上晶片及下晶片于复数个引脚的承载部。
3.如权利要求1所述的双面晶片封装体,其特征是另包含有环氧化合物,固定上品片及下晶片于复数个引脚的承载部。
4.如权利要求1所述的双面晶片封装体,其特征是所述复数个引脚的承载部与内接部形成于同一平面。
5.如权利要求4所述的双面晶片封装体,其特征是所述复数个引脚的承载部与内接部形成于上晶片与下晶片的等距平面。
6.如权利要求1所述的双面晶片封装体,其特征是所述LOC导线架另包含至少一电源引脚,其具有一承载部,该电源引脚的承载部在上晶片与下晶片之间,并与其它引脚的承载部呈垂直。
专利摘要本实用新型涉及一种双面晶片封装体,包含有一LOC导线架,具有复数个引脚,其由内而外区分为承载部、内接部及外接部;一上晶片,该上晶片的上表面具有复数个焊垫,而该上晶片的下表面固设于导线架引脚的承载部上方;一下晶片,该下晶片的下表面具有复数个焊垫,而该下晶片的上表面固设于导线架引脚的承载部下方;复数个导线,电性连接上晶片的焊垫与对应的引脚内接部。达到翘曲变形小、应力小、保护性全、引脚稳固性佳及平衡模流等多重功效。
文档编号H01L23/48GK2465328SQ01203758
公开日2001年12月12日 申请日期2001年2月20日 优先权日2001年2月20日
发明者张世兴, 邱政贤 申请人:华东先进电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1