智能卡芯片封装结构的制作方法

文档序号:10081768阅读:441来源:国知局
智能卡芯片封装结构的制作方法
【技术领域】
[0001]本实用新型涉及智能卡领域,尤其涉及一种智能卡芯片封装结构。
【背景技术】
[0002]目前智能卡芯片的封装主要有以下两种方式。
[0003]参见图1,一种方式是打线键合,是一种使用细金属引线10,利用热、压力、超声波能量为使金属引线10与基板13的焊盘11紧密焊合,实现芯片12与基板13间的电气互连和芯片间的信息互通。该种封装方式在理想控制条件下,引线和基板间会发生电子共享或原子的相互扩散,从而使两种金属间实现原子量级上的键合。但是,其缺点在于,芯片面积有限,难以满足复杂的功能。
[0004]参见图2及图3,另一种方式是倒装芯片封装,通过芯片20上的凸点22直接将元器件朝下互连到基板21上,也可以是互连到载体或电路板上,芯片20直接通过凸点22直接连接到基板和载体上。所述凸点22可以是在I/O焊垫上植锡铅球,然后将芯片20翻转加热利用熔融的锡铅球与基板21相结合。该封装形式的芯片结构和I/O端(锡球)方向朝下,由于I/O引出端分布于整个芯片表面,故在封装密度和处理速度上有良好的优势。但是,其缺点在于,芯片面积过大,成本太高。
[0005]因此,急需一种封装形式满足人们的需求。
【实用新型内容】
[0006]本实用新型所要解决的技术问题是,提供一种智能卡芯片封装结构,其能够降低成本,提尚芯片利用率。
[0007]为了解决上述问题,本实用新型提供了一种智能卡芯片封装结构,包括基板及与所述基板倒装焊接的倒装芯片,所述倒装芯片的一部分引脚倒装焊接至基板,在所述基板上设置有至少一个焊垫,所述焊垫暴露于所述倒装芯片之外,在倒装芯片背离所述基板的一面,所述倒装芯片的另一部分引脚通过金属引线与所述焊垫电连接。
[0008]进一步,所述基板上设置有两个焊垫,在所述倒装芯片背离所述基板的一面,所述倒装芯片的两个引脚分别通过两条金属引线与所述两个焊垫电连接。
[0009]进一步,所述两个引脚分别为接地引脚和NFC引脚。
[0010]进一步,两个所述焊垫设置在所述基板的同一边。
[0011]进一步,所述倒装芯片的一部分引脚通过焊球与所述基板焊接。
[0012]进一步,所述焊垫设置在所述基板边缘,以便于在所述倒装芯片与焊垫之间打线。
[0013]本实用新型的优点在于,同时采用倒装封装与打线封装两种封装方式,与倒装焊相比,芯片面积缩小,有利于降低成本,与纯打线封装相比,芯片的利用率有所提高。
[0014]本实用新型的另一个优点在于,接地引脚和NFC引脚可以单独连出,有利于提高广1(? f生會bo
【附图说明】
[0015]图1是现有的打线封装的结构示意图;
[0016]图2是现有的倒装封装的结构示意图
[0017]图3是现有的倒装封装的截面示意图;
[0018]图4是本实用新型封装结构的第一【具体实施方式】的示意图;
[0019]图5是本实用新型封装结构的第一【具体实施方式】的截面示意图;
[0020]图6A~图6D是本实用新型封装方法的第一【具体实施方式】的的工艺流程图;
[0021]图7是是本实用新型封装结构的第二【具体实施方式】的示意图。
【具体实施方式】
[0022]下面结合附图对本实用新型提供的智能卡芯片封装结构的【具体实施方式】做详细说明。
[0023]参见图4及图5,本实用新型一种智能卡芯片封装结构的第一【具体实施方式】包括基板40及与所述基板40倒装焊接的倒装芯片41。
[0024]所述倒装芯片41的一部分引脚倒装焊接至所述基板40。在本【具体实施方式】中,所述倒装芯片41的一部分引脚被植焊球42,翻转所述倒装芯片41,以使所述焊球42与基板40接触,熔化所述焊球42,使得倒装芯片41的一部分引脚通过焊球42与基板40固定及实现电连接。
[0025]在所述基板40上设置有至少一个焊垫43,所述焊垫43暴露于所述倒装芯片41之夕卜,即所述倒装芯片41并未遮挡所述焊垫43,以便于后续打线。在倒装芯片41背离所述基板40的一面,所述倒装芯片41的另一部分引脚通过金属引线44与所述焊垫43电连接。所述金属引线的材质可以为铜等本领域常用金属。所述金属引线44打线至倒装芯片41背离基板40的一面,所述倒装芯片41朝向基板40的一面的引脚可通过穿导孔45实现与金属引线44的电连接。所述穿导孔45内填充有导电材料,即倒装芯片41的引脚通过金属化制程连接至倒装芯片41背离基板40的一面。
[0026]在本【具体实施方式】中,所述基板40上设置有两个焊垫43,在所述倒装芯片41背离所述基板40的一面,所述倒装芯片41的两个引脚(附图中未标示),例如,接地引脚和NFC弓I脚(近距离无线通讯引脚),分别通过两个金属引线44与两个所述焊垫43电连接,以将所述倒装芯片41的接地引脚和NFC引脚引至基板40。在本【具体实施方式】中,所述倒装芯片41具有八个引脚,其中两个引脚通过打线的方式与基板的焊垫43连接。
[0027]本文同时采用倒装封装与打线封装两种封装方式,与倒装焊相比,芯片面积缩小,有利于降低成本,与纯打线封装相比,芯片的利用率有所提高。另外,所述接地引脚和NFC引脚单独引出,有利于提尚广品的性能。
[0028]进一步,在本【具体实施方式】中,两个所述焊垫43设置在所述基板40的同一边,便于打线工序的进行。进一步,所述焊垫43设置在所述基板40的边缘,以便于在所述倒装芯片41与焊垫43之间打线,且节约空间,减小封装体积。
[0029]图7是本实用新型封装结构的第二【具体实施方式】的示意图,在本【具体实施方式】中,所述倒装芯片41包含六个引脚,其中两个引脚通过打线的方式与基板的焊垫43连接。
[0030]本实用新型还提供一种智能卡芯片封装结构的封装方法,参见图6A~图6D,以封装结构的第一【具体实施方式】的结构为例,所述方法包括如下步骤。
[0031]步骤(1),参见图6A,提供基板60及芯片61,在所述基板60上设置有至少一个焊垫63。
[0032]在本【具体实施方式】中,所述基板60上设置有两个焊垫63,由于附图6六~图60为截面示意图,因此,仅能观察到一个焊垫63。两个所述焊垫63设置在所述基板60的同一边,便于打线工序的进行。进一步,所述焊垫63设置在所述基板60的边缘,以便于在所述芯片61与焊垫63之间打线,且节约空间,减小封装体积。
[0033]步骤(2),参见图6B,在所述芯片61的一部分引脚上植焊球62。该方法为现有技术,本文不进行描述。
[0034]步骤(3),参见图6C,将植有焊球62的芯片61倒装焊接至基板60,进而将所述芯片61的一部分引脚倒装焊接至基板60,所述焊垫63暴露于所述芯片61之外,即所述芯片61并未遮挡所述焊垫63,以便于后续打线。
[0035]倒装工艺中,翻转所述芯片61,以使所述焊球62与基板60接触,熔化所述焊球62,使得芯片61的一部分引脚通过焊球62与基板60固定及实现电连接。
[0036]步骤(4),参见图6D,在所述芯片61背离所述基板60的一面,将所述芯片61的另一部分引脚通过金属引线64电连接至所述焊垫63。
[0037]在本【具体实施方式】中,所述芯片61的两个引脚(附图中未标示),例如,接地引脚和NFC引脚,分别通过两个金属引线64与两个所述焊垫63电连接,以将所述芯片61的接地引脚和NFC引脚引至基板60。
[0038]另一部分引脚通过金属引线64电连接至所述焊垫63的方法即为打线方法,其为现有技术的方法,本文不描述,所述金属引线的材质可以为铜等本领域常用金属。所述金属引线64打线至芯片61背离基板60的一面,所述芯片61朝向基板60的一面的引脚可通过穿导孔65实现与金属引线64的电连接。所述穿导孔65内填充有导电材料,即芯片61的引脚通过金属化制程连接至芯片61背离基板60的一面。
[0039]本实用新型同时采用倒装封装与打线封装两种封装方式,与倒装焊相比,芯片面积缩小,有利于降低成本,与纯打线封装相比,芯片的利用率有所提高。另外,所述接地引脚和NFC引脚单独引出,有利于提尚广品的性能。
[0040]以上所述仅是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本实用新型结构的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。
【主权项】
1.一种智能卡芯片封装结构,包括基板及与所述基板倒装焊接的倒装芯片,其特征在于,所述倒装芯片的一部分引脚倒装焊接至基板,在所述基板上设置有至少一个焊垫,所述焊垫暴露于所述倒装芯片之外,在倒装芯片背离所述基板的一面,所述倒装芯片的另一部分引脚通过金属引线与所述焊垫电连接。2.根据权利要求1所述的智能卡芯片封装结构,其特征在于,所述基板上设置有两个焊垫,在所述倒装芯片背离所述基板的一面,所述倒装芯片的两个引脚分别通过两条金属引线与所述两个焊垫电连接。3.根据权利要求2所述的智能卡芯片封装结构,其特征在于,所述两个引脚分别为接地引脚和NFC引脚。4.根据权利要求2所述的智能卡芯片封装结构,其特征在于,两个所述焊垫设置在所述基板的同一边。5.根据权利要求1所述的智能卡芯片封装结构,其特征在于,所述倒装芯片的一部分引脚通过焊球与所述基板焊接。6.根据权利要求1所述的智能卡芯片封装结构,其特征在于,所述焊垫设置在所述基板边缘,以便于在所述倒装芯片与焊垫之间打线。
【专利摘要】本实用新型提供一种智能卡芯片封装结构,所述封装结构包括基板及与所述基板倒装焊接的倒装芯片,所述倒装芯片的一部分引脚倒装焊接至基板,在所述基板上设置有至少一个焊垫,所述焊垫暴露于所述倒装芯片之外,在倒装芯片背离所述基板的一面,所述倒装芯片的另一部分引脚通过金属引线与所述焊垫电连接。本实用新型的优点在于,同时采用倒装封装与打线封装两种封装方式,与倒装焊相比,芯片面积缩小,有利于降低成本,与纯打线封装相比,芯片的利用率有所提高。
【IPC分类】H01L21/60, H01L23/49, H01L23/488
【公开号】CN204991695
【申请号】CN201520676428
【发明人】高洪涛, 陆美华, 刘玉宝, 沈爱明, 张立
【申请人】上海伊诺尔信息技术有限公司
【公开日】2016年1月20日
【申请日】2015年9月1日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1