芯片电阻器及其制造方法

文档序号:7223315阅读:132来源:国知局
专利名称:芯片电阻器及其制造方法
技术领域
本发明涉及在形成为芯片型的绝缘基板的表面形成电阻膜而构成 的芯片电阻器及其制造方法。
背景技术
现有技术中,这种芯片电阻器如在专利文献1中所述,在形成为 芯片型的绝缘基板的两端设置有一对端子电极。在绝缘基板的上表面 形成有与一对端子电极电连接的电阻膜。该芯片电阻器通过钎焊等安 装于印刷基板等。当对安装有芯片电阻器的印刷基板等供给电源电压时,在一对端 子电极之间也被供给该电压。芯片电阻器,由于在一对端子电极之间 形成有一个电阻膜,所以供给在一对端子电极之间的电力全部集中于 上述电阻膜。因此,在该电阻膜上,由于供给电力集中引起温度上升, 存在芯片电阻器很难应用于被供给有大电力的回路中的问题。在此,考虑了在绝缘基板的上表面,在一对端子电极之间并列地 配置有多个电阻膜。利用该结构,供给给一对端子电极的电力分散在 各电阻膜上。因此,能够抑制各电阻膜的温度上升,使芯片电阻器也 能够应用于被供给有大电力的回路中。在芯片电阻器的电阻膜的表面上刻有修整槽。由此,调整芯片电 阻器,使一对端子电极间的电阻值进入规定的容许范围内。在芯片电阻器是在一对端子电极间并列地配置有多个电阻膜的结 构的情况下,由于各电阻膜分别与一对端子电极电连接,使各电阻膜 的修整槽的切深尺寸在各电阻膜中相等或大致相等极为困难。换句话 说,使各电阻膜的电阻值相同或大致相同很困难。因此,在各电阻膜 中电阻值大的一部分电阻膜中,产生温度上升大的不良状况。专利文献h特开2000-133507号公报。发明内容本发明是鉴于上述问题而提出,其目的是提供能够抑制在一部分 的电阻膜中温度上升较大的芯片电阻器及其制造方法。根据本发明的第一方面提供的芯片电阻器,由构成为芯片型的绝 缘基板;在该绝缘基板的两端形成的一对端子电极;在所述绝缘基板 的表面上并列地配置于所述一对端子电极之间而形成的多个电阻膜; 和在所述绝缘基板的表面上以覆盖所述各电阻膜的方式形成的覆覆盖 涂层构成,该芯片电阻器的特征在于所述一对端子电极中的至少一 个端子电极,由在所述绝缘基板的表面,按照与每个所述电阻膜独立 连接的方式形成的个别上面电极;和在所述绝缘基板的一个侧面,按 照与全部所述各个别上面电极连接的方式形成的侧面电极构成。优选,所述一对端子电极中的另一个端子电极,由在所述绝缘基 板的表面,按照与每个所述电阻膜独立连接的方式形成的个别上面电 极;和在所述绝缘基板的另一侧面,按照与全部所述各个别上面电极 连接的方式形成的侧面电极构成。优选,在所述各个别上面电极的上表面形成覆盖所述上表面的辅 助上面电极;所述辅助上面电极形成为其一部分与所述覆覆盖涂层的 端部重合。优选,所述一对端子电极中的另一端子电极,由在所述绝缘基板 的表面,按照与所述各电阻膜都连接的方式形成的共同上面电极;和 在所述绝缘基板的另一侧面按照与所述共同上面电极连接的方式形成 的侧面电极构成。优选,在所述各个别上面电极和共同上面电极的上表面形成覆盖 各个别上面电极和共同上面电极的辅助上面电极;并且,所述辅助上 面电极形成为其一部分与所述覆覆盖涂层的端部重合。本发明的第二方面提供的芯片电阻器的制造方法,其特征在于, 包括包括在构成为芯片型的绝缘基板的表面,形成并列配置的多 个电阻膜和与该各电阻膜的两端独立连接的个别上面电极的工序;在 所述各电阻膜上刻制电阻值调整用的修整槽的工序;在所述绝缘基板 的表面形成覆盖所述各电阻膜的覆覆盖涂层的工序;和在所述绝缘基 板的左右两侧面,按照与全部所述各个别上面电极连接的方式形成侧面电极的工序。优选,包括在形成所述覆覆盖涂层的工序之后,在所述各个别上 面电极的上表面,按照辅助上面电极的一部分与所述覆覆盖涂层的端 部重合的方式,形成覆盖个别上面电极的辅助上面电极的工序。本发明的第三方面提供的芯片电阻器的制造方法,其特征在于, 包括在构成为芯片型的绝缘基板的表面,形成并列配置的多个电阻 膜、与该各电阻膜的一端独立连接的个别上面电极、和与所述各电阻 膜的另一端都连接的共同上面电极的工序;在所述各电阻膜上刻制电 阻值调整用的修整槽的工序;在所述绝缘基板的表面形成覆盖所述各 电阻膜的覆覆盖涂层的工序;在所述绝缘基板的一个侧面,按照与全 部所述各个别上面电极连接的方式形成侧面电极的工序;和在所述绝 缘基板的另一侧面,按照与所述共同上面电极连接的方式形成侧面电 极的工序。优选,包括在形成所述覆覆盖涂层的工序之后,在所述各个别上 面电极的上表面和共同上面电极的上表面,按照辅助上面电极的一部 分与所述覆覆盖涂层的端部重合的方式,形成覆盖个别上面电极和共 同上面电极的辅助上面电极的工序。


图1为表示本发明的第一实施例的芯片电阻器的部分切开的平面图;图2为图1的A-A截面图;图3为表示第一实施例的芯片电阻器的制造方法的图; 图4为表示第一实施例的芯片电阻器的制造方法的图; 图5为表示第一实施例的芯片电阻器的制造方法的图; 图6为表示第一实施例的芯片电阻器的制造方法的图; 图7为表示第一实施例的芯片电阻器的制造方法的图; 图8为表示第一实施例的芯片电阻器的制造方法的图; 图9为表示第一实施例的芯片电阻器的制造方法的图; 图IO为表示第一实施例的芯片电阻器的制造方法的图; 图11为表示本发明的第二实施例的芯片电阻器的平面图;图12为图11的B-B截面图;图13为表示本发明的第三实施例的芯片电阻器的部分切开的平面图;图14为表示第三实施例的芯片电阻器的制造方法的图; 图15为表示第三实施例的芯片电阻器的制造方法的图;图16为表示本发明的第四实施例的芯片电阻器的平面图。
具体实施方式
以下,参照附图,具体地说明本发明的实施例。并且这些附图中, 相同或者类似的部件用相同的符号表示。图l和图2是表示本发明的第一实施例的芯片电阻器1的示意图。该芯片电阻器1,通过例如由陶瓷等的耐热材料构成并且俯视看大致为长方形的绝缘基板2;在该绝缘基板2的宽度方向的两端形成的端子电极3、 4;在绝缘基板2的表面沿绝缘基板2的长边方向并列配置 的多个电阻膜5;在绝缘基板2的表面以覆盖各电阻膜5的方式形成的 覆覆盖涂层6构成。当该芯片电阻器1被安装在图中没有示出的印刷基板上时,端子电极3、 4被钎焊连接于印刷基板的回路图形(图示从略)。覆盖涂层6为玻璃或者耐热性合成树脂制。在该覆盖涂层6的下侧以使每个电阻膜5被独立覆盖的方式利用玻璃形成下涂层7,在图1中,省略下涂层7。一个端子电极3具有个别上面电极8和侧面电极9。在绝缘基板2的上表面,个别上面电极8按照分别独立地与各电阻膜5的一端电导通的方式被形成。个别上面电极8由银类导电性膏制成。在绝缘基板2的一方的长边侧面2a,侧面电极9按照与各个别上面电极8都导通的方式形成。另一个端子电极4具有个别上面电极IO和侧面电极11。个别上面 电极10在绝缘基板2的上表面,按照分别独立地与各电阻膜5的一端 电导通的方式被形成。个别在绝缘基板2的下表面的左右两侧,相对于各电阻膜5独立地形成下面电极12、 13。并且下面电极12、 13也可以关于全部电阻膜5 共同地形成。在一方的下面电极12,沿着绝缘基板2的一方的长边侧 面2a连接有侧面电极9。在另一方的下面电极13沿着绝缘基板2的另 一方的长边侧面2b连接有侧面电极11 。虽然图中没有示出,在各个别上面电极8、 10的表面,各侧面电 极9、 11的表面和各下面电极12、 13的表面,隔着作为基底的镍镀层 形成有焊锡镀层。并且,在这种情况下,也可以省略镍镀层。其次,说明芯片电阻器1的制造方法。首先,如图3所示,准备在纵和横方向上将多个绝缘基板2并排 并一体化而形成的原料基板Al。如后文详述,该原料基板Al沿着表示各绝缘基板2的边界的纵方 向的分割线Bl和横方向的分割线B2,每一个绝缘基板2通过断线或 划线被分割。其次,如图4所示,在原料基板A1和上表面中各绝缘基板2的适 当地方,通过银等金属类导电性膏的利用网板印刷的涂敷及其后的烧 结,形成各个别上面电极8、 10。在原料基板A1的下表面中的各绝缘 基板2的适当地方,同样通过银等金属类导电性膏的利用网板印刷的 涂敷及其后的烧结,形成下面电极12、 13 (图示省略)。其次,如图5所示,在原料基板Al的上表面中各绝缘基板2的适 当地方,通过材料膏的利用网板印刷的涂敷及其后的烧结,形成多个 电阻膜5。在这种情况下,也可以先形成各电阻膜5,其次形成各个别上面电 极8、 10。其次,如图6所示,分别在各电阻膜5上,通过材料膏的利用网 板印刷的涂敷及其后的烧结,形成玻璃制的下涂层7。然后,进行调整 使得一对端子电极3、 4 (参照图1和图2)间的总电阻值进入规定的 容许范围内。即,分别对各电阻膜5以切入的方式刻制修整槽5a。更 具体地是,在使通电用的探针与两个个别上面电极8、 10接触的状态 下,测定各电阻膜5的电阻值,并使修整槽5a被刻成规定的切深尺寸。艮口,在该芯片电阻器1的制造方法中,在形成各侧面电极9、 11前的状态下,对各电阻膜5进行修整槽5a的切深刻制。在这种情况下,因为每一个电阻膜5及其两端的个别上面电极8、 10与其他各电阻膜5 及其两端的个别上面电极相互独立,修整槽5a的刻制,可测定各电阻 膜5的电阻值,并对每一个电阻膜5上独立地进行。因此,关于各个电阻膜5,能够使各电阻膜5的修整槽5a的切深 尺寸相等或者大致相等。换句话说,能够容易地使各电阻膜5的电阻 值相同或大致相同。其次,如图7所示,在原料基板Al的上表面中各绝缘基板2的地 方,在材料膏为玻璃的情况下,通过其利用网板印刷进行的涂敷及其 后的烧结形成覆盖涂层6。另外,在材料膏为合成树脂的情况下,通过 其利用网板印刷进行的涂敷及其后的干燥形成覆盖涂层6。其次,如图8所示,沿着各纵方向的分割线B1,原料基板A1分 割为每一个棒状的原料基板A2。其次,如图9所示,分别在棒状原料基板A2的左右两侧面A2a、 A2b,在材料膏为金属类导电性膏的情况下,通过利用网板印刷进行的 涂敷及其后的烧结形成侧面电极9、 11。另外,在材料膏为非金属类导 电性膏的情况下,通过利用网板印刷进行的涂敷及其后的干燥形成侧 面电极9、 11。其次,如图10所示,沿着各横方向的分割线B2将棒状原料基板 A2分割为每一个绝缘基板2。然后,通过实施滚镀等的电镀处理,制 造芯片电阻器1。如上所述,芯片电阻器1在形成各侧面电极9、 ll之前的状态下, 对各电阻膜5进行修整槽5a的切深刻制。由于每一个电阻膜5及其两 端的个别上面电极8、 10与其他各电阻膜5及其两端的个别上面电极 相互独立,可以测定各电阻膜5的电阻值而且在每一个电阻膜5上独 立地进行。因此,能够使各电阻膜5的电阻值相同或者大致相同,能 够抑制在一部分电阻膜5中的温度上升变大。图11和图12是表示本发明的第二实施例的芯片电阻器1A的示意图。关于在形成于绝缘基板2的上表面的个别上面电极8、 10的上表 面,形成有覆盖个别上面电极8、 10的辅助上面电极14、 15这点,该芯片电阻器1A与第一实施例的芯片电阻器1不同。辅助上面电极14、15的一部分与覆盖涂层6的端部重合。辅助上面电极14、 15分别与两 侧面电极9、 IO电导通。其他结构与第一实施例相同。在这种情况下, 辅助上面电极14、 15可以在每个各个别上面电极8、 IO上形成,也可 以在全部个别上面电极8、 10上以连续延伸的方式形成。当釆用这种结构时,在各个别上面电极8、 10由比电阻低的银类 导电性膏形成的情况下,利用辅助上面电极14, 15可以可靠地抑制由 大气空气中的硫黄成分等在各个别上面电极8、 10上发生迁移 (migration)等的腐蚀。利用辅助上面电极14、 15能够使在两端子电 极3、4的上表面和覆盖涂层6的上表面之间产生的层差消失或者减小。 利用辅助上面电极14、 15可以降低两端子电极3、 4的电阻。在制造第二实施例的芯片电阻器1A的情况下,也可以在形成覆盖 涂层6之后(参照图7),在原料基板Al的上表面中各个别上面电极8、 10的上表面部分,通过金属类导电性膏的利用网板印刷的涂敷及其后 的烧结,形成覆盖上述上表面部分的辅助上面电极14、 15。另外,在 材料膏为非金属类导电性膏的情况下,也可以通过该材料膏的利用网 板印刷的涂敷及其后的干燥,形成辅助上面电极14、 15。然后,如图 8所示,沿着各纵方向的分割线Bl,将原料基板Al分割为每一个棒 状的原料基板A2。图13是表示本发明的第三实施例的芯片电阻器1B的示意图。在第三实施例的芯片电阻器1B中,关于在绝缘基板2的上表面设 置有以与各电阻膜5全都电导通的方式形成的共同上面电极16,代替 构成一方的端子电极3的个别上面电极8这点,与第一实施例不同。 其他结构与第一实施例相同。利用该结构也能够达到与第一实施例同 样的作用效果。在制造第三实施例的芯片电阻器1B的情况下,如图14所示,也 可以在原料基板Al的各绝缘基板2的地方,通过银等金属类导电性膏 的利用网板印刷的涂敷及其后的烧结,形成各个别上面电极IO和共同 上面电极16。其次,如图15所示,在各绝缘基板2的适当地方,以连接各个别 上面电极10和共同上面电极16的方式,通过材料膏的利用网板印刷的涂敷及其后的烧结形成多个电阻膜5。以下的工序与第1实施例的制 造工序相同。图16是表示本发明的第四实施例的芯片电阻器1C的示意图。芯片电阻器1C,在形成于绝缘基板2的上表面的共同上面电极16 和各个别上面电极10的上表面,形成覆盖共同上面电极16和各个别 上面电极10的辅助上面电极17、 18。其他结构与第三实施例相同。在 这种情况下,辅助上面电极18可以在每一个个别上面电极IO上形成, 也可以在全部个别上面电极IO上以连续延伸的方式形成。利用这种结 构也能够达到与第三实施例同样的作用效果。本发明不限于上述实施方式的内容。例如,对于在一个绝缘基板 上形成多个电阻膜和在各电阻膜的两端相对的一对端子电极而构成的 多个成串(multiple string)的芯片电阻器,同样可以使用本发明。在不偏离发明的思想的范围内,本发明的芯片电阻器的各部分的 具体结构可以自由地作各种设计变更。
权利要求
1.一种芯片电阻器,由构成为芯片型的绝缘基板;在该绝缘基板的两端形成的一对端子电极;在所述绝缘基板的表面上并列地配置于所述一对端子电极之间而形成的多个电阻膜;和在所述绝缘基板的表面上以覆盖所述各电阻膜的方式形成的覆覆盖涂层构成,该芯片电阻器的特征在于所述一对端子电极中的至少一个端子电极,由在所述绝缘基板的表面,按照与每个所述电阻膜独立连接的方式形成的个别上面电极;和在所述绝缘基板的一个侧面,按照与全部所述各个别上面电极连接的方式形成的侧面电极构成。
2. 根据权利要求l所述的芯片电阻器,其特征在于 所述一对端子电极中的另一个端子电极,由在所述绝缘基板的表面,按照与每个所述电阻膜独立连接的方式形成的个别上面电极;和 在所述绝缘基板的另一侧面,按照与全部所述各个别上面电极连接的 方式形成的侧面电极构成。
3. 根据权利要求1或2所述的芯片电阻器,其特征在于 在所述各个别上面电极的上表面形成覆盖所述上表面的辅助上面电极;所述辅助上面电极形成为其一部分与所述覆覆盖涂层的端部重
4. 根据权利要求l所述的芯片电阻器,其特征在于 所述一对端子电极中的另一端子电极,由在所述绝缘基板的表面,按照与所述各电阻膜都连接的方式形成的共同上面电极;和在所述绝 缘基板的另一侧面按照与所述共同上面电极连接的方式形成的侧面电 极构成。
5. 根据权利要求4所述的芯片电阻器,其特征在于 在所述各个别上面电极和共同上面电极的上表面形成覆盖各个别上面电极和共同上面电极的辅助上面电极;并且,所述辅助上面电极形成为其一部分与所述覆覆盖涂层的端部重
6. —种芯片电阻器的制造方法,其特征在于,包括 在构成为芯片型的绝缘基板的表面,形成并列配置的多个电阻膜 和与该各电阻膜的两端独立连接的个别上面电极的工序;在所述各电阻膜上刻制电阻值调整用的修整槽的工序;在所述绝缘基板的表面形成覆盖所述各电阻膜的覆覆盖涂层的工在所述绝缘基板的左右两侧面,按照与全部所述各个别上面电极 连接的方式形成侧面电极的工序。
7. 根据权利要求6所述的芯片电阻器的制造方法,其特征在于包括在形成所述覆覆盖涂层的工序之后,在所述各个别上面电极 的上表面,按照辅助上面电极的一部分与所述覆覆盖涂层的端部重合 的方式,形成覆盖个别上面电极的辅助上面电极的工序。
8. —种芯片电阻器的制造方法,其特征在于,包括在构成为芯片型的绝缘基板的表面,形成并列配置的多个电阻膜、 与该各电阻膜的一端独立连接的个别上面电极、和与所述各电阻膜的另一端都连接的共同上面电极的工序;在所述各电阻膜上刻制电阻值调整用的修整槽的工序; 在所述绝缘基板的表面形成覆盖所述各电阻膜的覆覆盖涂层的工序;在所述绝缘基板的一个侧面,按照与全部所述各个别上面电极连 接的方式形成侧面电极的工序;和在所述绝缘基板的另一侧面,按照与所述共同上面电极连接的方 式形成侧面电极的工序。
9. 根据权利要求8所述的芯片电阻器的制造方法,其特征在于包括在形成所述覆覆盖涂层的工序之后,在所述各个别上面电极 的上表面和共同上面电极的上表面,按照辅助上面电极的一部分与所 述覆覆盖涂层的端部重合的方式,形成覆盖个别上面电极和共同上面 电极的辅助上面电极的工序。
全文摘要
本发明提供的芯片电阻器(1),由形成为芯片型的绝缘基板(2);在绝缘基板(2)的两端形成的一对端子电极(3、4);在绝缘基板(2)的表面并列地配置于一对的端子电极(3、4)之间而形成的多个电阻膜(5);和在绝缘基板(2)的表面以覆盖各电阻膜(5)的方式形成的覆盖涂层构成。一方的端子电极(3),由在绝缘基板(3、4)的表面以与每一个电阻膜(5)独立地连接的方式形成的个别上面电极(8);和在绝缘基板(2)的一方的侧面以与全部各个别上面电极(8)都连接的方式形成的侧面电极(9)构成。
文档编号H01C17/06GK101258564SQ20068003247
公开日2008年9月3日 申请日期2006年9月4日 优先权日2005年9月6日
发明者塚田虎之 申请人:罗姆股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1