混合式多层光罩组及其制造方法

文档序号:6936311阅读:239来源:国知局
专利名称:混合式多层光罩组及其制造方法
技术领域
本发明涉及一种半导体制造的方法,特别是涉及一种与混合式多层光 罩组相关的半导体制造的方法。
背景技术
制造集成电路元件需要一系列的光罩,其中光罩的图案投影至半导体 基材上以形成图案。因为集成电路元件的复杂度增加以及成品电路的几何 面积缩小,量产前需要先试制以验证。试制时,要使用能够减少成本与材 料,且使得量产速度较先前为快的方式进行。
量产时,在光罩上制造多个相同图案,用于在半导体基材的多个晶粒 上,形成多个相同图案。这些晶粒位于半导体基材的同一层。此方法可以
使多个晶粒同时曝光。试制时常见的方法是使用多层光罩(Multi-Layer Masks, MLMs),多层光罩包含多个图案,这些图案间彼此不同以分别对应 半导体基材的不同层结构,而非形成多个相同图案。
使用多层光罩的一图案,图案化半导体基材的第一层结构后,再将多 层光罩相对于半导体基材移动,以图案化半导体基材的第二层结构。举例 但并非限制,多层光罩包含四个图案,用在半导体基材上形成四个图案,这 些图案分别位于一晶粒的四个不同层,且一次只能图案化一晶粒。使用多 层光罩虽然使得产量减少,但因为光罩的制造费用下降,此技术仍具有优 势。
多层光罩出现在美国专利先前技术6, 710, 851及5, 995, 200,因此将二 案合并以作为参考。此二案描述多层光罩的多个不同图案,皆以周边界以 及间边界分隔,但此多层光罩无法使用于量产,呈现于先前技术的问题亟 待改善。
由此可见,上述现有的光罩组在结构与使用上,显然仍存在有不便与 缺陷,而亟待加以进一步改进。为了解决上述存在的问题,相关厂商莫不费 尽心思来谋求解决之道,但长久以来一直未见适用的设计被发展完成,而一 般产品又没有适切结构能够解决上述问题,此显然是相关业者急欲解决的 问题。因此如何能创设一种新型的混合式多层光罩组及其制造的方法,实属 当前重要研发课题之一,亦成为当前业界极需改进的目标。
有鉴于上述现有的光罩组存在的缺陷,本发明人基于从事此类产品设 计制造多年丰富的实务经验及专业知识,弃配合学理的运用,积极加以研究创新,以期创设一种新型的混合式多层光罩组及其制造的方法,能够改 进一般现有的光罩组,使其更具有实用性。经过不断的研究、设计,并经过 反复试作样品及改进后,终于创设出确具实用价值的本发明。

发明内容
本发明的主要目的在于,克服现有的光罩组存在的缺陷,而提供一种新 型的混合式多层光罩组及其制造的方法,所要解决的技术问题是使其量产 前的试制能够减少成本与材料,且使得量产速度较先前为快的方式进行,非 常适于实用。
本发明的目的及解决其技术问题是采用以下技术方案来实现的。依据 本发明提出的一种制造集成电路元件的方法,其中该集成电路元件具有多 个层结构,将该些层结构至少区分为一第一子集和一第二子集,该制造集
成电路元件的方法包含为该第一子集制造至少一多层光罩,其中该多层 光罩具有多个图案,该些图案彼此不同,以分别对应该第一子集中的该些 层结构;为该第二子集制造至少一第一投产光罩,其中该第一投产光罩包 含多个图案,该些图案彼此相同;使用该多层光罩和该第一投产光罩,进 行试制;于试制后,为该第一子集制造至少一第二投产光罩;以及使用该 第一投产光罩和该第二投产光罩,制造该集成电路元件。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。 前述的制造集成电路元件的方法,其中所述的多层光罩包含至少一间 隙,介于该多层光罩的该些图案之间,该第一投产光罩包含至少 一切割 道,介于该第 一投产光罩的该些图案之间,JL该间隙的宽度宽于该切割道的 宽度。
前述的制造集成电路元件的方法,其中所述的第二子集包含至少一有
效区图案。
前述的制造集成电路元件的方法,其中所述的第二子集包含至少一多 晶硅层图案。
前述的制造集成电路元件的方法,其中所述的第二子集包含至少一接 触层图案。
前述的制造集成电路元件的方法,其中所述的第二子集包含至少一金 属层图案。
前述的制造集成电路元件的方法,其中进行该试制的步骤包含 一次 将该多层光罩的该些图案其中之一,曝光至一晶圆的一子区域;以及一次 将该投产光罩的该些图案,曝光至一晶圓的一区域。
前述的制造集成电路元件的方法,其中进行该试制的步骤包含使用 该多层光罩进行一屏蔽式曝光;以及使用该投产光罩进行一非屏蔽式曝光。本发明的目的及解决其技术问题还采用以下技术方案来实现。依据本 发明提出的一种混合式多层光罩组,用于对一半导体基材上的多个层结构 进行曝光,以制造一集成电路元件,其中该些层结构至少区分为一第一子
集和一第二子集,该混合式光罩组包含至少一多层光罩,包含多个图 案,该些图案彼此不同以分别对应该第一子集的该些层结构;以及至少一 间隙,分隔该些图案;至少一投产光罩,包含多个图案,该些图案彼此 相同;以及至少一切割道,分隔该些图案,其中该多层光罩的该间隙的宽 度宽于该投产光罩的该切割道的宽度。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。 前述的混合式多层光罩组,其中所述的第二子集的该些层结构其中至 少一为有效区、多晶硅层、接触层或金属奉。
前述的混合式多层光罩组,其中所述的多层光罩配置以令该多层光罩 的该些图案分别曝光,而该投产光罩则配置以令该投产光罩的该些图案一 齐曝光。
前述的混合式多层光罩组,其中所述的多层光罩的该些图案均包含一 对准标志组。
前述的混合式多层光罩组,其中所述的对准标志组形成于该间隙上。 本发明的目的及解决其技术问题另外再采用以下技术方案来实现。依 据本发明提出的一种光罩,用于图案化一半导体基材,以制造一集成电路 元件,该光罩包含 一基板; 一光罩区,定义于该基板上,其中该光罩区 包含多个子光罩区;以及至少一切割道,分隔该些子光罩区; 一输出图 案,形成于该基板上,且重复形成于该些子光罩区中以及一对准标志组,形 成于该切割道上,且重复形成于每一该些子光罩区的周围,藉此使每一该 些子光罩区均具有本身的对准标志组。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。 前述的光罩,其中所述的该些子光罩区的数量为4或6。 本发明与现有4支术相比具有明显的优点和有益效果。由以上可知,为达 到上述目的,本发明提供了一种制造集成电路元件的方法。此集成电路元件 具有多个层结构,这些层结构区分为第一子集和第二子集。制造集成电路 元件的方法步骤如下
1、 为第一子集制造多层光罩,此多层光罩具有多个图案,这些图案彼 此不同,以分别对应第一子集的层结构。
2、 为第二子集制造第一投产光罩,此第一投产光罩具有多个图案,这 些图案彼此相同。
3、 使用多层光罩和第一投产光罩进行试制。
4、 试制后,为第一子集制造第二^J殳产光罩。5、使用第一投产光罩和第二投产光罩,制造集成电路元件。 本发明的另一实施方式,提出一种混合式光罩组,其可图案化半导体 基材的层结构,以制造集成电路元件,这些层结构区分为第一子集和第二 子集。混合式光罩组包含多层光罩和投产光罩。多层光罩包含多个图案与 间隙,多层光罩的图案彼此不同以分别对应第一子集。间隙分隔这些图案。 投产光罩亦包含多个图案与切割道。投产光罩的图案彼此相同以对应第二 子集。切割道分隔这些图案。其中,多层光罩的间隙的宽度宽于投产光罩 的切割道的宽度。
根据本发明的另一实施例, 一种光罩,其可图案化半导体基材,以制造 集成电路元件。此光罩包含基板、光罩区、输出图案以及对准标志组。其 中,光罩区定义于基板,且此光罩区包含多个子光罩区与切割道。切割道分 隔子光罩区。输出图案重复形成于子光罩区。对准标志组重复形成于子光 罩区周围的切割道,藉此使子光罩区具有本身的对准标志组。
借由上述技术方案,本发明混合式多层光罩组及其制造方法至少具有 下列优点及有益效果本发明的量产前的试制能够减少成本与材料,且使得 量产速度较先前为快的方式进行,非常适于实用。
综上所述,本发明是有关于一种混合式多层光罩组及其制造方法,其可 对半导体基材的层结构进行曝光,以制造集成电路元件。这些层结构至少区
分为第一子集和第二子集。混合式光罩组包含多层光罩以及投产光罩。多 层光罩包含多个图案以及间隙,这些图案彼此不同以分别对应第 一子集的 层结构。间隙分隔这些图案。投产光罩包含多个图案以及切割道,这些图案 彼此相同。切割道分隔这些图案。其中多层光罩的间隙宽度宽于投产光罩 的切割道宽度。本发明在技术上有显著的进步,并具有明显的积极效果,诚 为一新颖、进步、实用的新设计。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的 技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和 其他目的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附 图,详细说明如下。


图1是本发明另一较佳实施例的一种微影系统的标准实施例示意图。 图2是图l微影系统中所使用的半导体晶圆其一实施例的俯视图。 图3-6是依照本发明另一较佳实施例的用于图l微影系统的多个光罩 的示意图。
图7是使用图l微影系统的方法及依照本发明另一较佳实施例的图3-6 的光罩的流程图。图8是依照本发明另一较佳实施例使用于图1微影系统的一种混合式 光罩组的示意图。
100:微影系统
110:发光源
120:照明系统
130:光罩
140:接物镜
145:光孔
150:基板台
160:半导体基材
162:完整区域
164.不完整区域
200:光罩
202有效区
204切割道
210多层光罩
212--218:图案
220间隙
250光罩
252切割道
260光罩
262切割道
300-370:步骤
具体实施例方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功 效,以下结合附图及较佳实施例,对依据本发明提出的混合式多层光罩组及 其制造方法其具体实施方式
、结构、特征及其功效,详细说明如后。
有关本发明的前述及其他技术内容、特点及功效,在以下配合参考图 式的较佳实施例的详细说明中将可清楚的呈现。为了方便说明,在以下的实 施例中,相同的元件以相同的编号表示。.
本发明揭露多个不同的实施例,用以施行多种不同的特色。组成元件 以及配置的实施例将描述于下,以简化本揭露。以下提及的多个实施例皆 为举例,并非用以限定本发明。此外,本发明在实施例中重复使用多个元 件符号,仅是为使实施例简明,而非规定在各实施例或结构之间有任何的 相关性。下述实施例的第一特色和第二特色的构造或配置,可能包含结合
8该二特色的实施例,也可能包含再结合另一特色的实施例,使得第一特色 和第二特色之间没有直接的关联性,或使此二特色以不同的配置方法结合。
请参照图1所示。实施例中,微影系统100包含发光源110,而发光源 110可以是任何适当的光源。例如,发光源110可以是波长436奈米的G线 (G-1 ine)或是356奈米的I线(1-1 ine) tN艮灯、波长248奈米的氟化氪(KrF) 准分子雷射、波长193奈米的氟化氩(ArF)准分子雷射、波长157奈米的氯 (F2)准分子雷射,或是其它符合要求的波长的光源(波长约小于100奈米)。 发光源110含有一从紫外光(UV)、深紫外光(DUV)、极短紫外光(EUV)或X 光中,所选取的光源。发光源包含一由电子束、离子束或电浆中所选取的 粒子源。
微影系统100包含照明系统120,如聚光镜。照明系统120包含透镜以 及其它透镜组件。例如,照明系统120包含微透镜系统、阴影遮罩或其它 设计,用来导正由光源IIO发出至光罩的光线。
在图案化的过程中,提供微影系统100—光罩130。光罩130包含透明 基板以及具有图案的吸收层。透明基板可以使用熔硅石(S i 02),例如硅硼 玻璃(borosilicate glass)和钠钩玻璃(soda-l ime glass), 亦可以使用氟 化4丐(calcium fluoride)或其他适当材料。.具有图案的吸收层是经过多次 处理,并由多种材料构成,例如由铬(Cr)和氧化铁(iron oxide)所制成的 金属膜,或由二硅化钼(MoSi)、硅酸锆(ZrSiO)、氮化硅(SiN)、氮化钛(TiN) 所制成的无机薄膜。进入吸收区时,光束会部分地或全部地被阻挡。在吸 收层制造孔道,可以使得光束穿越而不会被吸收层所吸收。光罩也可以结 合其它解析度增强技术,如相移光罩(Phase Shift Mask, PSM)或光学邻近 校正术(Optical Proximity Correction, OPC)。
微影系统100包含接物镜140,其中接物镜140包含透镜元件。透镜元 件包含透明基层,或更包含多个涂层。透明基层是传统的接物镜,以熔硅 石、氟化4丐(CaF2)、氟化锂(LiF)、氟化钡(BaF2)或其它适当材料制成。透 镜元件所使用的材料,是以微影过程中的发光源波长作为选择,用来使得吸 收和发散值达到最小。照明透镜120及接物透镜140都被称为成像透镜,可 能另含有一些元件,如入射光瞳和出射光瞳,用来在半导体基材上形成光 罩130所定义的图案。
微影系统110包含光孔145,使发光源'110散发的能量可以穿透。光孔 145介于发光源110和半导体基材之间的任何位置。
微影系统100可以更包含基板台150,使半导体基材以平移或旋转的方 式与光罩130对准。例如,半导体基材160被放置在基板台150上,用来 在微影过程中进行曝光。半导体基材160包含基本半导体,如晶硅(crystal silicon)、 多晶硅(polycrystalline silicon)、 无定型珪(amorphoussilicon)、锗(germanium),以及钻石(diamond);复合半导体,如碳化硅 (silicon carbide)和砷化镓(gallium arsenic); 合金半导体,如鈔锗 (SiGe)、镓紳辚(GaAsP)、铝铟紳(AlInAs)、铝镓紳(AlGaAs)、镓铟鱗 (GalnP),或其它合金。微影过程中,光阻涂布层形成于半导体基材160。
微影系统100可以使用多种不同配置。例如,光孔145可以被配置在光 罩130和接物镜140之间。微影系统100可以包含不同的元件和机构,以进 行浸润式微影法。本发明可以与许多不同种类的微影系统一起运作,包含 扫描机、步进机以及扫描步进式系统。
图2说明标准半导体基材160,包含多个被称为r区域」(field)的区 块。 一区域可能包含多个晶粒。量产时,微影过程一次曝光晶圆的一区域。 半导体基材160包含多个含有完整集成电路的完整区域162,以及多个排列 在晶圆周围区块的不完整区域164。不完整区域164可能因为受限于晶圓的 几何图形,而无法涵盖完整的电路线图。如果没有具功能性的晶粒,则废 弃此区i或。
请参照图3,元件符号200代表标准光罩,可用来作为图1微影系统 100的光罩130。光罩200包含四个相同图案202,用以图案化半导体基材的 一区域。半导体基材上的电路层可能是有效区、多晶硅层、金属层或是接 触层。切割道204分隔此四个相同图案202。图案的数量在此为一例子,而
每一 图案实际上代表任何可能数量的晶粒。
请参照图4,元件符号210代表另一标准光罩,可用来作为第1图微影 系统100的光罩130。光罩210为多层光罩,包含四个不同图案212、 214、 216 和218,分别对应四个不同层,可以使区域的一子集曝光。例如, 一区域包 含八个晶粒,而图案212、 214、 216和218皆各成^^于两个晶粒上,以间 隙220分隔此四图案。间隙220为标准多层光罩的一部分,用来屏蔽发射。 因此, 一次只能使得四个不同图案212、 214、 216或218其中之一进行曝 光。图案的数量在此仅为一个例子。在某些实施例中,光罩210包含屏蔽 光罩,用来遮蔽光罩的另外三个图案,使得仅有一图案可以图案化半导体 基材160。
请参照图5,元件符号250亦代表标准光罩,可以用来作为图1微影系 统100的光罩130。光罩250包含四个相同图案212,如图4光罩220的图 案,用以图案化基板的区域。切割道252分隔此四图案212。图案的数量仅 为一个例子,且每一图案代表任何可能数量的晶粒。
请参照图6,元件符号260亦代表标准光罩,可用来作为图1微影系统 100的光罩130。光罩260包含四个相同图案214,如图4光罩220的 图案,用以图案化基板的区域。切割道262分隔此四图案214。图案的数量 仅为一个例子,且每一图案代表任何可能数量的晶粒。虽然没有明示,另一光罩可以包含四个相同图案216,而另一光罩则可 包含四个相同图案218。此二光罩皆包含切割道,以分隔相连的图案。
请参照图7,元件符号300指明一标准方法,可使集成电路元件由试制 而至量产。试制310是指设计集成电路元件及所使用的相关光罩,进行测 试和验证的过程。步骤320中,制造出至少一光罩,如图4的多层光罩210。 多层光罩包含多个不同图案以对应至不同层,而有减少费用的优点。因光 罩费用昂贵,故使用多层光罩可使费用大为减少。如图4,多层光罩有宽于 切割道的间隙,可用以分隔多个不同图案。.
传统多层光罩的试制中,有些光罩会有多个相同图案对应同 一层结 构,其间隙大小同于图4的多层光罩210,这些it^包^確效区、多晶硅、金 属层或接触层的图案。步骤325制造如图3的光罩200的投产光罩,而非 制造含有间隙的光罩。此光罩的优点在于试制后,这些光罩可用于量产,而 不需要购买及建造新的光罩。
参照步骤330,使用多层光罩以及投产光罩进行试制,称为组合模式或 混合式光罩组生产。试制时使用多层光罩, 一图案会对准图1的半导体基 材160,且图案会曝光于基板的子区域。重复此过程至图案成像于整个晶圓 表面,如图2所绘示。使用投产光罩时,光罩将完全曝光于半导体基材160 的区域。参照图3,光罩将一次在半导体基材上对准并曝光此四个相同图案 202。
参照步骤340,将决定试制的成功与否。若需修正光罩,则返回前面步 骤重新制造新光罩,再以新光罩重复执行试制的步骤320或325。若成功通 过试制,则进入量产步骤350。步骤360,在先前步骤中位于多层光罩的不 同层结构的图案,将制造于不同的投产光罩。试制时使用的投产光罩可于 量产时使用。制造出一套完整的投产光罩后,在步骤370则可使用此套投 产光罩进行量产。
图8绘示一混合式光罩组380,根据本发明的实施例,可用于图1的微 影系统IOO。此混合式光罩组为投产光罩,如图3的光罩200,根据本发明 揭露的实施例,将更详尽地描述于图8。混合式光罩组380包含光罩区 384,定义于基板382。光罩区384的图案以微影系统,同时投影于半导体 基材。光罩区384包含两个以上的子光罩区,由切割道分隔。此例中,光 罩区384包含四个子光罩区386、 388、 390和382。举例来说,子光罩区 386是由虛线386a、 386b、 386c、 386d所标示出的区域。子光罩区由切割 道394分隔。如图8绘示,每一子光罩区皆形成图案387。在此用来说明的 图案中,包含两个正方形及一个长方形。 一对准标志组396,如396a、 396b 和396c,形成于切割道及第一子光罩区386。重复复制此套对准标志组396 于切割道,其中切割道位于光罩区域384的其余子光罩区的周围,切割道亦包含区域398,此区域不可形成任何对准标志组。
本发明的实施例,提供一种制造集成电路元件的方法,利用此方法试 制时,多层光罩的图案彼此不同,分别对应第一子集,投产光罩的图案彼此 相同对应于第二子集,称为第一投产光罩。试制时,使用多层光罩及投产 光罩。试制后,制造第一子集的第二投产光罩。集成电路元件使用第一投 产光罩和第二投产光罩进行量产。
本发明的另 一实施例提供一混合式光罩组,用于半导体基材曝光多层 图案,以制造集成电路元件。混合式光罩组包含多层光罩,对应于第一子 集,此多层光罩包含许多不同图案,以间隙分隔。混合式光罩组更包含投 产光罩,对应于第二子集。每一投产光罩皆包含多个相同图案,以切割道 分隔。 '
本发明的另一实施例提供一混合式光罩组,用于半导体基材上曝光多 层图案,以制造集成电路元件。混合式光罩组包含基板;定义于基板的光 罩区,而光罩区包含多个以切割道分隔的子光罩区;输出图案,形成于基板 且重复于各子光罩区;对准标志组,形成于切割道且重复于各子光罩区。本 发明的混合式光罩组在不同例子中,可能包含4或6个子光罩区。
前面已描述多个实施例的特征,使得熟习该技艺者,可以更详细了解 接下来的细节描述。熟习该技艺者可以更无困难地,使用本揭露作为其它 步骤及结构的设计或修改的基础,用以实现与此介绍,同目的或优点的实施 例。熟习该技艺者应了解该同等的构造,并未偏离本揭露的精神及范围,任 何熟习该技艺者,在不脱离本发明的精神和范围内,当可作各种的更动与 润饰。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式 上的限制,虽然本发明已以较佳实施例揭霧如上,然而并非用以限定本发 明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利 用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但 凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例 所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围 内。
1权利要求
1、一种制造集成电路元件的方法,其特征在于其中该集成电路元件具有多个层结构,将该些层结构至少区分为一第一子集和一第二子集,该制造集成电路元件的方法包含为该第一子集制造至少一多层光罩,其中该多层光罩具有多个图案,该些图案彼此不同,以分别对应该第一子集中的该些层结构;为该第二子集制造至少一第一投产光罩,其中该第一投产光罩包含多个图案,该些图案彼此相同;使用该多层光罩和该第一投产光罩,进行试制;于试制后,为该第一子集制造至少一第二投产光罩;以及使用该第一投产光罩和该第二投产光罩,制造该集成电路元件。
2、 根据权利要求1所述的制造集成电路元件的方法,其特征在于其中 所述的多层光罩包含至少一间隙,介于该多层光罩的该些图案之间,该第 一投产光罩包含至少 一切割道,介于该第 一投产光罩的该些图案之间,且该 间隙的宽度宽于该切割道的宽度。
3、 根据权利要求1所述的制造集成电路元件的方法,其特征在于其中 所述的第二子集包含至少一有效区图案。
4、 根据权利要求1所述的制造集成电路元件的方法,其特征在于其中 所述的第二子集包含至少一多晶硅层图案。
5、 根据权利要求1所述的制造集成电路元件的方法,其特征在于其中 所述的第二子集包含至少一接触层图案。
6、 根据权利要求1所述的制造集成电路元件的方法,其特征在于其中 所述的第二子集包含至少一金属层图案。
7、 根据权利要求1所述的制造集成电路元件的方法,其特征在于其中 进行该试制的步骤包含一次将该多层光罩的该些图案其中之一,曝光至一晶圆的一子区域; 以及一次将该投产光罩的该些图案,曝光至一晶圓的一区域。
8、 根据权利要求1所述的制造集成电路元件的方法,其特征在于其中 进行该试制的步骤包含使用该多层光罩进行一屏蔽式曝光;以及 使用该投产光罩进行一非屏蔽式曝光。
9、 一种混合式多层光罩组,用于对一半导体基材上的多个层结构进行 曝光,以制造一集成电路元件,其特征在于其中该些层结构至少区分为一第一子集和一第二子集,该混合式光罩组包含至少一多层光罩,包含多个图案,该些图案彼此不同以分别对应该第一子集的该些层结构; 以及至少一间隙,分隔该些图案;至少一投产光罩,包含多个图案,该些图案彼此相同;以及至少一切割道,分隔该些图案,其中该多层光罩的该间隙的宽度宽于 该投产光罩的该切割道的宽度。
10、 根据权利要求9所述的混合式多层光罩组,其特征在于其中所述 的第二子集的该些层结构其中至少一为有效区、多晶硅层、接触层或金属 层。
11、 根据权利要求9所述的混合式多层光罩组,其特征在于其中所述 的多层光罩配置以令该多层光罩的该些图案分别曝光,而该投产光罩则配 置以令该投产光罩的该些图案 一 齐曝光。
12、 根据权利要求9所述的混合式多层光罩组,其特征在于其中所述的 多层光罩的该些图案均包含一对准标志组。
13、 根据权利要求12所述的混合式多层光罩组,其特征在于其中所述的对准标志组形成于该间隙上。
14、 一种光罩,用于图案化一半导体基材,以制造一集成电路元件,其特 征在于该光罩包含一基板;一光罩区,定义于该基板上,其中该光罩区包含 多个子光罩区;以及 至少一切割道,分隔该些子光罩区;一输出图案,形成于该基板上,且重复形成于该些子光罩区中;以及 一对准标志组,形成于该切割道上,且重复形成于每一该些子光罩区 的周围,藉此使每一该些子光罩区均具有本身的对准标志组。
15、 根据权利要求14所述的光罩,其特征在于其中所述的该些子光罩 区的数量为4或6。
全文摘要
本发明是有关于一种混合式多层光罩组及其制造方法,其可对半导体基材的层结构进行曝光,以制造集成电路元件。这些层结构至少区分为第一子集和第二子集。混合式光罩组包含多层光罩以及投产光罩。多层光罩包含多个图案以及间隙,这些图案彼此不同以分别对应第一子集的层结构。间隙分隔这些图案。投产光罩包含多个图案以及切割道,这些图案彼此相同。切割道分隔这些图案。其中多层光罩的间隙宽度宽于投产光罩的切割道宽度。本发明的量产前的试制能够减少成本与材料,且使得量产速度较先前为快的方式进行,非常适于实用。
文档编号H01L21/70GK101656225SQ200910166148
公开日2010年2月24日 申请日期2009年8月14日 优先权日2008年8月22日
发明者吴冠良, 林丰隆, 梁哲荣, 蔡飞国 申请人:台湾积体电路制造股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1