用于背面照明图像传感器的背面封装件的双金属的制作方法

文档序号:7180953阅读:198来源:国知局
专利名称:用于背面照明图像传感器的背面封装件的双金属的制作方法
用于背面照明图像传感器的背面封装件的双金属
背景技术
图像传感器提供像素网格(如感光二极管或光电二极管、复位晶体管、源极跟随
器晶体管、固定层光电二极管、非固定层光电二极管、和/或传输晶体管)来记录光的强度 或亮度。像素通过累积电荷对光响应一光越强,电荷越高。电荷可以被另一个电路处理
使得颜色和亮度可以被用于适当的应用,如数码相机。常见的像素网格(Pixel grid)类型
包括电荷耦合器件(CDD)或互补金属氧化物半导体(CMOS)图像传感器。 背面照明传感器用于检测感测射向衬底后表面的暴露曝光光量。与前端前面照明 传感器相比,背面照明传感器提供了高填补曝光系数和减小的相消干扰。像素被放置在衬
底的前表面上,并且衬底足够薄使得射向衬底背面的光照射能够到达像素。由于变薄的型
衬底,辅助设备(如,载体晶片)通常被附着在衬底的前表面上,在其上制造一个或多个传
感器元件。由于这样的辅助设备阻碍或阻止了个别各个传感器元件的接合焊盘焊盘的备用
入口现有通道,因此衬底的后表面一般被处理形成通向进入个别各个传感器元件的焊盘的
开放入口开口。已经注意到,这些焊盘的可焊性是不够的不足。已有已经引入各种多种方法
通过增加进行焊接发生地的焊盘层的厚度以来改善可焊性的方法,但是,这些方法成本高,
通常处理过程复杂,和/或降低了传感器元件的性能。 因此,需要一种制造背面照明传感器装置的方法解决上述问题。


当参考附图时,从以下详细的描述中可以更好地理解本发明。需要强调的是,根据
工业中的标准实践,各种不同的部件不是按照比例绘制的而仅仅是为了说明。事实上,为了
简化说明,可以任意增加或减少各种不同部件的尺寸。
图1为根据本发明方面的半导体器件的制造方法的流程图。 图2A到2N是根据图1的方法在不同制造阶段的半导体器件实施例的各种截面示 意图。
具体实施例方式
应该理解,下述公开提供了用于执行本发明的不同特征部件的许多不同的实施例 或实例。下面,将描述组件和布置的具体实例以简化本发明。当然,这些仅仅是实例,并不 局限于此。例如,下面的描述中在第二特征部件上或上方形成第一特征部件既可包括直接 接触而形成第一部件和第二特征部件的实施例,也可包括在第一部件和第二特征部件之间 形成附加特征部件使得第一和第二部件可不直接接触的实施例。此外,本发明可以在不同 的实例中重复相同的参考标号和/或字母。这种重复是为了简单明了,本身并不表明讨论 的各种不同实施例和/或配置之间的关系。 参考图1到图2N,下面共同描述方法100和半导体器件200。图1是制造半导体器 件200的方法100的一个实施例的流程图。图2A到2N是处在方法100的不同制造阶段, 根据一个实施例的半导体器件200的部分或整体的截面示意图。可以理解,对于本发明的另外实施例,在方法100之前、期间、以及之后可以有附加步骤,并且下面描述的步骤中有 一些可以被替换或取消。可以进一步理解,对于半导体器件200的另外实施例,在半导体器 件200中可以增加附加部件,并且下面描述的部件中有一些可以被替换或取消。本实施例 的方法100和半导体器件200提供了改进的焊接性能。 参考图1和图2A,方法100从步骤102开始,其中提供设置了具有第一区域211A、 第二区域211B和一个或多个传感器元件212的衬底210。在本实施例中,衬底210是半导 体衬底。半导体衬底210可以包括基本半导体,包括结晶晶体、多晶或非结晶晶体结构的 硅或锗的基本半导体;化合物半导体,包括碳化硅、砷化镓、磷化镓、磷化铟、砷化铟、和/或 锑化铟的化合物半导体;合金半导体,包括SiGe、GaAsP、AlInAs、AlGaAs、GalnAs、GalnP、和 /或GalnAsP的合金半导体;任何其他合适的材料;和/或其组合。在一个实施例中,合金 半导体衬底可以具有梯度SiGe部件,其中硅和锗的组成组分从梯度SiGe部件的一个位置 的一个比例比率变化到另一位置的另一比例比率。在另一实施例中,在硅衬底之上形成合 金SiGe。在另一实施例中,对SiGe衬底施加应力。而且,半导体衬底可以是绝缘体上半导 体(SOI)或薄膜晶体管(TFT)。在一些实例中,半导体衬底可包括掺杂的外延层或埋层。在 另一些实例中,化合物半导体衬底可具有多层结构,或者硅衬底可包括多层化合物半导体 结构。还有,在其他实例中,衬底210可包括非半导体材料。 如本领域技术人员所熟知,根据设计要求,衬底210可包括各种掺杂配置(如,p型 衬底区域和/或n型衬底区域)。在一些实施例中,衬底210可包括掺杂区域。掺杂区域 可以掺杂有P型或n型掺杂剂。例如,掺杂区域可以掺杂有p型掺杂剂,如硼或BF2 ;n型掺 杂剂,如磷或砷;和/或其组合。掺杂区域会以P阱结构、N阱结构、双阱结构或使用凸起结 构的形式直接形成在半导体衬底上。衬底210可进一步包括一个或多个横向绝缘部件来分 离形成在衬底上的各个器件。 一个或多个绝缘部件可利用绝缘技术(如LOCOS或STI)来 限定或电绝缘各个区域。绝缘区域可通过任何合适的工艺形成,并且可包括二氧化硅、氮化 硅、氮氧化硅、氟化物掺杂硅酸盐玻璃、低k介电材料、其他合适的材料、和/或其组合。
进一步,衬底210包括前表面和后表面。在本实施例中,半导体器件200是背面照 明传感器器件。半导体器件200被设计用来接收在应用中通向衬底210的后表面的光,消 除其他物体(如栅极部件和金属线)来防止阻碍光的通路,以及使得暴露于照明光的光感 测区域最大。衬底210可变薄,使得直通其后表面的光可有效地到达传感器元件212。衬底 210包括具有有源区和/或无源区的第一区域211A和第二区域211B。例如,第一区域211A 包括集成电路器件区域和/或主芯片区域,其中可形成不同的集成电路器件;以及第二区 域211B包括测试区(或区域),其中,测试区可被布置在半导体器件200的划片槽(划线, scribe line)和构架区域内用于在其制造期间和/或之后进行测试和监测。可以理解,半 导体器件200可包括多个第一区域和第二区域211A、211B。 半导体器件200包括一个或多个形成在衬底210的前表面上的传感器元件212。 在一个实施例中,传感器元件可被布置在前表面的上方并延伸至衬底210中。每个传感器 元件212均可包括光感测区域(或感光区域),光感测区域可以是通过如扩散或离子注入的 方法形成在半导体衬底210内的具有n型和/或p型掺杂剂的掺杂区域。传感器元件212 可包括光电二极管、固定层光电二极管、非固定层光电二极管、复位晶体管、源极跟随器晶 体管、传输晶体管、选择晶体管、互补金属氧化物半导体(CMOS)图像传感器、电荷耦合器件(CDD)传感器、有源像素传感器、无源像素传感器、散布或形成在衬底210内的其他传感器、 其他被配置和连接以提供适当功能(如成像或感测)的有源和/或无源部件、和/或其组 合。这样,传感器元件212可包括传统和/或未来开发的图像传感器件。传感器元件212可 包括被布置成传感器阵列或其他适当配置的多个像素。多个传感器像素可被设计成具有不 同的传感器类型。例如,一组传感器像素可以是CMOS图像传感器,并且另一组传感器像素 可以是无源传感器。而且,传感器元件212可包括彩色图像传感器和/或单色图像传感器。 通常,邻近传感器元件212设置附加电路和输入/输出,用于为传感器元件212提供运行环 境以及支持与传感器元件212进行外部通信。例如,传感器元件212可进一步包括或被连 接到组件(如,电路)以使得传感器元件212可被操作来提供对照明光的适当响应。在一 些实施例中,每个传感器元件212可被配置成响应特定光的波长,如一个传感器元件感测 红色光的波长, 一个传感器元件感测绿色光的波长, 一个传感器元件感测蓝色光的波长。
接下来的传统工艺是在衬底的前表面的上方形成多个介电层和包括多个连接到 接触结构和/或通孔结构的金属结构的多个导电部件。多个金属结构和多个接触结构/通 孔结构以集成工艺形成,如嵌入工艺或双嵌入工艺,而且,垂直的和水平的部件可以不同的 工艺形成,如光刻和蚀刻工艺。多个金属结构典型地形成在衬底的前表面上方的N金属化 层中,其中直接形成在衬底前表面上方的金属结构形成在第一金属化层M1中,最顶层金属 结构形成在最顶层的金属化层M(N)中。 然后,一个或多个焊盘可被形成并连接到衬底测试区域中的至少一个金属化层, 如M1金属化层。焊盘连接到的金属化层典型地包括测试区域(如,第二区域211B)和集成 电路器件区域(如,第一区域211A)中的均匀厚度。然而,为了实现改进的焊接性能,焊盘 应理想地连接到与集成电路器件区域中的金属化层的厚度相比具有更大厚度的金属化层。 一些方法被使用以实现改进的焊接性能。在一个方法中,半导体器件被回蚀刻(etchback) 到测试区域中的M1金属化层;附加的导电层被沉积在测试区域中的M1金属化层的上方,其 中,测试区域中的M1金属化层随后包括定位于集成电路器件区域和附加的导电层中的M1 金属化层材料;以及在测试区域中形成的从半导体器件的后表面延伸至M1金属化层的焊 线。这种方法通常需要至少两个附加的掩模以图样化和蚀刻测试区域,导致成本增加且制 造难度增大。第二种方法涉及回蚀刻半导体器件直至金属化层达到增大的厚度。例如,可 回蚀刻到内部金属化层(如M2金属化层)或最顶层M(N)金属化层。然而,内部金属化层 和/或最顶层金属化层不必足够厚,并且由于焊线可能容易接触阱壁导致衬底的泄漏,因 此器件故障的可能性增大。而且,第二种方法更困难,成本增加,并且可能需要多种蚀刻工 艺。第三种方法提供在测试区域和集成电路器件区域中的具有增大厚度的均匀M1金属化 层。然而,集成电路器件区域中的增大厚度降低了传感器器件的性能,这可能由寄生电容所 导致的。 因此,本实施例提供了一种方法,其中测试区域(如第二区域211B)中的金属化层 被很容易地做成比集成电路器件区域(如第一区域211A)中的金属化层更厚。测试区域中 的M1金属化层的厚度增大,同时集成电路器件区域中的M1金属化层保持它的原始厚度。 具体地,在本实施例中,第二区域211B中的M1金属化层比第一区域211A中的M1金属化层 厚。所公开的实施例提供了一个或多个以下优势(l)改进的背面照明传感器的封装产量; (2)改进的背面照明传感器的焊接性能;(3)改进的传感器器件(如,像素)性能;(4)减小成本;(5)容易集成到现有的器件加工;以及(6)容易延展至下一代工艺。
参考图1和图2B-2K,在衬底210的前表面上方形成第一金属化层Ml 。在本实施例 中,如图2B所示,在衬底210的前表面的上方形成层(或水平层)间介电(ILD)层214。 ILD 层214包括低K(LK)、超低K(ULK)、极低K(ELK)和/或XLK材料。材料分类是基于电容或k 值,LK通常表示那些k值位于约3. 1到2. 7之间的材料,ULK通常表示那些k值位于约2. 7 到2. 4之间的材料,ELK通常表示那些k值位于约2. 3到2. 0之间的材料,XLK表示那些通常 k值低于约2. 0的材料。LK、ULK、ELK和/或XLK介电材料可包括氧化硅、氮化硅、氮氧化硅、 旋转式玻璃(SOG)、氟化的石英玻璃(FSG)、掺杂碳的氧化硅(如SiCOH) 、BlackDiamond (A卯liedMaterials of Santa Clara, California)、干凝胶、气凝胶、氟化的碳、聚对二甲 苯、BCB(双苯并环丁烯)、Flare、SiLK(Dow Chemical, Midland,Michigan)、聚酰亚胺、其他 适当的多孔聚合材料、其他合适的介电材料、和/或其组合。ILD层214可通过任何合适的 工艺形成,如旋转涂覆、化学气相沉积(CVD)、物理气相沉积(PVD)、原子层沉积(ALD)、高密 度等离子体CVD(HPCVD)、金属有机CVD(M0CVD)、远程等离子体CVD(RPCVD)、等离子体增强 CVD(PECVD)、溅射、电镀、其他合适的工艺、和/或其组合。在一些实施例中,ILD层214可包 括高密度等离子体(HDP)介电材料和/或高纵横比工艺(HARP)介电材料。可以理解,ILD 层214可包括一种或多种介电材料和/或一个或多个介电层。 在步骤104,在第一区域和第二区域211A、211B中的衬底210的前表面的上方形成 第一导电层216,在本实施例中,在ILD层214的上方形成任何合适的厚度。第一导电层216 可包括任何合适的材料,如铝、铜、鸨、钛、钽、氮化钛、氮化钽、硅化镍、硅化钴、TaC、 TaSiN、 TaCN、TiAl、TiAlN、其他适当的导电材料、和/或其组合。第一导电层216可通过任何合适 的工艺形成,如旋转涂覆、CVD、 PVD、 ALD、 HPCVD、 M0CVD、 RPCVD、 PECVD、溅射、电镀、其他合适 的方法、和/或其组合。可以理解,第一导电层216可包括一种或多种材料。
参考图1和图2C-2F,在步骤106,将第一导电层216从第一区域211A去除。例如, 在本实施例中,去除第一区域211A中的第一导电层216包括如图2C所示的在半导体器件 200的上方形成光刻胶层218。如图2D所示,通过一种或多种传统的光刻工艺对光刻胶层 218进行图样化以产生一个或多个第一部分218A和一个或多个第二部分218B。第一部分 218A是无保护的部分。第二部分218B是被保护的部分,其是可限定在第二区域211B中的 第一金属化层的部分,如焊盘区的部分。然后,光刻胶层218的第一无保护部分218A与位 于光刻胶层218的第一无保护部分218A下面的部分第一导电层216 —起被蚀刻掉并被去 除。从图2E中明显可见,第一导电层216仅保留位于光刻胶层218的第二部分218B下面 的部分,用于限定第二区域211B中的第一金属化层的部分,进而限定半导体器件200的测 试区域中的焊盘区。接着,光刻胶层218(S卩,保留的第二部分218B)可被去除。如图2F所 示,第一导电层216限定第二区域211B(测试区域)中的焊盘区。 可以理解,可使用此处描述的光刻和/或蚀刻工艺中的一种或组合将第一导电 层216从第一区域211A中去除。光刻图样化工艺可包括光刻胶涂覆(如,旋转涂覆)、软 烘、掩模校准、曝光、爆后烘、使光刻胶显影、清洗、烘干(如,硬烘)、其他合适的工艺、和/ 或其组合。光刻曝光工艺也可被其他适当的方法实现或代替,如无掩模光刻、电子束直写 (electron-beam writing)、离子束直写(ion-beam writing)、禾口分子印迹。蚀亥lj工艺可包 括干蚀刻、湿蚀刻和/或其他蚀刻方法(如,反应式离子蚀刻)。蚀刻工艺可以是纯化学的(等离子体蚀刻)、纯物理的(离子铣削)、和/或其组合。在一些实施例中,利用硬掩模层 对第一导电层216图样化和蚀刻。 在步骤108,第二导电层220形成在第一区域和第二区域211A、211B中的衬底210 上方,在本实施例中,形成在第一导电层216的上方。例如,见图2G。第二导电层220可包 括任何合适的材料,如铝、铜、钨、钛、钽、氮化钛、氮化钽、硅化镍、硅化钴、TaC、TaSiN、TaCN、 TiAl、TiAlN、其他适当的导电材料、和/或其组合。第二导电层220可通过任何合适的工艺 形成,如旋转涂覆、CVD、 PVD、 ALD、 HPCVD、 MOCVD、 RPCVD、 PECVD、溅射、电镀、其他合适的方法、 和/或其组合。可以理解,第二导电层220可包括一种或多种材料。在本实施例中,第二导 电层220包括的材料与第二导电层216的相同,但是应理解,在可选择的实施例中,第一导 电层216和第二导电层220可包括不同的材料。第二导电层220是任何合适的厚度。
参考图1和图2H-2K,在步骤IIO,第一区域和第二区域211A、211B中的部分第二 金属层220被去除,其中,第一区域211A包括具有第一导电层216的第一金属化层M1,第二 区域211B包括具有第一导电层216和第二导电层220的第一金属化层Ml 。例如,在本实施 例中,如图2H所示,去除第一区域和第二区域211A、211B中的部分第二导电层220包括在 半导体器件200的上方形成光刻胶层222。如图21所示,通过一种和/或几种传统的光刻 工艺对光刻胶层222图样化以产生一个或多个第一部分222A和一个或多个第二部分222B。 第一部分222A是无保护的部分。第二部分是被保护的部分,其限定了第一区域211A中的第 一金属化层(也就是,限定了集成电路器件区域的M1层)和第二区域211B中的第一金属 化层的一部分(也就是,焊盘区的一部分)。然后,光刻胶层222的第一无保护的部分222A 与位于第一无保护的部分222A下面的第二导电层220的部分一起被蚀刻掉并去除。
可以理解,可使用此处描述的光刻和/或蚀刻工艺中的一种或其组合将部分第二 导电层220从第一和第二区域211A、211B去除。光刻图样化工艺可包括光刻胶涂覆(如, 旋转涂覆)、软烘、掩模校准、曝光、爆后烘、使光刻胶显影、清洗、烘干(如,硬烘)、其他合适 的工艺、和/或其组合。光刻曝光工艺也可被其他适当的方法实现或代替,如无掩模光刻、 电子束直写、离子束直写、和分子印迹。蚀刻工艺可包括干蚀刻、湿蚀刻、和/或其他蚀刻工 艺(如,反应式离子蚀刻)。蚀刻工艺也可以是纯化学的(等离子体蚀刻)、纯物理的(离 子铣削)、和/或其组合。在一些实施例中,利用硬掩模层对第二导电层220图样化和蚀刻。
如图2J所示,第二导电层220仅保留位于光刻胶层222的第二部分222B下面的部 分,用于限定第一和第二区域211A、211B中的第一金属化层M1。接下来,光刻胶层222(也 就是,保留的第二部分222B)可被去除。参考图2K,半导体器件200的第一金属化层Ml被 限定。在第一集成电路器件区域211A中的第一金属化层M1包括第二导电层220,在第二测 试区域211B中的第一金属化层M1包括第一导电层216和第二导电层220。第一区域211A 中包括第二导电层220的第一金属化层M1的厚度比第二区域211B中包括第一导电层216 和第二导电层220的第一金属化层M1的厚度小。因此,本实施例提供一种半导体器件220, 在保持第一集成电路器件区域211A中第一金属化层的厚度不变的同时,其具有第二测试 区域211B(其中可形成焊盘)中增大的第一金属化层M1的厚度。仅利用第二测试区域211B 的一个掩模以及一种光刻图样化和蚀刻工艺来实现。 参考图1和图2L-2N,接下来可以是传统工序。例如,在步骤112,在第一金属化 层M1的上方形成一个或多个金属化层。 一个或多个金属化层包括多个金属结构232、242、252。在本实施例中,半导体器件200包括四个金属化层Ml到M4,金属结构包括为Ml的第 一和第二导电层216和220,...为M(n-l)或M5的金属结构242,以及为最顶层金属化层 M(N)或M4的金属结构252。虽然仅说明了金属一 (Ml)到金属四(M4)的金属化层,但可以 理解,根据器件复杂性和特殊器件的设计,半导体器件200可以包括任意数量的金属化层。 例如,在一些实施例中,半导体器件200可包括金属化层Ml到M9。在衬底210上方形成多 个接触结构和/或通孔结构222、234、244以及一个或多个ILD层224、230、240、250。 ILD 层224、230、240、250将每个金属化层和接触结构和/或通孔结构222、234、234彼此分开并 绝缘。多个接触结构和/或通孔结构222、234、244可被配置使得衬底210连接到金属化层 和/或金属结构,和/或被配置使得一个金属结构连接到另一个金属结构,如金属结构232 连接到金属结构242,或金属化层M2连接到金属化层M3等。 金属结构232、242、252 ;接触结构和/或通孔结构222、234、244 ;和ILD层224、 230、240、250可通过任何合适的工艺形成,如此处描述的工艺。金属结构232、242、252可与 第一和第二导电层216和220相似。接触结构/通孔结构222、234、244可包括任何合适的 材料,如铝、铜、钨、钛、钽、氮化钛、氮化钽、硅化镍、硅化钴、TaC、 TaSiN、 TaCN、 TiAl、 TiAlN、 其他适当的导电材料、和/或其组合。可以理解,每个金属结构232、242、252和每个接触 结构/通孔结构222、234、244均可包括相同的材料和/或不同的材料。ILD层224、230、 240、250可包括类似于ILD层214的材料,如氧化硅、氮化硅、氮氧化硅、SOG、 FSG、 SiCOH、 Black Diamond (Applied Materials of Santa Clara, California)、干凝胶、气凝胶、 氟化的碳、聚对二甲苯、BCB、Flare、SiLK(Dow Chemical, Midland, Michigan)、聚酰亚胺、其 他适当的多孔聚合材料、其他合适的介电材料、和/或其组合。可以理解,每个ILD层224、 230 、240 、250可包括相同的材料和/或不同的材料。 如图2L所示,载体晶片260可被焊接到衬底210的前表面上。载体晶片260可以 为形成在衬底210的前表面上的各种部件提供保护。载体晶片260也可以提供机械强度和 支撑。载体晶片260可包括任何合适的材料,如硅和/或玻璃。如上面所讨论的,半导体器 件200包括形成在衬底210的前表面上的传感器元件212。因此,衬底210可被处理得足够 薄使得射入在衬底210的后表面上的照射(radiation)能够到达传感器元件212。如本领 域技术人员所熟知,可使用各种技术从后表面削薄衬底210。 然后,参考图2M-2N,进行对衬底210后表面的处理。例如,可在衬底210的后表 面上方形成各种不同的层270、272(如,氧化层);在步骤114,在第二测试区域211B中形成 延伸至第一金属化层M1的开口 280。各种不同的层可包括界面层、介电层、扩散/势垒层、 导电层、覆盖层、其他合适的层、和/或其组合。开口 280可使用任何合适的工艺(如此处 描述的工艺)形成在衬底210的后表面中。例如,图样化的光刻胶层可被施加于衬底210 的后表面,然后开口 280可被蚀刻穿过其中。在本实施例中,如图2N所示,开口 280直接放 置在包括第一和第二导电层216和220的第二测试区域211B的第一金属化层Ml上方。然 后,包括第一和第二导电层216和220的第二测试区域211B的第一金属化层Ml可通过测 试探针被探测或接入。这样的接入使得测试试验进行。在一些实施例中,焊线可形成在开 口 280内。焊线可包括势垒/扩散层和/或导电层。焊线可进一步包括任何合适的材料, 如铝、铜、钨、钛、钽、氮化钛、氮化钽、硅化镍、硅化钴、TaC、TaSiN、TaCN、TiAl、TiAlN、其他适 当的导电材料、和/或其组合。
10
可以理解,在衬底210的后表面上方可形成附加部件。例如,半导体器件200可进 一步包括支持多个不同滤色器(例如,红色,绿色和蓝色)的滤色器层。滤色器可相当于衬 底210上的不同传感器器件212。半导体器件200可进一步包括与传感器器件212和/或 滤色器以各种位置配置的多个透镜(如微透镜),使得射入光可被聚焦于光感测区域。其他 适当的成像部件可进一步形成在衬底210的后表面上。 总之,所公开的实施例提供了一种制造背面照明传感器器件的方法,包括提供具 有前表面和后表面的衬底;在衬底的前表面上形成一个或多个传感器元件;以及在衬底的 前表面上方形成一个或多个金属化层,其中测试区/区域中的第一金属化层的厚度比集成 电路器件区/区域中的第一金属化层的厚度大。该方法提供了一个掩模和一个图样化/蚀 刻步骤来增大测试区域中的第一金属化层的厚度,同时保持集成电路器件区域中的第一金 属化层的厚度处于原始厚度。所公开的实施例改进了焊接性能。 上面概述了几个实施例的部件,使得本领域的技术人员能够更好地理解本次公开 的各个方面。本领域的技术人员应明白,可以很容易地使用本发明作为设计和改善其他工 艺和结构的基础,用以达到与此处介绍的实施例相同的目的和/或获得与此处介绍的实施 例相同的优势。本领域的技术人员也应认识到,等效结构并不背离本发明的主旨和范围,并 且可以在不背离本发明的主旨和范围的情况下,做各种不同的改变,替换和更改。
1权利要求
一种制造背面照明传感器器件的方法,所述方法包括设置具有前表面和后表面的衬底;在所述衬底的前表面上形成一个或多个传感器元件;在所述衬底的前表面的上方形成一个或多个金属化层,其中,形成第一金属化层包括在所述衬底的前表面的上方形成第一导电层;将所述第一导电层从所述衬底的第一区域中去除;在所述衬底的前表面的上方形成第二导电层;以及将所述第二导电层的部分从所述衬底的第一区域和第二区域中去除,其中,所述第一区域中的第一金属化层包括所述第二导电层,所述第二区域中的第一金属化层包括所述第一导电层和所述第二导电层。
2. 如权利要求1所述的方法,进一步包括在所述第二区域中形成从所述衬底的后表面 延伸至第一金属化层的开口。
3. 如权利要求1所述的方法,其中,所述第一区域包括集成电路器件区域,所述第二区 域包括测试区域,并且所述第一区域中的第一金属化层的厚度比所述第二区域中的第一金 属化层的厚度小。
4. 如权利要求1所述的方法,其中,将所述第一导电层从所述衬底的第一区域去除包括在所述第一导电层的上方形成光刻胶层;图样化所述光刻胶层以形成一个或多个第一部分和一个或多个第二部分,其中,第一 部分提供所述第一导电层的无保护部分,第二部分提供所述第一导电层的受保护部分;以 及蚀刻所述光刻胶层的第一部分和所述第一导电层的无保护部分。
5. 如权利要求4所述的方法,进一步包括去除所述光刻胶层的第二部分,其中,所述第 一导电层的受保护部分限定所述第二区域中的第一金属层的部分。
6. 如权利要求1所述的方法,其中,将所述第二导电层的部分从所述第一区域和所述 第二区域中去除包括在所述第二导电层的上方形成光刻胶层;图样化所述光刻胶层以形成一个或多个第一部分和一个或多个第二部分,其中,所述 第一部分提供所述第二导电层的无保护部分,所述第二部分提供所述第二导电层的受保护 部分;以及蚀刻所述光刻胶层的第一部分和所述第二导电层的无保护部分。
7. 如权利要求6所述的方法,进一步包括去除所述光刻胶层的第二部分,其中,所述第 二导电层的受保护部分限定所述第一区域中的第一金属化层和所述第二区域中的第一金 属化层的部分;以及在所述衬底的前表面的上方形成一个或多个层间介电层以及一个或多个接触结构和/ 或通孔结构。
8. —种形成包括具有第一区域和第二区域的衬底的集成电路器件的方法,所述方法包括设置衬底,所述衬底具有第一表面和第二表面; 在所述衬底的第一表面的上方形成第一导电层; 去除所述第一区域中的衬底上方的第一导电层; 在所述衬底的第一表面上方形成第二导电层;去除部分的所述第二导电层,其中形成第一金属化层,所述第一金属化层包括所述第 一区域中的第二导电层,所述第一金属化层包括所述第二区域中的所述第一导电层和所述 第二导电层;以及在所述第二区域中形成从所述衬底的第二表面延伸至所述第一金属化层的开口。
9. 如权利要求8所述的方法,进一步包括在所述衬底的第一表面上形成一个或多个传 感器元件;以及在所述衬底的第一表面上方形成一个或多个金属化层和一个或多个介电层, 所述第二区域中的所述第一金属化层比所述第一区域中的所述第一金属化层厚。
10. 如权利要求8所述的方法,其中,去除所述第一区域中的衬底上方的所述第一导电 层,包括在所述第一导电层的上方形成光刻胶层;图样化所述光刻胶层以形成所述第一导电层的无保护部分和所述第一导电层的受保 护部分;以及蚀刻所述第一导电层的无保护部分。
11. 如权利要求8所述的方法,其中,去除部分的所述第二导电层,包括 在所述第二导电层的上方形成光刻胶层;图样化所述光刻胶层以形成所述第二导电层的无保护部分和所述第二导电层的受保 护部分;以及蚀刻所述第二导电层的无保护部分。
12. —种形成集成电路器件的方法,所述方法包括 设置具有第一表面和第二表面的衬底; 在所述衬底的第一表面上形成一个或多个传感器元件;在所述衬底的第一表面上方形成第一金属化层,所述第一金属化层包括具有第一厚度 的部分和具有第二厚度的部分,其中,所述第一厚度比所述第二厚度大;以及形成从所述衬底的第二表面延伸至具有所述第一厚度的第一金属化层的至少一部分 的开口。
13. 如权利要求12所述的方法,进一步包括 在所述第一金属化层的上方形成一个或多个金属化层; 在所述一个或多个金属化层的上方形成载体晶片,以及 进一步包括在所述衬底的第一表面的上方形成一个或多个层间介电层。
14. 如权利要求12所述的方法,其中形成包括具有所述第一厚度的部分和具有所述第 二厚度的部分的所述第一金属化层,其中所述第一厚度比所述第二厚度大,包括在所述衬底的第一表面上方形成第一导电层; 在所述衬底的第一表面上方形成第二导电层;去除部分的所述第二导电层和所述第一导电层,其中,所述第一厚度包括具有所述第一导电层和所述第二导电层的区域,所述第二厚度包括具有所述第二导电层的区域。
15.如权利要求14所述的方法,其中,去除部分的所述第二导电层和所述第以导电层 包括在所述第一导电层的上方形成第一光刻胶层;图样化所述第一光刻胶层以形成所述第一导电层的无保护部分和所述第一导电层的 受保护部分;蚀刻所述第一导电层的无保护部分; 在所述第二导电层的上方形成第二光刻胶层;图样化所述第二光刻胶层以形成所述第二导电层的无保护部分和所述第二导电层的 受保护部分,其中,所述第二导电层的受保护部分的至少一部分设置在所述第一导电层的 受保护部分上面;蚀刻所述第二导电层的无保护部分;以及去除所述第一光刻胶层和所述第二光刻胶层。
全文摘要
公开了一种制造具有改进的焊接性能的半导体器件的方法。该方法包括设置具有前表面和后表面的衬底;在衬底的前表面上形成一个或多个传感器元件;在衬底的前表面上方形成一个或多个金属化层,其中形成第一金属化层包括在衬底的前表面上方形成第一导电层;将第一导电层从所述衬底的第一区域中去除;在衬底的前表面上方形成第二导电层;以及将第二导电层的部分从衬底的第一区域和第二区域中去除,其中第一区域中的第一金属化层包括第二导电层,第二区域中的第一金属化层包括第二导电层和第二导电层。
文档编号H01L21/768GK101783319SQ20091021124
公开日2010年7月21日 申请日期2009年11月5日 优先权日2009年1月21日
发明者刘人诚, 庄俊杰, 杨敦年, 洪志明, 王文德, 陈保同 申请人:台湾积体电路制造股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1